数字电子技术基础第五版第五章.ppt_第1页
数字电子技术基础第五版第五章.ppt_第2页
数字电子技术基础第五版第五章.ppt_第3页
数字电子技术基础第五版第五章.ppt_第4页
数字电子技术基础第五版第五章.ppt_第5页
已阅读5页,还剩40页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第五章 触发器,5.1 概述,一、触发器用于记忆(存储)1位二进制信号 1. 有两个能自行保持的状态1和0; 2. 根据输入信号可以置成0或1. 二、触发器的分类 1. 按触发方式(电平,脉冲,边沿) 2. 按逻辑功能(SR, JK, D, T),5.2 SR锁存器 (Set-Reset Latch) 一、电路结构与工作原理,单个的或非门不具有记忆功能,将两个或非门连接在一起,形成反馈,从而具有记忆功能,1,0,0,0,1,1,vI1消失后,v01还保持原状态,1,0,1.电路结构:,否则, 忽0,忽1,不稳定.,4.对输入的约束条件:,原态(初态),新态(次态),二、动作特点 在任何时刻,输

2、入S、R都能直接改变输出Q的状态。,0,0,0,0,1,1,0,0,1,1,例:用与非门组成的SR锁存器,约束条件:,用与非门组成的 SR锁存器的特性表,5.3 电平触发的触发器,一、电路结构与工作原理,电平触发SR触发器的特性表,基本SR触发器,输入控制门,用与非门组成的 SR锁存器的特性表,二、动作特点 在CLK=1的全部时间里, S和R 的变化都将引起输出状态的变化。,电平触发SR触发器的特性表,带异步置位、复位端的电平触发SR触发器。在CLK=0时,由 进行预置,D触发器,D触发器特性表,SR触发器特性表,作业:P248 5.3,5.4,5.5, 5.6*,5.4 脉冲触发的触发器,一

3、、电路结构与工作原理,为了提高可靠性,要求在每个CLK周期内,触发器的输出状态只改变1次,SR触发器特性表,主从SR触发器特性表,根据SR触发器特性表,来判断主触发器和从触发器的翻转状态,由此得到主从SR触发器特性表,SR触发器特性表,主从SR触发器特性表,根据SR触发器特性表,来判断主触发器和从触发器的翻转状态,由此得到主从SR触发器特性表,0,1,0,1,0,0,1,1,0,1,SR触发器特性表,主从SR触发器特性表,根据SR触发器特性表,来判断主触发器和从触发器的翻转状态,由此得到主从SR触发器特性表,1,0,1,0,0,0,1,1,1,0,SR触发器特性表,主从SR触发器特性表,根据S

4、R触发器特性表,来判断主触发器和从触发器的翻转状态,由此得到主从SR触发器特性表,0,1,0,1,1,0,0,1,1,0,1,0,SR触发器特性表,主从SR触发器特性表,根据SR触发器特性表,来判断主触发器和从触发器的翻转状态,由此得到主从SR触发器特性表,1,0,1,0,0,1,0,0,1,1,0,1,P225 例5.4.1,主从SR触发器的波形图,1,2,3,4,5,6,将 反馈到输入端,0,1,0,0,1,1,0,1,主从JK触发器的特性表,SR触发器的特性表,保持,保持,1,0,0,0,1,1,1,0,主从JK触发器的特性表,SR触发器的特性表,保持,保持,0,1,1,0,1,0,0,

5、1,主从JK触发器的特性表,SR触发器的特性表,1,0,1,0,1,0,1,0,1,1,1,0,主从JK触发器的特性表,SR触发器的特性表,1,0,0,1,0,1,0,1,1,1,0,1,主从JK触发器的特性表,SR触发器的特性表,0,1,0,1,1,0,0,1,0,1,1,0,主从JK触发器的特性表,SR触发器的特性表,0,1,0,1,0,1,1,1,1,0,0,1,主从JK触发器的特性表,SR触发器的特性表,1,0,1,0,1,0,1,1,0,1,1,0,主从JK触发器的特性表,SR触发器的特性表,0,1,0,1,(5) 列出真值表,主从JK触发器的特性表,二、脉冲触发方式的动作特点,主从

6、JK触发器的主触发器,在CLK=1期间,只能翻转一次.P229第二段,主从JK触发器的特性表,1,0,0,1,1,1,0,0,1,0,1,0,1,1,1,1,0,1,1,0,对JK触发器,在CLK=1期间,无论输入信号变化几次,其主触发器的状态只翻转一次。,0,1,0,1,1,0,0,0,1,1,0,1,0,1,1,1,1,1,1,0,0,1,对JK触发器,在CLK=1期间,无论输入信号变化几次,其主触发器的状态只翻转一次。,1,0,5.5 边沿触发的触发器,为了提高可靠性,增强抗干扰能力,希望触发器的次态仅取决于CLK的下降沿(或上升沿)到来时的输入信号状态,与在此刻前、后输入的状态没有关系

7、。 构成边沿触发器的方法: 1.用CMOS传输门的边沿触发器; 2.维持阻塞触发器; 3.用门电路tpd的边沿触发器; ,一、电路结构和工作原理,1、用两个电平触发的D触发器组成的边沿触发器,当CLK为低时,CLK1为高,FF1翻转,Q1=D; CLK2为低,FF2保持.,当CLK由低变高时,CLK1为低,FF1保持上升沿到达前的状态Q1=D; CLK2变为高,FF2翻转为Q2=Q1=D.,Q1=1,Q1=0,Q1=1,Q2=Q1=1,Q2=Q1=0,Q2=Q1=1,2 、利用CMOS传输门的边沿触发器,这是一个上升沿触发的D触发器。,在CLK=1时,进行异步置位,5.6 触发器的逻辑功能及其

8、描述方法,5.6.1 触发器按逻辑功能的分类 时钟控制的触发器中,由于输入方式不同(单端输入、 双端输入),次态( )随输入变化的规则不同。 具体分为: SR触发器,JK触发器,T触发器,D触发器。,一、SR触发器 1. 定义:在时钟信号作用下,具有如下功能的触发器称为 SR触发器。,化简过程中用到了公式: 和约束条件SR=0。,二、JK触发器 1.定义,用卡诺图化简,三、T触发器,1. 定义:凡在时钟信号作用下,具有如下功能的触发器:,四、D触发器,1. 定义:凡在时钟信号作用下,具有如下功能的触发器:,逻辑功能: 是 与输入及 在CLK作用后稳态之间的关系。 (SR, JK, D, T) 电路结构形式: 具有不同的动作特点(转换状态的动态过程),包括: “同步,主从(

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论