基本RS触发器讲解_第1页
基本RS触发器讲解_第2页
基本RS触发器讲解_第3页
基本RS触发器讲解_第4页
基本RS触发器讲解_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

项目四集成触发器任务1

基本RS触发器触发器的特性

数字系统按电路结构可分为两大类:组合逻辑电路:任何时刻电路的输出仅取决于该时刻的输入时序逻辑电路:任何时刻电路的输出不仅与该时刻的输入有关,还与过去的输入有关。时序逻辑电路

组合逻辑电路网络存储元件单元时序网络的结构形式组合逻辑电路存储元件输入输出反馈触发器触发器的特性触发器的定义(Flip-Flop)

具有两种稳定状态,在任何时候均处于一种稳定状态的电路叫做双稳态触发器,简称触发器。(1)具有两个稳定状态。触发器具有两个互补输出端:Q与。定义:当时,为“1”态;当时,为“0”态。(2)在输入信号作用下,触发器可以置“1”态或“0”态。(3)当输入信号保持不变时,具有保持原来状态的功能。触发器的特点触发器的特性触发器输入输出关系的描述方法功能表、特性方程、时序图:现态,表示电路当前的状态:次态,表示在输入的作用后电路进入的新状态触发器输入变量的集合现态与次态指时间上的先后次序特性方程:触发器具有“记忆”功能触发器分类电平触发脉冲触发边沿触发按结构分:基本RS触发器同步触发器主从触发器边沿触发器按功能分:RS触发器JK触发器D触发器T触发器T´触发器按触发方式分:触发器的特性基本RS触发器结构

基本RS触发器可由两个“与非”门联接而成。逻辑符号QQ&GB&GAQQ逻辑图基本RS触发器直接置位端直接复位端输出端符号存在反馈001110&GB&GAQQ逻辑图&GB&GAQQ逻辑图010011(4)=0,=0

功能分析(1)=1,=0

(2)=0,=1

(3)=1,=1

初始状态:0101(1)(2)110110&GB&GAQQ逻辑图111100&GB&GAQQ逻辑图置“0”置“1”保持不允许基本RS触发器功能说明011置“1”100置“0”功能表时序图00X不允许11保持10101110101设初始状态为“0”置“1”置“0”保持“0”不允许不定状态保持“1”基本RS触发器特性方程真值表基本RS触发器状态真值表RDSDQnQn+1功能000×不允许001×0100Qn+1=0置“0”01101001Qn+1=1置“1”1011110

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论