![计算机组成原理(兰州理工大学)智慧树知到期末考试答案章节答案2024年兰州理工大学_第1页](http://file4.renrendoc.com/view12/M00/23/02/wKhkGWZpTmqAO8lEAAK5NXmwkp8004.jpg)
![计算机组成原理(兰州理工大学)智慧树知到期末考试答案章节答案2024年兰州理工大学_第2页](http://file4.renrendoc.com/view12/M00/23/02/wKhkGWZpTmqAO8lEAAK5NXmwkp80042.jpg)
![计算机组成原理(兰州理工大学)智慧树知到期末考试答案章节答案2024年兰州理工大学_第3页](http://file4.renrendoc.com/view12/M00/23/02/wKhkGWZpTmqAO8lEAAK5NXmwkp80043.jpg)
![计算机组成原理(兰州理工大学)智慧树知到期末考试答案章节答案2024年兰州理工大学_第4页](http://file4.renrendoc.com/view12/M00/23/02/wKhkGWZpTmqAO8lEAAK5NXmwkp80044.jpg)
![计算机组成原理(兰州理工大学)智慧树知到期末考试答案章节答案2024年兰州理工大学_第5页](http://file4.renrendoc.com/view12/M00/23/02/wKhkGWZpTmqAO8lEAAK5NXmwkp80045.jpg)
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
计算机组成原理(兰州理工大学)智慧树知到期末考试答案+章节答案2024年兰州理工大学DRAM的存储元是由一个MOS晶体管和电容器组成的记忆电路
答案:对“十进制加法”指令的微程序,当Cy=0时,需要加6修正
答案:错在多模块交叉存储器的两种线性编址方式中,顺序存储器带宽大于交叉存储器带宽
答案:错当代总线的趋势是标准总线,与结构、CPU、技术无关
答案:对cache命中率的期望接近于1
答案:对在方框图语言中,一个判别或测试单独占用一个CPU周期
答案:错双端口存储器在左端口与右端口的地址码相同情况下会发生读/写冲突
答案:对磁盘存储器的存储密度分为:道密度、位密度和面密度
答案:对关于指令系统的描述,正确的是()。
答案:指令系统的格式与功能影响系统软件###指令系统的格式与功能直接影响到机器的硬件结构###指令系统是表征一台计算机性能的重要因素磁盘阵列RAID是多台磁盘存储器组成的大容量外存系统,它实现数据的(),改善了I/O性能,增加了存储容量,是一种先进的硬磁盘体系结构。
答案:并行存储###交叉存储###单独存储微程序设计技术是利用软件方法设计操作控制器的一门技术,具有()等一系列优点,因而在计算机设计中得到了广泛应用。
答案:灵活性###规整性###可维护性下列关于总线的概念和结构形态的描述中,()是正确的。
答案:当代流行的标准总线内部结构包含:数据传送总线,仲裁总线,中断和同步总线,公用线###衡量总线性能的重要指标是总线带宽,即总线本身所能达到的最高传输速率###当代流行的标准总线追求与结构、CPU、技术无关的开发标准程序中断方式是各类计算机中广泛使用的一种数据交换方式。当某一外设的数据准备就绪后,它“主动”向CPU发出请求信号。CPU响应中断请求后,()运行主程序,自动转移到该设备的中断服务子程序,为该设备进行服务,结束时返回主程序。
答案:暂停存储单元是指()。
答案:存放一个机器字的所有存贮元集合微程序控制器中,机器指令与微指令的关系是()。
答案:每一条机器指令由一段用微指令编成的微程序来解释执行对存储器的要求是容量大、速度快、成本低。为了解决这三方面的矛盾,计算机采用()存储体系结构,即cache、主存和外存。
答案:多级关于通道,下面说法错误的是()。
答案:通道与CPU同时使用存储器由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用()来规定。
答案:主存中读取一个指令字的最短时间在集中式总线仲裁中,()方式对电路故障最敏感。
答案:菊花链查询字长位数扩展的存储器中,所有芯片同时工作
答案:对DRAM的刷新操作有集中式刷新和分散式刷新两种方式
答案:对微程序控制器采用节拍电位-节拍脉冲二级体制的时序信号
答案:对微指令是指在一个CPU周期中一组实现一定操作功能的微命令的组合
答案:对选择型DMA控制器在逻辑上只允许连接一个设备
答案:对多模块交叉存储器采用时空并行技术
答案:错数据多路通道不仅在物理上可以连接多个设备,而且逻辑上也可以连接多个设备
答案:对由水平型微指令解释指令的微程序,有微指令字较短而微程序长的特点。
答案:错计算机采用多级层次结构的好处是为了解计算机的组成,提供了一种好的结构和体制
答案:对运算器能够完成算术运算与逻辑运算
答案:对交叉存储器是一种模块式存储器,它能并行执行多个独立的读写操作
答案:对段寻址实质是变址寻址
答案:错多模块交叉存储器线性编址采用的交叉组织方式中,二进制地址的低位表示该单元所在的模块
答案:对指令字长度与机器字长无关
答案:错cache命中率与程序的行为、cache的容量、组织方式、块的大小有关
答案:对浮点运算器中尾数部件只进行乘法和除法运算。
答案:错为运算器构造的简单性,运算方法中算术运算通常采用()。
答案:补码加、减法###原码乘除法###补码乘除法计算机系统中,根据应用条件和硬件资源不同,信息的传输方式可采用:()。
答案:并行传送###复用传送###串行传送目前计算机指令系统多采用()混合方式的指令格式。
答案:二地址###零地址###单地址计算机的硬件是由有形的电子器件等构成的,它包括()、适配器、输入输出设备。
答案:运算器###控制器###存储器关于典型指令系统,正确的描述是()。
答案:不同机器有不同的指令系统###一个较完善的指令系统应当包含数据传送类、算术运算类、逻辑运算类、程序控制类、I/O类、字符串类、系统控制类指令直接使用西文标准键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。为此要解决汉字的()等三种不同用途的编码。
答案:汉字内码###字模码###输入编码在虚拟存储机制中,用户程序运行时,由地址变换机构依据当时分配给该程序的()地址空间把程序的一部分调入实存(物理存储空间或主存空间)。
答案:实系统总线上传送的信息都采用()方式。
答案:并行传送在多级存储体系中,“cache—主存”结构的作用是解决()的问题。
答案:主存与CPU速度不匹配算术/逻辑运算单元74181ALU可完成()。
答案:16种算术运算功能和16种逻辑运算功能CRT的颜色数为256色,则刷新存储器每个单元的字长是()。
答案:8位在采用二级cache的cache-主存系统中,如果第一级cache、第二级cache都不包含请求的数据,其缺失损失为()。
答案:访问第二级cache和访问主存储器的时间之和冯•诺依曼机工作的基本方式的特点是()。
答案:按地址访问并顺序执行指令相联存储器是按()进行寻址的存储器。
答案:内容指定方式原码不恢复余除法运算中,当某次余数为负时,则()。
答案:商为0,下一步做加法如果某文件长度超过一个磁道的容量,应将它记录在()。
答案:同一个柱面上各种外围设备必须通过I/O接口与总线相连。I/O接口是指CPU、主存、外围设备之间通过总线进行连接的()部件。
答案:逻辑存储器的主要功能是()。
答案:用于存放程序和数据分页方式的缺点是页长与程序的逻辑大小不相关,而分段方式则可按照程序的自然分界将内存空间划分为长度可以()改变的存储区域。
答案:动态间接寻址使得指令执行的速度较慢,其原因是()。
答案:在指令执行过程中至少需要两次访问主存储器才能取出操作数InfiniBand标准适合于()成本的较大规模计算机系统。
答案:高8259的中断优先级选择方式不包括()。
答案:随机方式在定点二进制运算器中,减法运算一般通过()来实现。
答案:补码运算的二进制加法器系统总线中控制线的功能是()。
答案:提供主存、I/O接口设备的控制信号响应信号在时序信号产生器中,时钟源用来给环形脉冲发生器提供方波时钟脉冲信号
答案:对指令系统的完备性是指用汇编语言编写各种程序时,指令系统直接提供的指令足够使用,而不必用软件来实现
答案:对浮点运算器可用两个松散连接的定点运算部件——阶码部件和尾数部件。
答案:对变址寻址的实现程序块的规律性变化
答案:对磁盘存储器的主要技术指标包括存储密度、存储容量、存取时间和数据传输率
答案:对cache写操作策略可避免因数据不一致导致的程序运行错误
答案:对运算器只做加法运算
答案:错相斥性的微操作不能同时或在同一个CPU周期内并行执行
答案:对所有的微命令信号都不受时序信号控制
答案:错总线的同步定时适用于各功能模块存取时间比较接近的情况
答案:对节拍脉冲表示的时间间隔必须相等
答案:错关于总线仲裁的概念,下列()是正确的。
答案:总线仲裁部件通过采用优先级策略或公平策略,选择其中一个主设备作为总线的下一次主方,接管总线控制权###按照总线仲裁电路的位置不同,总线仲裁分为集中式仲裁和分布式仲裁。###为了解决多个主设备同时竞争总线控制权的问题,必须具有总线仲裁部件###总线仲裁是总线系统的核心问题之一数据寻址方式有()等多种。
答案:寄存器寻址、寄存器间接寻址###相对寻址、基值寻址、变址寻址###间接寻址、块寻址、段寻址###隐含寻址、立即寻址、直接寻址早期的CPU由运算器和控制器组成。随着集成电路技术的发展,当今的CPU芯片变成()三大部分。
答案:运算器###控制器###Cache广泛使用的SRAM和DRAM都是半导体随机读写存储器,前者速度、集成度比后者()。
答案:快###低在段式虚拟存储系统中,虚地址由()组成。虚地址到实主存地址的变换通过段表实现。
答案:段号###段内地址(偏移量)总线有()特性,因此必须标准化。
答案:物理###功能###电气###机械磁盘、磁带属于磁表面存储器,特点是(),因此在计算机系统中作为辅助大容量存储器使用。
答案:记录信息永久保存###存取速度较慢###位价格低###存储容量大专用和通用是根据计算机的()、运行的经济性和适应性来划分的。
答案:速度###效率###价格中断处理过程中,()项是由硬件完成。
答案:关中断下列()设计不是用于可控加法/减法(CAS)单元的
答案:CAS在1位全加器FA两个输入端分别连接了与非门在虚拟存储机制中,用户程序按照()地址编程并存放在辅存中。
答案:虚(逻辑)下面哪个寄存器用来确定下一条指令的地址?
答案:PC流水CPU是以()并行性为原理构造的处理机,是一种非常经济而实用的并行技术。目前的高性能微处理机几乎无一例外地使用了流水技术。
答案:时间为了便于实现多级中断,保存现场信息最有效的办法是采用()。
答案:堆栈下列不能被CPU直接访问的存储器是()。
答案:磁盘()总线结构不利于I/O设备根据同速度不同分类管理连接。
答案:单总线结构下面()不是程序中断方式基本接口中的触发器。
答案:IM下列选项中能表示总线带宽的是()。
答案:264MB/s用4K×8位的SRAM芯片扩充形成32K×16位的模块板,模块板内CPU选择芯片组的方法是()。
答案:高位地址信号A12、A13、A14通过3:8译码器输出进行芯片组的选择为确定下一条微指令的地址,通常采用多路转移方式,其基本思想是()。
答案:通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址()不是计算机中可以采用的传送模式。
答案:数据报传送运算器的主要功能是()。
答案:进行逻辑运算与算术运算原码不恢复余数阵列除法器中,()是错误的。
答案:当余数为正时商上1,下一步做加法程序控制类指令的功能是()。
答案:改变程序执行的顺序在不同的计算机中,指令助记符的规定是不一样的
答案:对在时序信号产生器中,启停控制逻辑用来产生CPU真正需要的节拍脉冲信号和读/写时序
答案:对DRAM的存储元是一个触发器,它具有两个稳定的状态
答案:错当代总线中包含实现总线请求和总线授权的仲裁总线
答案:对多模块交叉存储器线性编址采用的顺序组织方式中,二进制地址的低位表示该单元所在的模块
答案:错变长指令字结构的缺点是信息冗余大,占用存储空间多
答案:错硬盘主要由磁记录介质、磁盘控制器、磁盘驱动器三部分组成
答案:对cache直接映射方式的缺点是容易产生冲突,不能有效利用Cache空间
答案:对指令助记符的命名不需要规则
答案:错计算机采用多级层次结构的好处是为设计良好的计算机系统结构,提供了一种分级的观点和帮助
答案:对半导体存储器的存取时间和存储单元的物理位置无关,磁带的存取时间和存储单元的物理位置有关
答案:对时序信号用来协调计算机各部件的动作
答案:对计算机的硬件特性决定了时序信号最基本的体制是电位-脉冲制
答案:对字节多路通道主要用于连接大量的低速设备
答案:对相对寻址实质是间接寻址,基址寻址和变址寻址属于偏移寻址
答案:错DRAM的读操作通常伴随着刷新操作
答案:对双端口存储器采用空间并行技术
答案:对字存储容量扩展是为了增大存储器的存储容量
答案:对字存储容量扩展的存储器中,所有芯片同时工作
答案:错基址寻址的目的在于扩大寻址能力
答案:对“十进制加法”指令的微程序,当相加的两数之和小于等于9时,不产生进位,结果正确
答案:对等长指令字结构的缺点是指令译码存在难度,指令的控制较复杂
答案:错双端口存储器具有两组相互独立的读写控制电路
答案:对形成操作数地址的方式,称为数据寻址方式。操作数可放在()中。
答案:内存和指令###通用寄存器###专用寄存器流水技术中的主要问题是()三种相关,为此需要采取相应的技术对策,才能保证流水线畅通而不断流。
答案:控制###资源###数据总线定时是总线系统的又一核心问题之一。关于总线定时的描述()是正确的。
答案:在异步定时协议中,后一事件出现在总线上的时刻取决于前一事件的出现,即建立在应答式或互锁机制基础上,不需要统一的公共时钟信号###在异步定时中,总线周期的长度是可变的###在同步定时协议中,事件出现在总线上的时刻由总线时钟信号来确定,总线周期的长度是固定的###为了同步主方、从方的操作,必须制定总线定时协议,通常采用同步定时与异步定时两种方式硬磁盘按盘片结构分为()两种。
答案:固定盘片式###可换盘片式关于指令字长度的描述,不正确的是()。
答案:高档微机的指令字长度采用32位的半字长形式###指令字长度分为:单字长、双字长、三字长三种形式。关于外围设备的基本概念中,下列()是正确的。
答案:各种外围设备的数据传输速率相差很大###如何保证主机与外围设备在时间上同步,则涉及外围设备的定时问题###常用的打印设备有激光打印机、彩色喷墨打印机等,它们都属于硬拷贝输出设备###常用的计算机输入设备有图形输入设备(键盘、鼠标)、图像输入设备、语音输入设备主存与cache的地址映射有()三种方式。
答案:组相联###全相联###直接下列关于集中式仲裁方式和分布式仲裁的描述中正确的是()。
答案:中央仲裁器按优先原则或公平原则进行排队,然后仅给一个功能模块发出授权信号###分布式仲裁不需要中央仲裁器,每个功能模块都有自己的仲裁号和仲裁器###集中式仲裁方式必需有一个中央仲裁器受理所有功能模块的总线请求当两个端口均为开放状态(BUSY非为高电平),且同时访问存储器同一个存储单元进行存取时,便发生读写冲突,此时()。
答案:读写操作对BUSY非变为低电平的端口是不起作用的下面对逻辑运算描述错误的是()。
答案:逻辑乘运算规则相同就得1,不同得0。SRAM读/写周期波形图表明,读出时间是()。
答案:从给出有效地址到外部数据总线上稳定地出现所读出的数据信息所经历的时间页式虚拟存储系统中,为了避免对主存访问次数的增多,可以对页表本身实行二级缓存,把页表中的最活跃部分存放在()缓冲器(TLB)中。
答案:转换后援64位双核安腾处理机采用了(
)技术。
答案:流水+资源重复同步控制是()。
答案:由统一时序信号控制的方式按IEEE754标准,阶码E的值等于指数的()加上一个固定偏移值。
答案:真值e具备“无存储器访问”这一优点的寻址方式是()。①隐含寻址②立即寻址③直接寻址④间接寻址⑤寄存器寻址⑥寄存器间接寻址⑦偏移寻址⑧段寻址⑨堆栈寻址
答案:①②⑤⑨寄存器间接寻址方式中,操作数处在()。
答案:主存单元流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是()。
答案:具备同等水平在微型机系统中,外围设备通过()与主板的系统总线相连接。
答案:适配器早期计算机将运算器和控制器合在一起称为CPU。目前的CPU包含了存储器,因此称为()。
答案:中央处理机下面哪些不属于DRAM的特点()。
答案:外围电路简单,速度快,集成度不高正在发展的InfiniBand标准,瞄准了高端服务器市场的最新I/O规范,它是一种基于()的体系结构,可连接多达64000个服务器、存储系统、网络设备,能替代当前服务器中的PCI总线,数据传输率高达30GB/s。
答案:开关16位字长的定点整数,采用2的补码形式表示时所能表示的整数范围是()。
答案:-215~+(215-1)计算机采用了多级存储体系结构,CPU能直接访问(),但不能直接访问外存。
答案:内存下面四种输入输出控制方式中完全靠计算机程序控制的是()。
答案:程序查询方式流水线中造成控制相关的原因是执行()指令而引起。
答案:条件转移在m×n位不带符号的阵列乘法器中,m×n个被加数aibj时通过()并行产生的。
答案:m×n个与门某SRAM芯片,存储容量为64K×8位,该芯片的地址线和数据线数目为()。
答案:16,8存储程序并按()顺序执行,这是冯•诺依曼型计算机的工作原理,也是CPU自动工作的关键。
答案:地址计算机软件一般分为()和应用程序两大类。
答案:系统程序当代CPU包括()。
答案:控制器、运算器、cache周期挪用方式常用于()方式的输入/输出中。
答案:DMA下面哪一项是CPU的首要任务?()
答案:指令控制操作控制器利用时序信号进行(),有条不紊地取出一条指令并执行这条指令。
答案:定时按小数点位置不同,定点数有()两种表示方法。
答案:纯小数和纯整数8位定点字长的字,采用2的补码表示时,一个字所能表示的整数范围是()。
答案:–128~+127多模块交叉存储器采用()并行技术。
答案:时间先行进位的目的是()。
答案:快速产生进位信号双端口存储器在()情况下会发生读/写冲突。
答案:左端口与右端口的地址码相同某寄存器中的数值为指令码,只有CPU的()才能识别它。
答案:指令译码器在时序信号产生器中,CPU可以直接使用环形脉冲发生器产生的节拍脉冲信号和读/写时序
答案:错磁表面存储器按某种规律将一串二进制数字信息变换成磁层中相应的磁化元状态,实现信息编码
答案:对总线的链式查询仲裁方式优先级控制灵活
答案:错相对寻址的好处是程序员无须用指令的绝对地址编程
答案:对多字长指令的缺点是必须两次或多次访问内存以取出一整条指令,降低了CPU的运算速度,又占用了更多的存储空间
答案:对在方框图语言中,菱形符号代表某种判别或测试
答案:对DRAM刷新周期指的是从上一次对整个存储器刷新结束到下一次对整个存储器全部刷新一遍为止的时间间隔
答案:对运算器只做算术运算
答案:错cache写操作策略为了将最新数据写入cache
答案:错硬盘主要有可移动磁头固定盘片的磁盘机、固定磁头磁盘机、可移动磁头可换盘片的磁盘机三种类型
答案:对字长位数扩展是为了提高存储器的传输能力
答案:对同步定时具有较高的传输频率
答案:对磁盘存储器的存取时间由找道、等待和数据传送三部分时间组成
答案:对双端口存储器属于并行存储器
答案:对PCI总线的基本传输机制是猝发式传送
答案:对半导体存储器属于随机存储器,磁带属于顺序存储器
答案:对DRAM存储元通过电容器上的电荷量来体现所存储的信息
答案:对cache组相联映射方式没有缺点
答案:错浮点运算器中阶码部件可实现加、减、乘、除四种运算。
答案:错运算器只做逻辑运算
答案:错cache全相联映射方式的缺点是比较器电路复杂,效率低,速度慢
答案:对选择型DMA控制器在物理上可以连接多个设备
答案:对DRAM写入时会伴随刷新操作
答案:错在计算机多级层次结构中,每一级上都能进行程序设计,无需下面各级的支持
答案:错选择型DMA控制器适合数据传输速率很低的设备
答案:错选择通道又称为高速通道
答案:对在计算机多级层次结构中,下层是上层的基础,上层是下层的扩展
答案:对总线的同步定时不需要统一的公共时钟
答案:错cache写操作策略可避免因cache命中率下降导致存储系统的效率损失
答案:对cache命中率能够达到1
答案:错为了使计算机能直接处理十进制形式的数据,采用两种表示形式:()。
答案:字符串形式###压缩的十进制数串形式磁盘存储器的主要技术指标有:存储容量、()。
答案:存储密度###平均存取时间###数据传输速率通用计算机分为()、单片机、多核机六类,其结构复杂性、性能、价格依次递减。
答案:大型机###服务器###超级计算机###PC机数的真值变成机器码时有四种表示方法:原码表示法,()。
答案:反码表示法###移码表示法###补码表示法存储器的技术指标有存储容量、()。
答案:存储周期###存取时间###存储器带宽并行处理技术主要有三种形式:()。
答案:时间并行+空间并行###空间并行###时间并行下列关于指令寻址方式的描述,正确的是()。
答案:形成指令地址的方式,称为指令寻址方式###指令寻址方式由指令计数器来跟踪###指令寻址有顺序寻址和跳跃寻址两种方式现代计算机的数据寻址方式按操作数的物理位置不同,其类型和特点描述正确的是()。
答案:RR型比和RS型执行的速度快###有RR型和RS型关于光盘和磁光盘的概念描述中,下列()是正确的。
答案:只读型光盘和磁光盘:记录的信息只能读出,不能被修改###一次型光盘和磁光盘:用户可在这种盘上记录信息,但只能写一次,写后的信息不能再改变,只能读###光盘由于存储容量大、耐用、易保存等优点,因此成为计算机大型软件的传播载体和电子出版物的媒体。###重写型光盘和磁光盘:用户可对这类光盘进行随机写入、擦除或重写信息硬磁盘按磁头结构分为()两种。
答案:可移动磁头###固定磁头计算机系统的低速I/O设备最适合连接的总线是()。
答案:LAGACY总线已知cache存储周期为40ns,主存存取周期为200ns。cache/主存系统平均访问时间为50ns,cache的命中率是()。
答案:93.75%通道是一个特殊功能的处理器。它有自己的()和程序专门负责数据输入输出的传输控制,从而使CPU将“传输控制”的功能下放给通道,CPU只负责数据处理功能。
答案:指令不论微型机还是超级计算机,并行处理技术已成为计算机技术发展的主流。并行处理技术可贯穿于()加工的各个步骤和阶段。
答案:信息总线是构成计算机系统的()机构,是多个系统功能部件之间进行数据传送的公共通道,并在争用资源的基础上进行工作。
答案:互联发生中断请求的条件是()。
答案:一条指令执行结束定点运算器和浮点运算器的()复杂程度有所不同。早期微型机中浮点运算器放在CPU芯片外,随着高密度集成电路技术的发展,现已移至CPU内部。
答案:结构单总线结构的运算器要完成C=A+B的操作需要()次串行的总线选通操作。
答案:3LAD指令的执行周期需要2个CPU周期,其原因是()。
答案:LAD指令执行时,数据总线DBUS上需要分时传送地址和数据计算机要求cache的命中率接近于()。
答案:1移码表示法主要用于表示浮点数的阶码E,以利于比较两个指数的大小和()操作。
答案:对阶浮点数阶码采用移码时,乘除法中的阶码加/减操作,叙述错误的是()。
答案:直接用移码实现,运算结果不需要修正。堆栈寻址方式中,设A为通用寄存器,SP为堆栈指示器,MSP为SP指示器的栈顶单元,如果操作的动作是:(A)→MSP,(SP)-1→SP,那么出栈的动作应是()。
答案:(SP)+1→SP,(MSP)→A对cache的直接映射而言,可采用的替换策略是()。
答案:把某特定位置上的原主存块换出cache下述I/O控制方式中,()主要由程序实现。
答案:中断方式通道与CPU()使用内存,实现了CPU内部的数据处理与I/O设备的平行工作。
答案:分时某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHZ,总线带宽是()。
答案:560MB/sCRT的分辨率为1024*1024像素,像素的颜色数为256,则刷新存储器的容量为()。
答案:1MB一台计算机中机器指令的集合,称为这台计算机的()。
答案:指令系统程序查询方式是CPU管理I/O设备的最简单方式,CPU定期执行()程序,主动来了解设备的工作状态。这种方式浪费CPU的宝贵资源。
答案:设备服务微程序控制器组成中不包括()。
答案:程序计数器CPU中跟踪指令后继地址的寄存器是()。
答案:程序计数器I/O接口部件在它动态联结的两个功能部件间起着()和转换器的作用,以便实现彼此之间的信息传送。
答案:缓冲器指令系统采用不同寻址方式的目的是()。
答案:缩短指令长度,扩大寻址空间,提高编程灵活性下列不能反映主存速度的指标是()。
答案:存储容量随着()技术的发展和对机器速度的要求,硬连线逻辑设计思想又得到了重视。
答案:VLSI在虚拟存储机制中,由操作系统在硬件的支持下对程序进行虚地址到实地址的变换,这一过程称为程序的()。
答案:再定位运算器虽有许多部件组成,但核心部件是()。
答案:算术逻辑运算单元交叉存储器实质上是一种______存储器,它能_____执行______独立的读写操作。()
答案:模块式,并行,多个主存储器和CPU之间增加cache的目的是()。
答案:解决CPU和主存之间的速度匹配问题以下四种类型指令中,执行时间最长的是()。
答案:SS型指令一个计算机系统的性能,不仅取决于CPU,还取决于()速度。
答案:I/O页式虚拟存储系统中,虚地址空间和主存空间都被分成大小相等的页,通过()可以把虚地址转换成物理地址。
答案:页表下列哪个不是磁盘控制器的功能()。
答案:驱动磁头沿盘面径向位置运动以寻找目标磁道位置浮点数x和y进行加法运算时,经过对阶操作后,阶码应为()。
答案:Ex,Ey中较大的阶码电子数字计算机分为()和通用计算机两大类。
答案:专用计算机某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线的数目是()。
答案:19,8采用DMA方式传送数据时,每传送一个数据就要用一个()时间。
答案:存储周期浮点数的表示范围和精度取决于()。
答案:阶码的位数和尾数的位数指令周期是指()。
答案:CPU从主存取出一条指令加上执行一条指令的时间中断向量地址是()。
答案:中断服务例行程序入口地址字符信息属于()数据,是处理非数值领域的问题。国际上采用的字符系统是七单位的ASCII码。
答案:符号定点计算机用来进行()。
答案:定点数运算程序中断处理过程可以()进行,优先级高的设备可以中断优先级低的中断服务程序。
答案:嵌套已知cache命中率h=0.98,主存比cache慢4倍,主存存取周期为200ns,cache/主存系统的效率是()。
答案:0.8()是针对某一应用课题领域开发的软件。
答案:应用程序()提供CPU周期(也称机器周期)所需的时序信号。
答案:时序信号产生器一个定点数由()和数值域两部分组成。
答案:符号位指令格式分析主要关注的是()。①弄清楚操作码的位数,从而确定它能表示多少个操作或者多少条指令②弄清楚指令字长与机器字长的倍数,以及操作数地址的数量③弄清楚操作数从何而来④弄清楚操作码和地址码的关系
答案:①②③指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现()。
答案:程序的条件转移或无条件转移在计算机系统中,CPU对外围设备的管理方式有:()。每种方式都需要硬件和软件结合起来进行。
答案:通道方式###DMA方式###程序中断方式###程序查询方式在单级中断系统中,CPU一旦响应中断,则立即关闭(
)标志,以防本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
答案:中断屏蔽DMA控制器按其组成结构,分为()两类。
答案:多路型###选择型关于SCSI与IEEE1394接口的描述,()是正确的。
答案:并行I/O接口SCSI与串行I/O接口IEEE1394是两个最具权威性和发展前景的标准接口技术###IEEE1394与SCSI接口相比,它具有更高的数据传输速率和数据传送的实时性,具有更小的体积和连接的方便性###SCSI是系统级接口,是处于主适配器和智能设备控制器之间的并行I/O接口,改进的SCSI可允许连接1~15台不同类型的高速外围设备通道有两种类型:()。
答案:选择通道###多路通道DMA方式采用以下三种方法:()。
答案:DMA与CPU交替访内###停止CPU访内###周期挪用当代的总线标准大都能支持以下数据传送模式:()。
答案:广播、广集操作###写后读、读修改写操作###读/写操作###块传送操作关于同步定时方式,下列说法错误的是()。
答案:同步定时不需要统一的公共时钟下列说法中错误的是的()。
答案:链式查询仲裁方式优先级控制灵活下列不属于总线接口功能的是(
)。
答案:溢出检验关于PCI总线的描述,下列()是正确的。
答案:PCI总线采用同步定时协议和集中式仲裁策略,并具有自动配置能力###PCI总线是当前实用的总线,是一个高带宽且与处理器无关的标准总线,又是重要的层次总线下列叙述中错误的是()。
答案:当代总线CPU是总线上唯一的主控者比较水平型微指令和垂直型微指令,下列说法错误的是(
)。
答案:由水平型微指令解释指令的微程序,有微指令字较短而微程序长的特点。RISCCPU是继承CISC的成功技术,并在克服CISC机器缺点的基础上发展起来的。RISC机器的三个基本要素是:()。
答案:强调指令流水线的优化###一个有限的简单指令集###CPU配备大量的通用寄存器关于方框图语言,下面哪种说法错误?
答案:一个判别或测试单独占用一个CPU周期下面哪一项是CPU的首要任务?
答案:指令控制下列描述RISC机器和流水CPU的关系,()是正确的。
答案:RISC机器一定是流水CPU###奔腾CPU是流水CPU,奔腾机是CISC机器###流水CPU不一定是RISC机器异步控制常用于(
)作为其主要控制方式。
答案:在单总线结构计算机中访问主存与外围设备时作为其主要控制方式以下有关运算器的描述,()是正确的。
答案:算术运算与逻辑运算下列关于操作数基本寻址方式的描述中正确的是()。①变址寻址的实现程序块的规律性变化②基址寻址的目的在于扩大寻址能力
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 原始股份认购协议书范本
- 公司合并合同范本
- 建设项目全过程造价咨询服务合同范本
- 农副产品电商平台代卖合同范本
- 包装设计委托合同范本
- 人教版地理八年级上册第一节《地形和地势》听课评课记录1
- 数与代数听评课记录
- 竞价出售方案
- 水池模板制作安装施工方案
- 桥梁现场焊接方案
- 四川省2024年中考数学试卷十七套合卷【附答案】
- 【中考真题】广东省2024年中考语文真题试卷
- GB/T 32399-2024信息技术云计算参考架构
- 2025年湖南省长沙市中考数学模拟试卷(附答案解析)
- 五级人工智能训练师(初级)职业技能等级认定考试题库(含答案)
- 2022年内蒙古呼和浩特市中考化学真题(解析版)
- 血栓性微血管病的诊治
- 综合客运枢纽换乘区域设施设备配置要求JTT1066-2016
- 中国急性缺血性卒中诊治指南(2023)解读
- 青岛版小学数学三年级上册《分数的初步认识》教学案例
- 2024PowerTitan系列运维指导储能系统运维指导
评论
0/150
提交评论