电子技术选择简答自测题样本_第1页
电子技术选择简答自测题样本_第2页
电子技术选择简答自测题样本_第3页
电子技术选择简答自测题样本_第4页
电子技术选择简答自测题样本_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

模仿某些自测题1一、选取题:(每小题2分,共20分)1、单极型半导体器件是(C)。A、二极管;B、双极型三极管;C、场效应管;D、稳压管。2、P型半导体是在本征半导体中加入微量(A)元素构成。A、三价;B、四价;C、五价;D、六价。3、稳压二极管正常工作状态是(C)。A、导通状态;B、截止状态;C、反向击穿状态;D、任意状态。4、用万用表检测某二极管时,发现其正、反电阻均约等于1KΩ,阐明该二极管(C)。A、已经击穿;B、完好状态;C、内部老化不通;D、无法判断。5、PN结两端加正向电压时,其正向电流是(A)而成。A、多子扩散;B、少子扩散;C、少子漂移;D、多子漂移。6、测得NPN型三极管上各电极对地电位分别为VE=2.1V,VB=2.8V,VC=4.4V,阐明此三极管处在(A)。A、放大区;B、饱和区;C、截止区;D、反向击穿区。7、绝缘栅型场效应管输入电流(C)。A、较大;B、较小;C、为零;D、无法判断。8、正弦电流通过二极管整流后波形为(C)。A、矩形方波;B、等腰三角波;C、正弦半波;D、仍为正弦波。9、三极管超过(C)所示极限参数时,必然被损坏。A、集电极最大容许电流ICM;B、集—射极间反向击穿电压U(BR)CEO;C、集电极最大容许耗散功率PCM;D、管子电流放大倍数。10、若使三极管具备电流放大能力,必要满足外部条件是(C)A、发射结正偏、集电结正偏;B、发射结反偏、集电结反偏;C、发射结正偏、集电结反偏;D、发射结反偏、集电结正偏。二、简述题:(每小题4分,共28分)1、N型半导体中多子是带负电自由电子载流子,P型半导体中多子是带正电空穴载流子,因而说N型半导体带负电,P型半导体带正电。上述说法对吗?为什么?答:这种说法是错误。由于,晶体在掺入杂质后,只是共价键上多余了电子或少了电子,从而获得了N型半导体或P型半导体,但整块晶体中既没有失电子也没有得电子,因此仍呈电中性。2、某人用测电位办法测出晶体管三个管脚对地电位分别为管脚①12V、管脚②3V、管脚③3.7V,试判断管子类型以及各管脚所属电极。答:管脚③和管脚②电压相差0.7V,显然一种硅管,是基极,一种是发射极,而管脚①比管脚②和③电位都高,因此一定是一种NPN型硅管。再依照管子在放大时原则可判断出管脚②是发射极,管脚③是基极,管脚①是集电极。3、图6-23所示电路中,已知E=5V,V,二极管为抱负元件(即以为正向导通时电阻R=0,反向阻断时电阻R=∞),试画出u0波形。u/Vωt0uiu0105图6-23答:分析:依照电路可知,当ui>E时,二极管导通u0=ui,当ui<u/Vωt0uiu0105图6-234、半导体和金属导体导电机理有什么不同?单极型和双极型晶体管导电状况又有何不同?答:金属导体中只有自由电子一种载流子参加导电,而半导体中则存在空穴载流子和自由电子两种载流子,它们同步参加导电,这就是金属导体和半导体导电机理上本质不同点。单极型晶体管内部只有多数载流子参加导电,因而和双极型晶体管中同步有两种载流子参加导电也是不同。图6-245、图6-24所示电路中,硅稳压管DZ1稳定电压为8V,DZ2稳定电压为6V,正向压降均为0.7V,求各电路输出电压U0。图6-24答:(a)图:两稳压管串联,总稳压值为14V,因此U0=14V;(b)图:两稳压管并联,输出电压按小值计,因而U0=6V;(c)图:两稳压管反向串联,U0=8.7V;(d)图:两稳压管反向并联,可以为DZ1截止不通,则U0=0.7V。6、半导体二极管由一种PN构导致,三极管则由两个PN构导致,那么,能否将两个二极管背靠背地连接在一起构成一种三极管?如不能,说说为什么?答:将两个二极管背靠背地连接在一起是不能构成一种三极管。由于,两个背靠背二极管,其基区太厚,不符合构成三极管基区很薄内部条件,虽然是发射区向基区发射电子,到基区后也都会被基区中大量空穴复合掉,主线不也许有载流子继续向集电区扩散,因此这样“三极管”是不会有电流放大作用。7、如果把三极管集电极和发射极对调使用?三极管会损坏吗?为什么?答:集电极和发射极对调使用,三极管不会损坏,但是其电流放大倍数大大减少。由于集电极和发射极杂技浓度差别很大,且结面积也不同。自测题2一、选取题:(每小题2分,共20分)1、基本放大电路中,通过晶体管信号有(C)。A、直流成分;B、交流成分;C、交直流成分均有。2、基本放大电路中重要放大对象是(B)。A、直流信号;B、交流信号;C、交直流信号均有。3、分压式偏置共发射极放大电路中,若VB点电位过高,电路易浮现(B)。A、截止失真;B、饱和失真;C、晶体管被烧损。4、共发射极放大电路反馈元件是(B)。A、电阻RB;B、电阻RE;C、电阻RC。5、功放一方面考虑问题是(A)。A、6、电压放大电路一方面需要考虑技术指标是(A)。A、放大电路电压增益;B、不失真问题;C、管子工作效率。7、射极输出器输出电阻小,阐明该电路(A)A、带负载能力强;B、带负载能力差;C、减轻前级或信号源负荷。8、功放电路易浮现失真现象是(C)。A、饱和失真;B、截止失真;C、交越失真。9、基极电流iB数值较大时,易引起静态工作点Q接近(B)。A、截止区;B、饱和区;C、死区。10、射极输出器是典型(C)。A、电流串联负反馈;B、电压并联负反馈;C、电压串联负反馈。二、简答题:(共23分)1、共发射极放大器中集电极电阻RC起作用是什么?(3分)答:RC起作用是把晶体管电流放大转换成放大器电压放大。2、放大电路中为什么设立静态工作点?静态工作点高、低对电路有何影响?(4分)答:设立静态工作点目是使放大信号能所有通过放大器。Q点过高易使传播信号某些进入饱和区;Q点过低易使传播信号某些进入截止区,其成果都是信号发生失真。3、指出图7-21所示各放大电路能否正常工作,如不能,请校正并加以阐明。(8分)图7-21RB2RCC1C2T-VCC+图7-21RB2RCC1C2T-VCC++(c)RB2RCC1C2T+VCC++(d)RB1RB1RECERB2RCC1C2T+VCC++(a)RB2RB1C1C2+VCC++(b)(b)图缺少集电极电阻RC,无法起电压放大作用,同步少RE、CE负反馈环节;(c)图中C1、C2极性反了,不能正常隔直通交,并且也缺少RE、CE负反馈环节;(d)图管子是PNP型,而电路则是按NPN型管子设立,因此,只要把管子调换成NPN型管子即可。4、说一说零点漂移现象是如何形成?哪一种电路可以有效地抑制零漂?(4分)答:直接耦合多级放大电路,当输入信号为零时,输出信号电压并不为零现象称为零点漂移。晶体管参数受温度影响是产生零漂主线和直接因素。采用差动放大电路可以有效地解决零漂问题。5、为削除交越失真,普通要给功放管加上恰当正向偏置电压,使基极存在微小正向偏流,让功放管处在微导通状态,从而消除交越失真。那么,这一正向偏置电压与否越大越好呢?为什么?(4分)答:这一正向电压较小,仅使两个管子都工作在微导通状态即可。由于,交越失真事实上是两个功放管都存在正向死区电压导致,消除交越失真,事实上就是解决死区电压问题。如果这一正向偏置电压不不大于死区电压较多,势必导致两个功放管不能正常工作。自测题3一、选取题:(每小题2分,共20分)1、抱负运放开环放大倍数Au0为(A),输入电阻为(A),输出电阻为(B)。A、∞;B、0;C、不定。2、国产集成运放有三种封闭形式,当前国内应用最多是(C)。A、扁平式;B、圆壳式;C、双列直插式。3、由运放构成电路中,工作在非线性状态电路是(C)。A、反相放大器;B、差分放大器;C、电压比较器。4、抱负运放两个重要结论是(B)。A、5、集成运放普通分为两个工作区,它们分别是(B)。A、正反馈与负反馈;B、线性与非线性;C、虚断和虚短。6、(B)输入比例运算电路反相输入端为虚地点。A、同相;B、反相;C、双端。7、集成运放线性应用存在(C)现象,非线性应用存在(B)现象。A、虚地;B、虚断;C、虚断和虚短。8、各种电压比较器输出状态只有(B)。A、一种;B、两种;C、三种。9、基本积分电路中电容器接在电路(C)。A、反相输入端;B、同相输入端;C、反相端与输出端之间。10、分析集成运放非线性应用电路时,不能使用概念是(B)。A、虚地;B、虚短;C、虚断。二、问题:(共20分)1、集成运放普通由哪几某些构成?各某些作用如何?(4分)答:集成运放普通由输入级、输出级和中间级及偏置电路构成。输入级普通采用差动放大电路,以使运放具备较高输入电阻及很强抑制零漂能力,输入级也是决定运放性能好坏核心环节;中间级为获得运放高开环电压放大倍数(103~107),普通采用多级共发射极直接耦合放大电路;输出级为了具备较低输出电阻和较强带负载能力,并能提供足够大输出电压和输出电流,常采用互补对称射极输出器构成;为了向上述三个环节提供适当而又稳定偏置电流,普通由各种晶体管恒流源电路构成偏置电路满足此规定。2、何谓“虚地”?何谓“虚短”?在什么输入方式下才有“虚地”?若把“虚地”真正接“地”,集成运放能否正常工作?(4分)答:电路中某点并未真正接“地”,但电位与“地”点相似,称为“虚地”;电路中两点电位相似,并没有真正用短接线相连,称为“虚短”,若把“虚地”真正接“地”,如反相比例运放,把反相端也接地时,就不会有ii=if成立,反相比例运算电路也就无法正常工作。3、集成运放抱负化条件重要有哪些?(3分)答:集成运放抱负化条件有四条:①开环差模电压放大倍数AU0=∞;②差模输入电阻rid=∞;③开环输出电阻r0=0;④共模抑制比KCMR=∞。4、在输入电压从足够低逐渐增大到足够高过程中,单门限电压比较器和滞回比较器输出电压各变化几次?(3分)答:在输入电压从足够低逐渐增大至足够高过程中,单门限电压比较器和滞回比较器输出电压均只跃变一次。5、集成运放反相输入端为虚地时,同相端所接电阻起什么作用?(3分)答:同相端所接电阻起平衡作用。1MΩ1MΩ∞U010V++-图3-17检测题5.2电路图RxV答:调零是为了抑制零漂,使运算更精确。数字某些自测题一一、选取题(每小题2分,共20分)1、逻辑函数中逻辑“与”和它相应逻辑代数运算关系为(B)。A、逻辑加B、逻辑乘C、逻辑非2.、十进制数100相应二进制数为(C)。A、1011110B、1100010C、11001003、和逻辑式表达不同逻辑关系逻辑式是(B)。A、B、C、D、4、八输入端编码器按二进制数编码时,输出端个数是(B)。A、2个B、3个C、4个D、8个5、四输入译码器,其输出端最多为(D)。A、4个B、8个C、10个D、16个6、当74LS148输入端按顺序输入11011101时,输出为(B)。A、101B、010C、001D7、一种两输入端门电路,当输入为1和0时,输出不是1门是(D)。A、与非门B、或门C、或非门D、异或门8、多余输入端可以悬空使用门是(B)。A、与门B、TTL与非门C、CMOS与非门D、或非门9、数字电路中机器辨认和惯用数制是(A)。A、二进制B、八进制C、十进制D、十六进制10、能驱动七段数码管显示译码器是(A)。A、74LS48B、74LS138C、74LS148D二、简述题(共8分)1、组合逻辑电路有何特点?分析组合逻辑电路目是什么?简述分析环节。(4分)答:组合逻辑电路特点是输出仅取决于输入现态。分析组合逻辑电路目是找出已知组合逻辑电路功能,分析环节为四步:①依照已知逻辑电路图用逐级递推法写出相应逻辑函数表达式;②用公式法或卡诺图法对写出逻辑函数式进行化简,得到最简逻辑表达式;③依照最简逻辑表达式,列出相应逻辑电路真值表;④依照真值表找出电路可实现逻辑功能并加以阐明,以理解电路作用。2、何谓编码?何谓译码?二进制编码和二—十进制编码有何不同?(4分)uAtuuAtuBt图9-42自测题2一、选取题(每小题2分,共20分)1、描述时序逻辑电路功能两个必不可少重要方程式是(B)。A、次态方程和输出方程B、次态方程和驱动方程C、驱动方程和特性方程D、驱动方程和输出方程2、由与非门构成基本RS触发器不容许输入变量组合为(A)。A、00B、01C、10D3、按各触发器状态转换与时钟输入CP关系分类,计数器可为(A)计数器。A、同步和异步B、加计数和减计数C、二进制和十进制4、按计数器进位制或循环模数分类,计数器可为(C)计数器。A、同步和异步B、加计数、减计数C、二进制、十进制或任意进制5、四位移位寄存器构成扭环形计数器是(A)计数器。A、四进制B、八进制C、十六进制6、存在空翻问题触发器是(B)A、D触发器B、钟控RS触发器C、主从JK触发器D、维持阻塞D触发器7、运用中规模集成计数器构成任意进制计数器办法是(B)8、不产生多余状态计数器是(A)。A、同步预置数计数器B、异步预置数计数器C、复位法构成计数器9、数码可以并行输入、并行输出寄存器有(C)A、移位寄存器B、数码寄存器C、两者皆有10、变化555定期电路电压控制端CO电压值,可变化(C)A、555定期电路高、低输出电平B、开关放电管开关电平C、比较器阈值电压D、置“0”端电平值二、简述题(共10分)1、时序逻辑电路和组合逻辑电路区别有哪些?(2分)答:重要区别有两点:时序逻辑电路基本单元是触发器,组合逻辑电路基本单元是门电路;时序逻辑电路输出只与现时输入关于,不具备记忆性,组合逻辑电路输出不但和现时输入关于,还和现时状态关于,即具备记忆性。2、何谓“空翻”现象?抑制“空翻”可采用什么办法?(3分)答:在一种时钟脉冲为“1”期间,触发器输出随输入发生多次变化现象称为“空翻”。空翻导致触发器工作不可靠,为抑制空翻,人们研制出了边沿触发方式主从型JK触发器和维持阻塞型D触发器等等。这些触发器由于只在时钟脉冲边沿到来时发生翻转,从而有效地抑制了空翻现象。3、试述时序逻辑电路分析环节。(3分)答:时序逻辑电路分析环节普通有如下几点:①拟定期序逻辑电路类型。依照电路中各位触发器与否共用一种时钟脉冲CP触发电路,判断电路是同步时序逻辑电路还是异步时序逻辑电路。若电路中各位触发器共用一种时钟脉冲CP触发,为同步时序逻辑电路;若各位触发器CP脉冲端子不同,就为异步时序逻辑电路;依照时序逻辑电路除CP端子外与否尚有输入信号判断电路是米莱型还是莫尔型,如有其他输入信号端子时,为米莱型时序逻辑电路,否则为莫尔型时序逻辑电路。②依照已知时序逻辑电路,分别写出相应驱动方程、次态方程、输出方程(注:莫尔型时序逻辑电路没有输出方程),当所分析电路属于异步时序逻辑电路,还需要写出各位触发器时钟方程。③依照次态方程、时钟方程或输出方程,填写状态转换真值表或状态转换图。④依照分析成果和转换真值表(或状态转换图),得出时序逻辑电路逻辑功能。4、试述米莱型时序逻辑电路和莫尔型时序逻辑电路最大区别有哪些?(2分)答:米莱型时序逻辑电路和莫尔型时序逻辑电路最大区别就是米莱型电路不但具有触发器,并且还具有其他类型输入端子和门电路,而莫尔型电路仅具有触发器。自测题3ABCABCD&图11-151、图11-15输出端表达逻辑关系为(A)。A、ACDB、C、BD、2、运用电容充电来存储数据,由于电路自身总有漏电,因而需定期不断补充充电(刷新)才干保持其存储数据是(B)A、静态RAM存储单元B、动态RAM存储单元3、关于存储器论述,对的是(A)A、存储器是随机存储器和只读存储器总称B、存储器是计算机上一种输入输出设备C、计算机停电时随机存储器中数据不会丢失4、一片容量为1024字节×4位存储器,表达有(C)个存储单元。A、1024B、4C、4096D、85、一片容量为1024字节×4位存储器,表达有(A

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论