校内大赛单片机多媒体课件机电_第1页
校内大赛单片机多媒体课件机电_第2页
校内大赛单片机多媒体课件机电_第3页
校内大赛单片机多媒体课件机电_第4页
校内大赛单片机多媒体课件机电_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

P0------作普通的I/0口使用作地址/数据总线使用D0-D8及A0-A8

P1------作普通的I/0口使用P2------作普通的I/0口使用作地址线的高八位使用P3------作普通的I/0口使用第二功能端口对这四个口进行输入操作时需要先对各寄存器的锁存器写1。

口线

第二功能

名称P3.0RXD

串行数据接收端P3.1TXD

串行数据发送端P3.2

外部中断0申请输入端P3.3

外部中断1申请输入端P3.4T0

定时器/计数0输入端P3.5T1

定时器/计数1输入端P3.6

外部RAM写选通P3.7

外部RAM读选通

一、并行输入和输出端口P08051有4组8位I/O口:P0、P1、P2和P3口,P1、P2和P3为准双向口,P0口则为双向三态输入输出口。双向三态输入输出端口。P0口身兼两职,既可作为地址总线(A0-A7),也可作为数据总线(D0-D7)。作为通用I/O时,是一个漏极开路电路。需外接上拉电阻。作为地址/数据总线使用时,不需处接上拉电阻。P0可驱动8个LSTTL,其它P口可以驱动4个LSTLL。Low-powerSchottkyTTL--低功耗肖特基TTL

Transistor-TransistorLogic晶体管-晶体管逻辑(电路)

二、并行输入和输出端口P2P2口作为通用I/O时,准双向输入输出端口。

P2口作为高8位地址总线,A8-A15。

P2口与P0一起构成单片机与外电路相连接的扩展端口。通常可以用来扩展存储器、及与其它总线型连接方式的外设。

P0、P2端口扩展存储器8031EAP2P0ALEPSENRD74LS373ROMA15~A0PD/PGMA15~A0A7~A0A7~A0RAMRDWRWR

三、并行输入和输出端口P1P1口为8位准双向输入输出端口。作为输入口使用时,有两种情况。其一是:首先是读锁存器的内容,进行处理后再写到锁存器中,这种操作即读—修改—写操作,象JBC(逻辑判断)、CPL(取反)、INC(递增)、DEC(递减)、ANL(与逻辑)和ORL(逻辑或)指令均属于这类操作。其二是:读P1口线状态时,打开三态门G,将外部状态读入CPU。四、并行输入和输出端口P3P3口作为通用I/O时,为准双向输入输出端口。

P3口的第二功能。

·P3.0

串行输入口(RXD)·P3.1

串行输出口(TXD)·P3.2外中断0(INT0)·P3.3外中断1(INT1)·P3.4定时/计数器0的外部输入口(T0)·P3.5

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论