数字ASIC同步设计课件_第1页
数字ASIC同步设计课件_第2页
数字ASIC同步设计课件_第3页
数字ASIC同步设计课件_第4页
数字ASIC同步设计课件_第5页
已阅读5页,还剩43页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第七章ASIC同步设计技术第一节同步的定义第二节同步部件第三节同步计数器第四节波形变换电路第五节串/并变换电路与并/串变换电路第六节状态产生第七节中央允许产生器第八节流水线技术第一节同步的定义同步的定义个系统是同步的,必须满足以下两个条件1)每个边沿敏感部件(触发器、锁存器、FIFO等)的时钟输入都来至同一个时钟的相同边沿.2)所有存贮元件(包括计数器)都是边沿敏感的,在系统中没有电平敏感存贮元件。同步设计的优点1、ASIC子电路可独立设计、模拟并通过同步接口连接,从而实现真正的分层设计。2、同步设计可利用自动综合系统,从而减轻设计者的负担3、全同步系统的模拟及测试较简单。同步设计的缺点与相应的异步系统相比,全同步系统增加电路的复杂度。这主要是由于全同步计数器需要附加逻辑,系统需要附加电路来建立复杂的时钟网络来驱动所有的触发器。2、需要一个复杂的时钟分布网络3、增加功耗。第二节同步部件基本的同步部件ASIC设计中的基本同步器件为边沿敏感的D型触发器,它的主要指标有两个:建立时间和保持时间L

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论