常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险_第1页
常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险_第2页
常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险_第3页
常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险_第4页
常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险_第5页
已阅读5页,还剩69页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术第三章第二局部:常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险第十二讲

常用组合逻辑电路的分析设计

----加法器

3.3常用组合逻辑电路:加法器、编码器、译码器、数据比较器、数据选择器、数据分配器3.3.1加法器P71~P73、P89~P93逻辑函数表达式:逻辑图〔电路图〕:符号:P89P90P90〔3〕用4位加法器设计一个十进制〔BCD码〕1位加法器在某些计算机或计算器中,希望直接以十进制数进行运算,其输入是十进制BCD码形式,输出也是十进制BCD码,这样可以省去二进制与十进制之间的转换。C4S4S3S2S1CS`4S`3S`2S`1十进制和数00000000010001000011001000010100110001110100001001010100101101100011010111001111100010000110011000110000000001000100001100100001010011000111010000100110001000011001100011101010010110111001111100101001102345678910111213141516171819第十三讲

编码器

3.3.2编码器就是实现编码操作的电路P74功能:允许同时在几个输入端有输入信号,编码器按输入信号排定的优先顺序或输入信号的轻重缓急,只对同时输入的几个信号中优先权限最高的一个进行编码。P76使能输入端8—3线优先编码器真值表输入输出P79编码器级联应用举例:两片8线---3线优先编码器级联构成16线---4线优先编码器〔见书本的连接图〕。分析:由于高位片ST始终为0,故高位片始终处于工作状态。1、当高位片有输入时:那么GS=0,EO=1,从而导致低位片ST=1,故低位片停止工作。2、当高位片无输入时:那么GS=1,EO=0,从而导致低位片ST=0,故低位片处于工作状态。3.3.3译码器P801.概述第十四讲

译码器

相当于使能端E74LS138译码器74LS138译码器911共阳极共阴极共阳极用74LS138第十五讲

数据选择器

3.3.4数据选择器P95方法二:第十六讲

常用组合逻辑电路的分析设计

----数据分配器

数值比较器

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论