![【无线射频芯片】-Altera28nm FPGA技术演示图片及资料_第1页](http://file4.renrendoc.com/view/cd8f659d37c3def9a9542874d7273dca/cd8f659d37c3def9a9542874d7273dca1.gif)
![【无线射频芯片】-Altera28nm FPGA技术演示图片及资料_第2页](http://file4.renrendoc.com/view/cd8f659d37c3def9a9542874d7273dca/cd8f659d37c3def9a9542874d7273dca2.gif)
![【无线射频芯片】-Altera28nm FPGA技术演示图片及资料_第3页](http://file4.renrendoc.com/view/cd8f659d37c3def9a9542874d7273dca/cd8f659d37c3def9a9542874d7273dca3.gif)
![【无线射频芯片】-Altera28nm FPGA技术演示图片及资料_第4页](http://file4.renrendoc.com/view/cd8f659d37c3def9a9542874d7273dca/cd8f659d37c3def9a9542874d7273dca4.gif)
![【无线射频芯片】-Altera28nm FPGA技术演示图片及资料_第5页](http://file4.renrendoc.com/view/cd8f659d37c3def9a9542874d7273dca/cd8f659d37c3def9a9542874d7273dca5.gif)
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1/1Altera28nmFPGA技术演示图片及资料1月22日,Altera在北京展现了号称业界最全面的28nm最新技术及强大解决方案。Altera公司的多位工程师为在京的媒体人士进行了讲解。下面是演示图片、相关资料及简短说明。
Altera工程师为媒体伴侣现场讲解
首先是面对带宽设计的StratixVGTFPGA系列。该器件基于TSMC28nmHP高性能工艺制程,单管芯集成收发器和FPGA确保高性能互连。集成4路28.05Gb/s极高速双工收发器,单通道功耗仅200mW。它同时集成32路0.6-12.5Gb/s通用高速双工收发器。
业界唯一集成28Gb/s收发器的量产FPGA
收发器是Altera引以骄傲的技术。StratixV的收发器芯片到芯片速度达到28Gb/s,芯片到背板速度为14Gb/s(受限于连接器的信号衰减)。图片右侧是特地从泰克公司借来的设备,据说两台仪器价值分别为100万美元和50万美元。经过10英尺的线路板,数字分析仪显示出StratixV美丽的眼图。
下面的演示用的是StratixVGX开发板。StratixVGX器件可供应多达66个全双工600Mb/s到14.1Gb/s的高速收发器通道,具备符合10GBase-KR和CEI-11G标准的高速背板支持力量。它支持EDC以简化与光模块接口,时钟资源可以供应最多44组完全独立的通道速率。每个收发器通道均内嵌完整的PMA和PCS功能,可以以硬核支持多种速率。它支持高级的通道发送和接收均衡功能包括预加重,自适应线性均衡和DFE。支持通道参数的动态重配置功能,并支持EyeQ。StratixVGX系列已经大规模进入量产。
突破带宽:StratixVGX系列可供应多达66个14.1Gb/s收发器通道
下图是ArriaV系列的演示。ArriaV是兼顾成本、性能和功耗的中端器件。新推出的ArriaVGZ是最大带宽的中端器件,填补了高端与低端器件之间的空白。它可供应多达36个600Mb/s到12.5Gb/s的全双工收发器并支持背板传输。它是中端器件唯一可完整支持第三代PCIExpress的。ArriaVGZ支持1600Mb/sDDR3接口速率,供应业界最高的中端器件内核性能。
ArriaVFPGA:成本、性能和功耗达到均衡
ArriaVGZ:最大带宽的中端器件
下图是CycloneV开发套件。CycloneVGX/GTFPGA系列面对低功耗和低成本应用,基于TSMC28nmLP低功耗工艺制程。它集成12路3.125/5Gb/s双工收发器,5Gb/s单通道功耗仅88mW,内嵌硬核PCIE和DDR3掌握器,节约规律资源,提高系统性能和开发效率。
该系列采纳AvalonMemoryMapped架构,自动生成PCIETLP编/解码规律,极大地缩短工程开发时间。PCIE接口带宽吞吐效率大于80%。CycloneVGTFPGA支持PCIEGen2,可将PCIE带宽再提升1倍。400MHzDDR3掌握器接口敏捷支持x8/x16/x32bits数据位宽,支持ECC校验。采纳AvalonStreaming接口,总线效率可达90%以上。
CycloneVFPGA:PCIe/DDR3DMA
下面的是OpenCL演示。OpenCL标准是第一个开放编程模型,能够在异构系统上加速算法实现。一个演示展现OpenCL是怎样加速Mandelbrot算法性能的。另一个演示展现OpenCL怎样为异构计算供应统一的平台:把为GPU编写的NVIDIA代码移植到StratixVFPGA上。
业界首款供应FPGA支持OpenCL开发环境
下图展现的是CycloneVSoC开发板,在双核CPU上启动并运行Linux。这是Altera发售的第一款器件是低功耗、低成本CycloneVSoC(FPGA+ARM)。这个开发板刚刚到货,Altera的工程师也是第一次见到。该器件的特点是具有硬核的存储器掌握器、敏捷的启动功能、以及在全部SoC器件集成PCIExpress。Altera是目前唯一发售支持32位纠错码(ECC)的SoC的FPGA供应商,保证了整个嵌入式系统的数据完整性。
前不久,Altera和ARM联合开发了Altera版的ARMDevelopmentStudio5(DS-5)工具包,具有特地支持
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 农村安全饮用水施工方案
- 人行道砖铺设冬季施工方案
- 英语语法精讲
- 志愿者证申请书
- 加入学习部的申请书
- 初一期中学习报告
- 青海省海东市2024-2025学年九年级上学期期末语文试题(解析版)
- 广西河池市2024-2025学年七年级上学期期末语文试题(解析版)
- 怀孕调岗申请书
- 国外大学申请书
- 2024年01月江西2024年江西银行赣州分行招考笔试历年参考题库附带答案详解
- 初三数学一元二次方程应用题附答案
- 教职工安全管理培训
- 云南省曲靖市罗平县2024-2025学年高二上学期期末地理试题( 含答案)
- 2025年春新人教PEP版英语三年级下册课件 Unit 1 Part C 第8课时 Reading time
- 中国糖尿病防治指南(2024版)要点解读
- Unit 1 Nice boys and girls【知识精研】-一年级英语下学期(人教PEP版一起)
- 《口腔科学绪论》课件
- 《消防检查指导手册》(2024版)
- 2024年萍乡卫生职业学院单招职业技能测试题库标准卷
- 粤教粤科版三年级下册科学全册课时练(同步练习)
评论
0/150
提交评论