在电路设计中如何减少电路板上串扰的设计原则-设计应用_第1页
在电路设计中如何减少电路板上串扰的设计原则-设计应用_第2页
在电路设计中如何减少电路板上串扰的设计原则-设计应用_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

精品文档-下载后可编辑在电路设计中如何减少电路板上串扰的设计原则-设计应用随着电路板上走线密度越来越高,信号串扰总是一个难以忽略的问题。因为不仅仅会影响电路的正常工作,还会增加电路板上的电磁干扰。

在电路板上的一些高频信号会串扰到MCU电路或者MCU的I/O接口电路,形成共模电压,众所周知,共模电压在电路设计时是让人讨厌的玩意儿,因此,设计电路板时要避免各种可能造成电路工作不正常的共模电压的串扰。

减小电路板上串扰的设计原则简单归类

1,通过合理布局使各个元器件之间的连线尽量短。

2,由于串扰程度和施加干扰信号的频率成正比,因此要使高频信号线远离敏感信号线。

3,施加干扰信号线与受到干扰信号线不仅要远离,要用地线隔离,并且避免相互平行走线。

4,在多层PCB板中,施加干扰信号线与受到干扰信号线或敏感信号走线要用地线隔离或相隔地层。

5,在多层PCB板中,施加干扰信号线与受到干扰信号线分别在地线或地层的相对两面,也就是隔层。

6,尽量使用输入阻抗较低的敏感电路,必要时可以使用旁路电容降低敏感电路的输入阻抗。

注意的是,在布线时,地线对于抑制信号串扰的作用是非常明显的,在干扰线和受干扰线直接布地线,可以将串扰降低10db左右。

的3W布线规则

在抑制电路板走线信号串扰方面,有一个非常有名的3W布线规则(其中W就是布线宽度),它的内容是:对于宽度是3W的信号线,如果其他走线的中心和它的中心之间的距离大于3W,就能避免信号之间的串扰。如下图所示。

根据这个规则,3W范围内包含了信号电流产生的75%的磁通量,只要相邻的导线在这个范围之外,信号之间的串

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论