下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
第五章触发器知识要点一、 触发器:能储存一位二进制信号的单元二、 各类触发器逻辑符号、特性表、转换图和特性方程SR:Qn+1=S+RQnSR=0JK:Qn+1=JQn+KQnD:Qn+1=DT:Qn+1=TQn+TQnT':Qn+1=Qn三、 各类触发器动作特点及波形图画法SR锁存器(基本RS触发器):SD、RD每一变化对输出均产生影响SR触发器(时钟控制RS触发器):在CP高电平期间R、S变化对输出有影响主从JK触发器:在CP=1期间,主触发器状态随R、S变化。CP下降沿,从触发器按主触发器状态翻转。在CP=1期间,JK一次变化现象。边沿触发器:触发器的次态仅取决于CP(上升沿/下降沿)到达时输入信号状态。四、 触发器转换D触发器和JK触发器转换成T和T'虫发器JK触发器转换成SR触发器和T触发器六时序逻辑电路知识要点一、 时序逻辑电路的组成特点:任一时刻的输出信号不仅取决于该时刻的输入信号,还和电路原状态有关。时序逻辑电路由组合逻辑电路和存储电路组成。二、 同步时序逻辑电路的分析方法(按步骤解题)逻辑图一写出驱动方程一写出状态方程一写出输出方程一画出状态转换图三、 典型时序逻辑电路数值寄存器及移位寄存器。多用D触发器,74LS194用T触发器构成的计数器。构成加法计数器:低位每次翻转,高位当低位全为1时翻转构成减法计数器:低位每次翻转,高位当低位全为0时翻转两种控制方式:控制CLK信号;控制T输入端。集成计数器(掌握逻辑符号、功能表,清零和置数的方式)4位同步二进制计数器74LS161:异步清0(低电平),同步置数,CP上升沿计数,4位同步十进制计数器74LS160:同74LS161同步十六进制加/减计数器74LS191:无清0端,只有异步预置端,功能表双时钟同步十六进制加减计数器74LS193:有二个时钟CPU,CPD,异步置0(H),异步预置(L)四、 时序逻辑电路的设计(按步骤解题)1.用触发器组成同步计数器的设计方法及设计步骤逻辑抽象一状态转换图一画出次态以及各输出的卡诺图一利用卡诺图求状态方程和驱动方程、输出方程一检查自启动(如不能自启动则应修改逻辑)一画逻辑图2.用集成计数器组成任意进制计数器的方法置0法:如果集成计数器有清零端,则可控制清零端来改变计数长度。如果是异步清零端,则M进制计数器可用第M个状态译码产生控制信号控制清零端,如果是同步清零,则用第M-1个状态译码产生控制信号,产生控制信号时应注意清零端时高电平还是低电平。置数法:控制预置端来改变计数长度。(预置数为0000)如果异步预置,则用第M个状态译码产生控制信号如果同步预置,则用第M-1个状态译码产生控制信号,也应注意预置端是高电平还是低电平。多片级联时进位信号产生:有串行进位和并行进位二种方法第六章时序逻辑电路一、填空题TOC\o"1-5"\h\z1、时序逻辑电路任何时刻的输出信号不仅取决于 ,而且还取决于 。2、时序逻辑电路逻辑功能的表示方法有 和 四种。3、进行时序逻辑电路的分析时,需要列出逻辑电路的一些方程式,这些方程式包括 、 、 和 。4、 用来记忆和统计输入CP脉冲个数的电路,称为 5、用以存放二进制代码的电路称为 。6、具有存放数码和使数码逐位右移或左移的电路称为 。二、判断题1、 时序逻辑电路的特点是在任何时刻的输出不仅和输入有关,而且还取决于电路原来的状态。()2、 时序逻辑电路由存储电路和触发器两部分组成。()3、 为了记忆电路的状态,时序电路必须包含存储电路,存储电路通常以触发器为基本单元电路组成。()
4、 计数器能够记忆输入CP脉冲的最大数目,叫做这个计数器的长度,也称为计数器的“模”()5、 同步时序电路和异步时序电路的最主要区别是,前者没有CP脉冲,后者有CP脉冲。()6、 同步时序电路和异步时序电路的最主要区别是,前者的所有触发器受同一时钟脉冲控制,后者的各触发器受不同的时钟脉冲控制。()7、 时序电路的逻辑功能可用逻辑图、逻辑表达式、状态表、卡诺图、状态图和时序图等方法来描述,它们在本质上是相通的,可以互相转换。()8、 当时序逻辑电路进入无效状态后,若能自动返回有效工作状态,该电路能自启动。()9、 74LS163是集成4位二进制(十六进制)同步加法计数器。()三、选择题1、时序逻辑电路中一定包含()A、触发器B、编码器C、移位寄存器D、译码器2、 时序电路某一时刻的输出状态,与该时刻之前的输入信号()A、有关B、无关C、有时有关,有时无关D、以上都不对3、 用n个触发器构成计数器,可得到的最大计数长度为()A、B、2nC、A、B、2nC、n2D、2n4、 同步时序逻辑电路和异步时序逻辑电路比较,其差异在于后者()A、没有触发器B、没有统一的时钟脉冲控制C、没有稳定状态D、输出只与内部状态有关5、 一位8421BCD计数器,至少需要()个触发器。A、3 B、4 C、5 D、106、 经过有限个CP,可由任意一个无效状态进入有效状态的计数器是()自启动的计数器。A、能 B、不能 C、不一定能D、以上都不对7、 构成数码寄存器和移位寄存器的触发器,其逻辑功能一定为()A、JK触发器B、D触发器C、基本RS触发器 D、T触发器8、要想把串行数据转换成并行数据,应选()。A、并行输入串行输出方式 B、串行输入串行输出方式C、串行输入并行输出方式9、 寄存器在电路组成上的特点是()A、C、串行输入并行输出方式9、 寄存器在电路组成上的特点是()A、有CP输入端,无数码输入端。C、无CP输入端,有数码输入端。10、 通常寄存器应具有()功能。A、存数和取数B、清零和置数三、分析计算题D、并行输入并行输出方式B、有CP输入端和数码输入端。D、无CP输入端和数码输入端。C、A和B都有D、只有存数、取数和清零,没有置数。1、分析图示时序逻辑电路。2、 用JK触发器设计一个4位二进制加法计数器3、 用74LS161构成一个十二进制计数器。4、 用集成计数器74160和与非门组成的6进制计数器。第七和八章知识要点一、半导体存储器的分类及功能(了解)从功能上分"掩模ROMROWPROM.EPRQMEPROMHASHMEMORYC静态RAM〔SRAM)ram]l动态RAM(DRAM)二、半导体存储器结构(了解)ROM、RAM结构框图以及两者差异三、 RAM存储器容量扩展位扩展:增加数据位数字扩展:增加存储单元四、 可编程器件(了解)低密度:PROMPLAPALGAL高密度:EPLDCPLDFPGA简单的PLD的结构:与或阵列PROM——与阵列固定,或阵列可编程PLA――
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025年度宠物猫宠物美容用品研发与销售合同4篇
- 2025年度智能调控门窗系统安装与智能化家居合同4篇
- 二零二五年度高端大厦智能化物业管理服务合同范本3篇
- 2025版事业单位特殊岗位人员竞聘聘用合同3篇
- 二零二五年度智慧城市安全监控与应急响应合同4篇
- 2025年度跨境电商平台场商位租赁及仓储服务合同4篇
- 2025年度厂房出售附带员工安置方案合同4篇
- 二零二四前台活动策划聘用合同范本正规范本153篇
- 2025年度茶叶连锁加盟经营管理合同4篇
- 二零二五版房地产开发前期合同履行与调整合同3篇
- 数学-山东省2025年1月济南市高三期末学习质量检测济南期末试题和答案
- 中储粮黑龙江分公司社招2025年学习资料
- 湖南省长沙市2024-2025学年高一数学上学期期末考试试卷
- (完整版)小学生24点习题大全(含答案)
- 四川省2023年普通高等学校高职教育单独招生文化考试(中职类)数学试题(原卷版)
- 2024年3月江苏省考公务员面试题(B类)及参考答案
- 医院科室考勤表
- 春节期间化工企业安全生产注意安全生产
- 数字的秘密生活:最有趣的50个数学故事
- 移动商务内容运营(吴洪贵)任务一 移动商务内容运营关键要素分解
- 基于ADAMS的汽车悬架系统建模与优化
评论
0/150
提交评论