计算机硬件工程师简历样式_第1页
计算机硬件工程师简历样式_第2页
计算机硬件工程师简历样式_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

个人简历姓名:***性别:男贴照片处出生年代:联系电话:134***学历:本科专业:光电信息工程工作经验:3年民族:汉毕业学校:XX邮电大学住址:***电子信箱:***自我简介:自己是一个有毅力的人,做事负责,学习速度快,愿意长久从事开发。求职意愿:目标职位:硬件工程师目标行业:电子·微电子|通讯(设施·营运·增值服务)|计算机硬件·网络设施希望薪水:面议希望地域:XX|上海|福建省|广东省到岗时间:面议工作经历:2009.6–2009.12***科技企业硬件研发工程师工作职责和业绩:负责企业LED屏核心板的软件开发以及硬件调试,波及单片机以及FPGA2007.7–2008.10***科技(无锡)有限企业硬件工程师工作职责和业绩:作为consumer小组的一员,负责详细项目的电路设计和调试,有完好的项目开发经验;负责电源模块的评估和设计;负责对新技术的研习和讲解。项目管理经验:2009.7–2009.9

LED屏之DVI发送板软件环境:QuartusII,Keil,VC6.0硬件环境:示波器等项目描绘:该项目采纳FPGA以及STC单片机,分别达成对DVI信号的变换,对FPGA内部参数的更新配置项目职责:调试硬件电路,负责STC单片机控制程序,达成对EPCS1(用作储存FPGA的加载程序),EEPROM及FPGA进行数据加载和回送,以及FPGA接口通讯部分的VHDL程序。设计串口通讯协议,与上位机软件配合通讯。2008.3–2008.5路由器软件环境:OrCAD电路设计软件硬件环境:频谱仪,示波器等调试仪器项目描绘:该项目属于高频一类,采纳25MHz的晶振,板上办理器对SDRAM的分频为125MHz,故信号之间会产生扰乱,影响性能及稳固性。项目职责:达成电路原理图的设计,管理BOM元件列表,辅助达成PCB的设计,以及后续所有调试工作。初始时,板子的性能不稳固,信号之间扰乱比较严重。经过近4周的努力,联合EMI,EMC及PCB的有关知识,发现主要问题存在于板上办理器与SDRAM之间的“铺地”过于孤立,致使信号耦合到邻近办理器的3.3V输入端,固然板子起来后,影响不是很大,但上电启动过程中,办理器与SDRAM通讯屡次,故造成板子在上电过程中简单跑飞。教育培训:2003.9–2007.7XX邮电大学光电信息工程专业波及电子和光通讯有关课程,主修课程以下:电路与信号剖析,数据构造,微机系统与接口技术,自动控制原理,通讯原理,32位微型计算机原理与接口技术,模拟电子电路,数字电路与系统,C程序设计语言,面向对象程序设计C++,信息物理基础,颠簸光学,光电子学,激光原理,光纤通讯,应用

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论