东北师范大学数字电路与数字逻辑期末备考题集(全新整理汇总)50080_第1页
东北师范大学数字电路与数字逻辑期末备考题集(全新整理汇总)50080_第2页
东北师范大学数字电路与数字逻辑期末备考题集(全新整理汇总)50080_第3页
东北师范大学数字电路与数字逻辑期末备考题集(全新整理汇总)50080_第4页
东北师范大学数字电路与数字逻辑期末备考题集(全新整理汇总)50080_第5页
已阅读5页,还剩30页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

经典word整理文档,仅参考,双击此处可删除页眉页脚。本资料属于网络整理,如有侵权,请联系删除,谢谢!1248(2)电路具有两个稳定状态,在无外来触发信号作用时,电路将()。与非门电路结构由输入级、倒相级、()三部分组成。1中的内容,当电源断掉后又接通,存储器中的内容()0(11)计数器是用来累计()的逻辑部件。2(14)逻辑表达式通过逻辑变量、常量、()来描述逻辑函数的因果关系(15)时序逻辑电路的特点是()(16)描述小规模时序逻辑电路的有效的方法是()转换器再配以相应的程序,可以产生锯齿波,该锯齿波的()10DAC,其输出电平的级数为()431—5,最多不超过()。6789F()。(24)逻辑代数的化简法主要有两种——公式化简法和()化简法。图4转换为二进制数是:()(27)寄存器是用来暂存数据的()部件。(28)在外加触发信号有效时,电路可以触发翻转,实现()。置0置1置01(29)以下四种转换器,()是转换为二进制数是:()(31)与非门至少一个输入端接低电平时,输出电压的值称为输出()电平。低高548高低(35)在数字电路中,用来存放二进制数据或代码的电路称为().(36)单稳态触发器和施密特触发器不能自动地产生矩形脉冲,但却()把其他位移位寄存器,串行输入时经()个脉冲后,8中12486A、B、CFA、B、Cf定时器不可以组成()JK图(41)同步时序电路和异步时序电路比较,其差异在于后者()。翻转除了考虑其驱动方程外,还必须考虑其()是否出现。7(45)双稳态触发器可以作为()存储单元使用。转换为十进制数是:()通用逻辑块(GLB)总体布线池(GRP)输出布线池(ORP)码计数器至少需要()个触发器345(50)逻辑代数由逻辑变量集、逻辑常量及其()构成.8和1称为逻辑常量,它表示()的逻辑状态。码转换为十进制数是:()(55)触发器的次态不仅与输入信号状态有关,而且与()有关。ROM9(58)为了记忆电路的状态,时序电路必须包含有()。转换为二进制数是:()1234n个,则组合有()种输入组合。n2的n10D/AD/A1K*88(66)时序逻辑电路必不可少的部分是()4K*8的256*4的RAM248定时器的输出状态有()0和l状态11n这些乘积项应包含逻辑式中所有的最小项(应复盖卡诺图中所有的S和R(6)分析组合电路的目的是确定已知电路的逻辑功能,其步骤大致是:()。12ISPExpert用((10)具有透明特性的有()。DDRSRS与3000I/OPCI/O131、0高低门门完成对电路的()。1401240010MOSRAMMOSRAM低15D(26)寄存器按照功能不同,可分为以下哪两类()(28)逻辑代数由()构成。(29)在数字电路中,存在哪几种类型的电路()216(34)单稳态触发器具有()功能ADC()17说法正确的是()(41)下列哪些属于时序逻辑电路()ADEM实体(Entity)18配置(Configuration)程序包(Package)库(Library)加与或非0。采用了逻辑单元阵列,内部包括()部分19TD20CMOS(58)按照逻辑功能的不同特点,通常将时钟控制的触发器分为()等几种类型。RSJKTDTS门(三态电路)的三种可能的输出状态是()。TTL21RS置0置1通用逻辑块(GLB)总体布线池(GRP)输出布线池(ORP)时钟分配网络(CDN)(64)同步时序逻辑电路的输入信号可以是(GALI/O块RAM块22(71)时序逻辑电路按照其触发器是否有统一的时钟控制分为()型型23定时器由哪几部分组成()R-SGALPLDPLDY=A+4选135101536E。TTLRS触发器,当R=S=0定2410。Q^(n+1)=D,而与无关,所以,DN只0型25N(30)与八进制数(47.3)8等值的数为(100111.011)2。1556。。26。RS=0R=S=1PLDY=A+A=BCY=+=27(56)执行下列逻辑或运算:01010100V11010111。RAMRAM与3000在全局时钟结构、I/O中的信息,当电源断掉后又接通,则原存的信息不会改变ADC19.4。28(66)占空比的公式为:q=tw/T,则周期TqROMRAMRAM中29CPA+BA+A+BFF5674RAMROM193301。30n(94)动态随机存取存储器需要不断地刷新,以防止电容上存储的信息丢失(98)A+BC=(A+B)(A+C)。NN。Qn+1=D,而与无关,所以,Dn触发器,边沿31用(112)八进制数(18)8比十进制数(18)10。常用语句分并行(Concurrent)语句和顺序(Sequential)语句两种是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,321(123)实体(Entity)类似于原理图中的符号(Symbol),可以进行功能仿真(FunctionalSimulation),但不可以DACFPGA(129)通用阵列逻辑(GAL)器件是一种可用电擦除

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论