实验08计数译码显示_第1页
实验08计数译码显示_第2页
实验08计数译码显示_第3页
实验08计数译码显示_第4页
实验08计数译码显示_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计数译码显示电路一、实验目的掌握40161的逻辑功能及使用方法。掌握CD4511译码显示电路的构成及使用方法。进一步熟悉计数器输出波形的测试方法。掌握计数、译码、显示电路的设计方法。40161是一个4位二进制同步加计数器表5.18.4CC40161功能表1、同步计数器40161的逻辑功能清零使能数据输入置数进位置数ET=CTT&ETPCO=Q3Q2Q1Q0ETCP操作状态0xxx清除10x预置110保持111计数二、实验原理40161的时序波形图2.构成任意进制计数器的方法利用同步预置清零利用异步清零优点:清零可靠输出没有毛刺构成多位计数器的级联方法串行进位(异步)优点:简单;缺点:速度较慢六十进制计数器构成多位计数器的级联方法六十进制计数器并行进位(同步)优点:速度较快;缺点:较复杂CD4511BC—BCD-to-7SegmentLatch/Decoder/Driver

TopViewSegmentIdentificationDisplay灯测试灭灯锁存与74LS48管脚基本兼容A3A0A1A23.七段显示译码器CD4511BCTruthTable*DependsupontheBCDcodeappliedduringthe0to1transitionofLE.X=Don’tCareLightEmittingDiode(LED)Readout共阴七段显示器译码显示电路公共限流电阻三、实验内容和要求内容1组装十进制计数器,输入CP=1kHz正方波,观测并记录十进制计数器输出Q0、Q1、Q2、Q3以及CP的波形,比较它们的时序关系。注意观测波形的方法。画出计数器的输出波形。内容2设计并组装六十进制计数译码显示电路。验收——演示功能CD40161MC1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论