集成电路版图设计基础第2章:基本IC单元版图设计_第1页
集成电路版图设计基础第2章:基本IC单元版图设计_第2页
集成电路版图设计基础第2章:基本IC单元版图设计_第3页
集成电路版图设计基础第2章:基本IC单元版图设计_第4页
集成电路版图设计基础第2章:基本IC单元版图设计_第5页
已阅读5页,还剩40页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

集成电路版图设计基础

basicsofIClayoutdesigninstructor:Wangxiaoleie-mail:wangxiaolei@schoolofphye1basicsoficlayoutdesign第二章基本IC单元版图设计基本IC单元版图电阻电容电感二极管

CMOS版图双极晶体管schoolofphye2basicsoficlayoutdesign电阻材料:常用的电阻材料是多晶硅。较厚的多晶硅薄层有较低的电阻值(有较多的空间让电流流过,传导电流的能力较强),较薄的多晶硅薄层有较大的电阻值。其他因素,如材料的类型、长度、宽度等也将改变电阻值。对于一个给定的集成电路工艺,可以认为薄膜厚度是常数,它是我们不能改变的参数之一。对于一个给定的材料,我们能够改变的只有长度和宽度。基本IC单元版图设计

–电阻WLH(厚度)I=电流schoolofphye3basicsoficlayoutdesign方块/薄层电阻:每方欧姆是IC中电阻的基本单位。每方欧姆数值也被称为材料的薄层电阻。材料可以是poly,也可以是金属,或者任何其他采用的材料。可以根据任意矩形计算方数。“方数=L/W”方数并不一定是整数,可以含有小数,如4.28方。例如,设材料是“80x10”大小(任何可能单位),则80/10=8方。基本IC单元版图设计

–电阻123456788010电流schoolofphye4basicsoficlayoutdesign方块/薄层电阻:-设计/工艺/规则手册:薄层电阻(率)ρ-对于薄层电阻,同一种材料层,不同制造商的数值会有所不同,其中一个可能的原因是厚度的不同。-用“四探针测试”法探测每方欧姆数值(R=V/I)。-ic中典型的电阻值:poly栅:2~3欧姆/方metal层:20~100m欧姆/方diffusion:2~200欧姆/方-工艺中的任何材料都可以做电阻。常用的材料有poly和diffusion。常用电阻器阻值范围:10~50欧姆100~2k欧姆2k~100k欧姆-电阻值计算公式:R=(L/W)*ρ基本IC单元版图设计

–电阻schoolofphye5basicsoficlayoutdesign多晶硅电阻公式:基本电阻器版图-以硅片作为衬底材料,在衬底上淀积一层多晶硅,再在多晶硅层上覆盖一层氧化层,形成隔离的绝缘层,然后在氧化层上刻蚀出用于连接的接触孔。一般接触孔位于多晶硅的两头。体区电阻公式:rb=(Lb/Wb)*ρb

基本IC单元版图设计

–电阻LWtopviewcrosssectionalviewsubstratepolyoxidemetalcontactschoolofphye6basicsoficlayoutdesign多晶硅电阻公式:考虑接触电阻rc

-由于有接触电阻的存在,所以R=rb+2rc

(rc为两个接触端的接触电阻)-接触区被认为是有固定长度的。如果接触区的宽度增大,接触电阻将变小;如果接触区的宽度减小,接触电阻将变大。-总接触电阻Rcontact=rc=Rc/Wc=Ω*um/um(Rc是由接触所决定的电阻因子,单位“Ω*um”;Wc为接触区宽度)-接触区的宽度可能并不一定和电阻器的宽度相同,它取决于工艺的设计规则,可能会要求接触区宽度必须小于电阻器宽度。基本IC单元版图设计

–电阻1002003001020304050W/umR□/Ω1002003001020304050W/umR□/Ωideally,R□/Ω=constantactually,R□/Ωincreasesas“W”decreasesschoolofphye7basicsoficlayoutdesign多晶硅电阻公式:改变体材料-原因:poly栅电阻大约只有2~3欧姆/方,有时我们要求电阻的范围更大一些。改变体材料能够有效提高电阻率,有助于得到较高的、更有用的电阻率。-改变电阻率的方法:可以淀积另一层具有不同电阻特性的多晶硅。可以通过改变已淀积在芯片上的多晶硅材料层的结构来改变电阻率。-具体制作方法:在所用的多晶硅材料的中部开一个窗口,并注入另外的杂质材料,阻碍电子的流动,来提高电阻率。另一种方法是将中间的多晶硅刻蚀掉一部分使其变薄。这些被改变的材料块为电阻的“体”。通常会有一个设计规则用以说明体区边界与接触区的最小距离,这个间隔上原始的多晶硅被称为电阻器的“头”。总电阻:R=rb+2rh+2rc=

(Lb/Wb)*ρb+2(Lh/Wh)*ρh+2

Rc/Wc

基本IC单元版图设计

–电阻schoolofphye8basicsoficlayoutdesign多晶硅电阻公式:改变体材料

基本IC单元版图设计

–电阻topviewcrosssectionalviewsubstratepolyoxidemetalcontactbodyheadschoolofphye9basicsoficlayoutdesign实际电阻分析:-在CAD画图中做出来的电阻器经常是明显地小于或者大于你所画的,被称为δ项,需要在公式里对该项进行补偿。-接触区误差:接触孔刻蚀的时候,得到的实际接触孔尺寸和宽度产生了误差,我们称之为宽度的δ(也称为公差、误差、变化量、尺寸变化、溢出或者变化)。δ可正可负,即过加工或者欠加工。宽度、长度变化分别用δW和δL表示。如假设W是4um,而δW是0.06um,这表明实际的宽度最大是4.06um,最小是3.94um,大小取决于δ表示的是过加工还是欠加工。-“体区误差”和“头区误差”同样也需考虑。电阻公式改写为:R=[(Lb+δLb)/(Wb+δWb)]ρb+2[(Lh+δLh)/(Wh+δWh)]ρh+2

[Rc/(Wc+δWc)]基本IC单元版图设计

–电阻schoolofphye10basicsoficlayoutdesign实际电阻分析:扩展电阻

基本IC单元版图设计

–电阻smallspreadregionbigspreadregionuncertainregionuncertainregionschoolofphye11basicsoficlayoutdesign实际电阻分析:扩展电阻-当电子离开接触区后,电子传播的实际路径是逐渐展开的,直到它们最终达到整个多晶硅宽度。所表现出的电阻称之为“扩展电阻”。-扩展电阻和许多因素有关。如果采用的是宽接触区和宽电阻条结构,这种影响可以忽略。但如果一个电阻的接触区设计的较小且非常靠近,以至于电子没有足够的时间展开到多晶硅全部宽度方向,电流分布的宽度小于多晶硅的设计宽度,此时需考虑因扩展而带来的误差。-有些制造商允许金属与接触延伸到多晶硅之外,这消除了展开区的问题。能否这样设计取决于工艺技术。-对于接触电阻和扩展电阻项精确而详细的计算随制造商的不同而变,并且这属于商业秘密。有多种技术和公式用于ic制造去确定扩展电阻项,这些技术和公式的大部分是不公开的。-总电阻方程:R=rb+2rh+2rc+2rs

(“rs”是来自于扩展区的电阻,扩展因子,见工艺手册。)(也有将接触电阻和扩散电阻组合在一起以一个单独项表示的)基本IC单元版图设计

–电阻schoolofphye12basicsoficlayoutdesign实际的最小电阻尺寸:-制造商可以很好地控制中部区域(体区)的材料,但对外部的区域,如头区或接触区的控制不太理想。-因为某些δ项可能会比较大,如0.1um,因此应保持最小体区长度为10um,这将使你的误差下降到百分之一。如果需要一个相当精确的电阻,则要确保体区长度为10um或更长,以使δ的影响最小化。-“确保体区长度至少达到10um,宽度5um。”则电阻器的最小宽度也应为5um。基本IC单元版图设计

–电阻schoolofphye13basicsoficlayoutdesign特殊要求的电阻:-通常情况下,在CMOS工艺中只有一些低电阻率的材料。-通常,体区材料的最小宽度比接触区材料的最小宽度小。=〉“狗骨”-采用折弯结构的“折弯型电阻器”可以减小占用空间大小。-计算方块数的经验法则:

直线区按方块数计算,而每个拐角仅按半方计算。-一般来说,2k欧姆的电阻比较容易设计。-小电阻-高精度:可以利用大块的金属。金属将满足低电阻的要求,大尺寸则将使δ项的影响最小化,有助于提高精度。基本IC单元版图设计

–电阻高阻值电阻的狗骨结构12543方块数=5+2个拐角=6方schoolofphye14basicsoficlayoutdesign设计的重要依据:电流密度-对于选择电阻的宽度,电流密度是重要的。如果需要通过电阻大量的电流,你会使用一个大的、粗的线。-电流密度是材料中能够可靠流过的电流量。工艺手册中有关于某些特定材料电流密度的介绍,工艺中任何能够被用于传导电流的材料都有一个对应的电流密度,制造商的这些数据是根据薄层厚度来确定的。典型的电流密度大约是“每微米宽度0.5mA”。和宽度有关是因为设计得越宽,能够通过的电流越多。-有时,在工艺手册中会告知“熔断电流”大小,就是在一定的时间内毁坏电阻所需的电流大小。Imax=D*WImax:最大允许可靠流过的电流mAD:材料的电流密度mA/umW:材料的宽度um基本IC单元版图设计

–电阻schoolofphye15basicsoficlayoutdesign基本材料的复用:

-pmos/nmos晶体管去掉栅,就可以得到一些我们想要的电阻,这些电阻被称为“扩散电阻”。对于扩散电阻器版图设计特别需要注意的是作为偏置连接的第三个电极(衬底连接到最正/负的电源)。-扩散电阻和多晶硅电阻比较:扩散电阻:在衬底上进行扩散制得。边界不清晰,在加工中扩散区的扩散使它们不太容易控制。多晶硅电阻:栅也是由多晶硅制造的,所以多晶硅是存在的材料,多晶硅层沉积在表面,可以精确地控制厚/长/宽度。-“双层多晶硅工艺”:一层多晶硅作栅,一层作电阻。基本IC单元版图设计

–电阻多晶硅电阻扩散电阻低的功率耗散高的功率耗散寄生小寄生较大易于工艺控制工艺控制较难典型薄层电阻率小薄层电阻率可大可小两电极器件三电极器件schoolofphye16basicsoficlayoutdesign电容概述:-电容器是一种能够储存一定量电荷,即一定数目电子的器件。电容器

存储电荷的能力称为电容。-随着电压频率的增加,通过电容器的电流AC电流会不断增加。-可以将电容器认为是一个对频率敏感的电阻。如果电容足够大,当某个频率的电压通过时,电路中仿佛根本不存在这个电容器,此时它更像一个阻值很小的电阻。“电容器是对频率敏感的电阻。”-电容器的两种阻断情况:完全阻断dc和仅允许通过某种频率的AC信号。被称为“隔直电容器”或“耦合电容器”。-电容器有助于减少噪声,旁路的电容器会将所有的高频噪声分流。这种电容器称之为“去耦电容器”。基本IC单元版图设计

–电容schoolofphye17basicsoficlayoutdesign电容值:-在集成电路中,电介质的厚度由所采用的制备工艺所限定。因此,单位面积的电容值是一个常数C1,C1由电介质的厚度和介电常数决定。-与电阻一样,制备得到的实际电容器尺寸可能会比设计值偏大或者偏小,称之为δ,计算长度,宽度以及面积时应该考虑。-表面/平面电容Carea:即为平行板电容-边缘电容Cperiphery:单位边缘电容常数乘以电容器的总周长-总电容:Ctotal=Carea+Cperiphery

=L*W*C1+(2L+2W)C2基本IC单元版图设计

–电容bottomtopCareaCperipheryareacapacitanceandperipherycapacitanceschoolofphye18basicsoficlayoutdesignN阱电容器:-N阱与多晶硅覆盖部分的面积即为电容器的面积。由于N阱存在电阻,因此N阱电容器的下极板明显存在着串联电阻。可通过在上极板的两边或四边都放置接触孔的方法来降低串联电阻。

扩散电容器:-上极板使用一大块多晶硅栅,下极板使用N阱,栅下面的二氧化硅作为电介质,用n+作为下极板N阱的接触区,因为上极板是一大块栅,所以采用马蹄形的多个金属接触孔。称之为“扩散电容器”。基本IC单元版图设计

–电容NwellN+gateNwellcapacitorgateM1diffusioncapacitorschoolofphye19basicsoficlayoutdesign金属电容器:-大多数用于信号传输的电容器都由金属制备而成。这样就消除了寄生pn结,从而消除了寄生二极管的固有电容,同样,对电压的依赖性也消除了。-由于上下层金属间隔较远,所以为了得到与扩散电容器相同的电容值,需要制备的金属极板面积将大大增加。所以相同容值的金属-金属电容器比扩散电容器占用的面积多得多。然而,为了得到一个性能优越的信号传输电容,必须承受这种牺牲。-为了减少所占面积,可以采用“叠层金属电容器”:多层金属平板垂直地堆叠在一起,将奇数层和偶数层的金属分别连在一起,形成两个梳状结构的交叉,通过正确交叉连接金属,可以在单位芯片面积上获得更大电容。-可以采用具有较高介电常数且易于用CVD方法制备的材料“氮化硅”来用作金属-金属之间的电介质。不过需要额外的掩模板和工艺步骤。基本IC单元版图设计

–电容schoolofphye20basicsoficlayoutdesign基本IC单元版图设计

–电容M1M2M3M4叠层金属电容器M1M2氮化物介质电容器介质(氮化物)schoolofphye21basicsoficlayoutdesign基本电感:-“右手定则”,又称“Hitchhiker定律”。-如果导线上有电流,那么它产生的磁场会使附近导线产生电流,即第二根导线会感应出电流,这称为“电感”。-磁场不仅会与周围的ic器件相互作用,而且对导线本身的电流产生影响,这种现象称为“自感”。-稳定的直流电流会产生静止的磁场。静止的磁场对其他导体虽然有影响,但不会在这些导体中产生电流。-电容上电压频率增加时,其传导电流的能力加强,电感的特性与之不同。电感上电压频率增加时,变化的磁场会感应出电压与电流,并与原来的电压电流方向相反,这样原来的电压电流就会被抵消掉一部分。频率越高,此效应越严重,流过电感的电流就越小。

“电容对高频来说是通路,电感阻碍高频信号通过。”-

电感主要用于高频电路中,或作为匹配电路,或作为射频扼流圈。也可用电感制作片上变压器。基本IC单元版图设计

–电感schoolofphye22basicsoficlayoutdesign螺旋电感:-螺旋电感,字面上是将导线绕成螺旋形状。-螺旋电感不仅节省空间,还有另一好处,就是螺旋线每一圈形成的磁场会与其他圈产生的磁场相互作用,使总的电感比相同长度的导线产生的电感量大,称为互感。-螺旋电感金属层性质对器件性能有严重影响。电感的金属层很薄,就会有寄生电阻,金属的电阻特性会影响电感的Q值。电感品质因子:-寄生电阻、电容会对电感性能有不利的影响。低频和高频时,串联电阻和电容分别会使电感偏离理想的频率响应。

Q值为40的电感性能较优-寄生效应很小;Q值为5的电感性能较劣-寄生效应很大。-提高Q值:1)减少螺旋线的串联电阻。厚的、电阻率低的金属制作螺旋电感。2)宽的金属线也可以提高Q值,但寄生电容增加。3)在螺旋线圈下面加入一些结构减少电容。基本IC单元版图设计

–电感schoolofphye23basicsoficlayoutdesign基本IC单元版图设计

–电感螺旋电感M1M2schoolofphye24basicsoficlayoutdesign叠层电感:从一层金属电感的中心连到另一层金属电感上。最好使用螺旋电感,而非叠层电感。临近效应:-要保证所有的导线都远离电感。因为靠近电感的导线会影响电感量。

“导线距离电感的最小距离是5倍的电感线宽。”-电感存在于ic的任何地方,每根导线自身都存在着电感,但最重要的是要考虑电源线。-高频版图要平滑。基本IC单元版图设计

–电感schoolofphye25basicsoficlayoutdesign二极管:-在cmos工艺中,二极管对提供参考电压、温度补偿以及温度测量等都非常有用。如放大器和反馈回路中的二极管可以构成对数放大器。-由双极型晶体管构造二极管时,可以将基极和集电极短路。作为一种选择可以将bipolar的埋层、集电极及其接触层省略掉。但是为了确保更好的匹配性,一般会将集电极保留下来,并与基极短接。-变容二极管的应用:变容二极管在构造压控振荡器时非常有用。利用其电容可变的特性,可以和芯片上的电感一起共同形成串联或并联的谐振电路。这样,如果用一个外部的调谐电压来改变二极管的电容,就可以改变电路的谐振频率。基本IC单元版图设计

–二极管EBCCbipolar-〉diodeschoolofphye26basicsoficlayoutdesignESD保护:-ESD保护,即“ElectroStaticDischarge”静电释放保护,是利用二极管的反向击穿特性(因为静电都是很高的,如上千伏特电压)。-diode的反向击穿电压大约12伏左右。所以当使用静电保护的diode时,下一级的最大电压也被钳位在12v。-优秀的ESD二极管版图都和能量流有关。-为了尽可能多地泄放流入或流出diode的能量,将其画成环形结构。基本IC单元版图设计

–二极管PN环形结构PN结二极管schoolofphye27basicsoficlayoutdesignESD保护:在p衬底上做n参杂形成“衬底二极管”的结构被普遍用于ESD保护。在n阱中制作的diode被称为“阱二极管”。阱二极管的典型应用是形成从输入到正电源的保护电路。衬底二极管的典型应用是形成从输入到负电源的保护电路。某些bipolar的研究者,对于到正负电源的通路都使用阱二极管。衬底二极管的版图是p围绕着n,而阱二极管的版图是n围绕着p。基本IC单元版图设计

–二极管PN衬底二极管NP阱二极管schoolofphye28basicsoficlayoutdesignESD保护:-每个输入和输出的引脚都需要ESD保护。每个引脚都放置ESD二极管也有一个缺陷,ESD二极管可能毁掉一块芯片的优良性能。假如一个很敏感的输入引脚和一些噪声很大的输出引脚,ESD二极管将通过衬底和ESD二极管的电容将输出连接到输入。因此,在高频电路中,任何应用ESD二极管将是一个很大的问题。-随着电路频率的增加,从阱到衬底的电容几乎将所有的输入输出相互连接起来,这样,在一些高频电路中,人们可能故意不放ESD二极管,但在大规模的cmos微处理器中,ESD保护是一个需要重点关注的问题。基本IC单元版图设计

–二极管schoolofphye29basicsoficlayoutdesign圆形版图:

因高压集中到一点时会像突然爆发的尖峰,若使用正方形版图设计ESD二极管,那些电荷集中的拐角就存在电压剧增的危险。可使用圆形的版图防止高电压和电流破坏二极管。梳状版图:在ESD二极管和变容二极管中,还常看到使用梳状结构的版图。基本IC单元版图设计

–二极管NP圆形ESD二极管版图PPPPNNN梳状ESD二极管版图schoolofphye30basicsoficlayoutdesign器件尺寸设计:SPICE-SPICE:SimulationProgramforICsEmphasis利用SPICE去确定器件尺寸。基本IC单元版图设计

–CMOSlayoutmathematicalmodelschematicSPECSSPICEdevicesizeschoolofphye31basicsoficlayoutdesign器件尺寸设计:大尺寸器件的设计-对于FET工作而言,有氧化层绝缘是好的,也是必需的,但它引入的电容却是不好的。-对于细长的晶体管,不仅存在电容,细长的栅还会引入电阻。“细长的晶体管存在问题。”-我们将理想化的晶体管连接在栅电阻的末端,栅电容则连接在栅极和衬底之间。基本IC单元版图设计

–CMOSlayoutSDGonoffonoffinputsignalofGinputsignalofAAschoolofphye32basicsoficlayoutdesign器件尺寸设计:大尺寸器件的设计-寄生栅电阻可减慢寄生电容的充放电速度,即存在一个RC时间常数。-晶体管的长度,即沟道长度,决定了晶体管开关的速度,因此,栅的长度是不允许改变的,同时,也必须维持相同的有效栅宽。-由于栅长和有效栅宽是不能改变的,也即栅面积,栅寄生电容不能改变,所以只有改变寄生电阻来改变RC时间常数,寄生电阻的改变可以通过并联n个1/n宽的晶体管来使得寄生电阻减少为原来的(1/n)2。-版图要尽量使用"源漏区共用"技术.基本IC单元版图设计

–CMOSlayoutSDGIIIIIIIVbigsizeMOSsplitintofourpartssimplemodeschoolofphye33basicsoficlayoutdesign器件连接技术:-poly能够作为引线使用。但是poly的电阻远大于金属,建议仅对非常短的距离采用poly连线。-如果希望节省更多的面积,可以没有必要将源漏区的接触孔沿着整个沟道宽度方向都开出,此时可以将连线跨越器件而节省面积。多开接触孔的目的是为了减小器件的接触电阻,如果舍弃太多的接触孔,接触电阻可能会高于你的允许值。-可以用金属线将分开的poly栅条连接起来,这种连接方法最可靠。-源漏共用、器件分裂和减少寄生是贯穿CMOS版图设计的基本技术。基本IC单元版图设计

–CMOSlayoutschoolofphye34basicsoficlayoutdesign紧凑型版图:

“尽量将器件设计成矩形。”为何将p型器件全放在一个共用的n阱里?因为:1)设计规则规定n阱之间的间距远大于晶体管之间的间距。2)共用n阱技术可以减小电路面积。同样,n型器件也被放置在共用的区域,或是p阱,或是p型衬底。棒状图:-通常棒状图中,将p型器件放置在顶部,n型器件放置在底部。以“x”表示器件接触点连接的位置。一两条平行的竖线表示扩散区断开点的位置。-混合棒状图:是指采用扩散区的矩形代替棒图,它给以更多器件的感觉,更接近于真实版图。基本IC单元版图设计

–CMOSlayoutschoolofphye35basicsoficlayoutdesign基本IC单元版图设计

–CMOSlayoutPNAABBCCV+V+V-V-棒状图schoolofphye36basicsoficlayoutdesign阱连接、衬底连接:-为了阻止衬底和阱之间的寄生二极管因正向导通而出现闩锁效应,将n阱接最正的电源,p衬底接最负的电源。这种连接称为“阱连接”和“衬底连接”。-pmos器件的两边各有一个“阱连接区”(阱接触区),是n阱内部的N+参杂区,N+参杂区降低了接触电阻。衬底连接位于n阱外右侧。-“尽可能多地设置“阱连接区”和“衬底连接区”,只要有空间,越多越好,在CMOS版图中,经常看到“阱连接区”完全覆盖阱的情况。基本IC单元版图设计

–CMOSlayoutXXXXXXXXXXXXNwellwellcontactregionXXXsubstratecontactregionV-V+schoolofphye37basicsoficlayoutdesign阱连接、衬底连接:-对于衬底连接和阱连接有一些规则,这些规则说明每隔多大距离必须设置一个阱连接区,阱连接区距离晶体管应该有多近。有些规则还说明衬底/阱连接的频度时多少。如“每50um至少有一个阱连接点”。-在做任何布线之前先设置阱连接和布线连接。-在细长阱的情况下,阱连接可能只能位于细长阱的边界之处,如阱的左右两侧,这时,某些中心的晶体管因距阱连接区太远,此处与衬底的pn结是危险的,可能出问题。因n阱参杂区是有电阻的,该电阻产生压降并有可能导致pn二极管导通。可供选择的方法是增加器件顶部尺寸并在那里放上阱连接区。或者采用围绕着阱的环状阱连接结构。基本IC单元版图设计

–CMOSlayoutschoolofphye38basicsoficlayoutdesign天线效应:-cmos晶体管的栅非常脆弱并容易损坏。-天线效应,是指多晶硅在采用反应离子刻蚀RIE的过程中,由于RIE反应室多达2000多伏的高压而在多晶硅栅上积累电荷,如果多晶硅栅面积较大,电荷积累较多,则产生相应的电压,而使栅氧化层被损坏并导致晶体管失效。-可以将栅条分成一些较小的块,减少每个小块上产生的电压,而不至于损坏器件。因此,相比于用多晶硅连接所有的栅,采用金属将分开的栅连接起来将是更安全,更有效可靠的方法。-另一个工艺问题是,采用RIE刻蚀的第一层金属,也会产生电压,而传到与之连接的晶体管栅上,产生天线效应一样的效果。可在衬底上制作一个小二极管并与晶体管栅金属相连,而限制所产生的电压幅度。称为“栅钳位二极管”或者“NAC(NetAreaCheck)二极管”。-并不是所有的栅都需要NAC二极管保护,如果一个栅用金属连接到另一个器件的源漏区,则那个器件源漏对衬底的二极管起到钳位作用。基本IC单元版图设计

–CMOSlayoutschoolofphye39basicsoficlayoutdesign工作原理:-cmos晶体管中的固有栅电容降低了器件的工作速度,然而,在bipolar中,开关区域可以做得很小,从而降低电容。-bipolar用小尺寸解决了电容问题,具有更小的RC时间常数,因此,它们比CMOS晶体管的工作速度快很多。-双极:晶体管工作时,同时利用电子和空穴两种载流子,好像存在两

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论