(完整版)数字电路期末复习含答案_第1页
(完整版)数字电路期末复习含答案_第2页
(完整版)数字电路期末复习含答案_第3页
(完整版)数字电路期末复习含答案_第4页
(完整版)数字电路期末复习含答案_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字集成电路一、填空题.“全1出0,有0出1”描述的逻辑关系是与非逻辑。TOC\o"1-5"\h\z.ABC101时,函数YABBC之值为Y 1 。.逻辑函数的表示方法有真值表、逻辑表达式、逻辑图、波形图、卡诺图五种。.ABAB,ABAB,AABA+B,ABABA。.常用的集庇西逻辑电路有 编码器、译码器、数据选择器 等。.编码器的功能是将输入信号转化为 二进制代码输出 。.对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态,而且还取决于电路原来的状态。所以时序电路具有记忆性。.计数器的主要用途是对脉冲进行 计数,也可以用作分频和定时等。.用n个触发器构成的二进制计数器计数容量最多可为 2n-1。.寄存器可分成数码寄存器和移位 寄存器。.寄存器主要用来暂时存放 数码或信息 .是一种常用的时序逻辑部件。.一个触发器可以构成 1位二进制计数器,它有2种工作状态,若需要表示n位二进制数,则需要 n个触发器。.在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。.施密特触发器具有回差现象,又称滞回特性。.单稳态触发器最重要的参数为 脉冲宽度;多谐振荡器最重要参数为振荡周期。.常见的脉冲产生电路有多谐振荡器,常见的脉冲整形电路有 单稳态触发器、施密特触发器。.施密特触发器有两个稳态,单稳态触发器有 一个稳态,多谐振荡器有2个稳态。.单稳态触发器输出脉冲宽度由 定时元件参数决定;而施密特触发器输出脉冲宽度由输入信号决定。.施密特触发器的主要用途有 波形变换、整形、脉冲幅度鉴别、构成多谐振荡器等。二、选择题.YABCAcBC,当AC1时,D。A.YBB.YBC.Y0D.Y1.要组成六进制计数器,至少应有 A个触发器。A.3个B.4个C.5个D.6个.寄存器由 C组成。A.门电路B.触发器C.触发器和具有控制作用的门电路.多谐振荡器可产生B。A.正弦波B. 矩形脉冲 C.三角波D.锯齿波.石英晶体多谐振荡器的突出优点是 C。A.速度高B.电路简单C. 振荡频率稳定 D.输出波形边沿陡峭.单稳态触发器不能 D。A.定时B.延时C.整形D.计数

TOC\o"1-5"\h\z.属于无稳态电路的是 A。A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.基本RS触发器.有两个触发电平的电路是 C。A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.简单电压比较器三、判断题(正确的打,,错误的打X).广义地说,凡不连续的非正弦电压、电流都可以称为脉冲信号。 (,).如果ABAC,则BC。(X ).构成计数器电路的器件必须具有记忆功能。 (,).寄存器存储输入二进制数码或信息时,是按寄存指令要求进行的。 (V).8421码十进制加法计数器处于 1001状态时,应准备向高位发进位信号。 (,).驱动共阴极LED显示器的译码器输出为高电平有效;而驱动共阳极 LED显示器的译码器输出为低电平有效。(V).二进制译码器和二-十进制译码器,对应于一个输入代码,只有唯一一个输出端输出有效电平。(,)TOC\o"1-5"\h\z.计数器在计数过程中触发器翻转次序, 把计数器分为同步计数器和异步计数器。 (,).施密特触发器有两个稳态。(V).优先编码器在同一时刻允许输入多个请求编码信号, 并对所有请求信号编码。(X).待编码信号数为m个,输出代码位数为n位,它们的关系一定要满足m2n0(x).能将输入信号转变为二进制代码的电路称为译码器。 (x).数据选择器是一个单输入、多输出的组合逻辑电路。 (x)四、综合题1.现有三个车间,每个车间各需10kW电力,这三个车间由两台发电机组供电, 一台功率为10kW另一台功率为20kW三个车间经常不同时工作。试用与非门和异或门设计一个逻辑电路,能够根据各车间的工作情况,以最节约电能的方式自动完成配电任务。解:(1)输入解:(1)输入输出ABCY1Y20000000110010100110110010101011100111111(2)Y1Y1ABCABCABCABCS§|a(BC)A(BC)^H^ssssab於C§§ii§§§iii^Y2ABCABCABCABCS§?SaBACBCim^l^SSSSABACBC(3)

(3)2.用集成译码器74LS138和4输入与非门实现表2所示真值表的逻辑功能。先写出逻辑表达式,再画出逻辑电路图。输入输出ABCS1S0000000110010100110110010101011100111111表2组合逻辑电路设计题3a值表SABCABCABCABCS2ABCABCABCABC(1) ————', 丫1丫2丫4丫7Y3Y5Y6%(2)SiS2+5VABC(2)SiS2+5VABC3.分别用8选1数据选才I器和4选1数据选择器实现逻辑函数YACBC,画出逻辑图。解:(1)91011A2解:(1)91011A2A1AoY74LS151ST7DoD1D2D3D4D5D6D741312]1151413112YACBC部|||aBCABCABCS§sgm3mbm7(2)YACBC|||aBCABCABCSSSSAB0ABCABSCABC二A一B-0一-4选1E1MUXAoDoDiD2D34.设计一个电路实现图3所示的逻辑功能。要求:(1)列出真值表,(2)写出函数表达式,(3)用4选1数据选择器实现电路。解:(1)AB输入输出ABY000011101110图3组合逻辑电路设计题5用图(3)AB—4选1A^EMUXA1BA0 y0-D01—D11-D20-D35.试分析图4所示电路的逻辑功能。ABC图4电路分析题1用图解:(1) (2)YABACBCABACBC(3)三人表决器电路输入输出ABCY000000100100011110001011110111116.试分析图5所示电路的逻辑功能。AB1>1>1图5电路分析题2用图解:(1)(2)YABAB(AB)(AB)ABAB(3)二变量同或电路输入输出ABY0010101001117.二-十进制译码器74LS42按图7连接。请列出电路的真值表,说明电路的逻辑功能。地址码输入解:由真值表可知,电路实现3线-8线译码器的逻辑功能。使能输入A使能端输入输出A3A2A1A0Y0~1Y2Y3Y4Y5Y6Y7000011111110011011111101011011111译01111101111码010011110111101111110111101111110111111111110000001禁010止1011全部为1译I100码101110111图7电路分析题4用图⑵图8电路分析题5用图7所示。请用74LS161组成五进制计数器。⑵图8电路分析题5用图7所示。请用74LS161组成五进制计数器。11异步清零

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论