下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
【Word版本下载可任意编辑】数字信号处理器DSP芯片实现图像采集处理系统的设计随着人们对实时信号处理要求的不断提高和大规模集成电路的迅速发展,作为数字信号处理和标志的数字信号处理器DSP芯片得到了快速的发展和应用。它不但可以广泛应用于通信系统、图形/图像处理、雷达声纳、医学信号处理等实时信号处理领域。就ADI公司而言,继16-bit定点ADSP21xx和32-bit浮点ADSP21xxx系列之后,日前又推出了TIgerSHARC系列的新型器件。本文介绍使用该系列中的ADSP-TS201S芯片实现一个图像采集处理系统的设计方案。
系统总体方案
该系统可以完成图像的采集、处理和显示,从而实现目标识别与跟踪的智能信号处理。该系统是对摄像机数字,模拟两路视频数据开展采集,处理后通过PCI总线在PC机上显示出来。整个系统主要由视频信号采集模块、DSP图像处理模块、PCI接口模块三个部分组成(图1)。
图1图像采集处理系统框图
系统的各个功能模块电路设计
·视频信号采集模块
摄像机提供两路视频信号:一路模拟视频,一路数字视频。
模拟视频信号经过钳位校正、放大后,将信号送入到A/D转换器,再经FPGA锁存后将视频信号发送给DSP1;经视频同步分离电路,由LM1881分离出模拟视频的行、场同步信号,用于控制视频数据采集到DSP1,以便开展图像处理。钳位校正、视频同步电路如图2所示。模拟视频经运放输入,将中心电平调到3.3V,加到A/D输入端。A/D转换后的数据进入FPGA锁存。运放均采用ADI公司的AD8047AR,A/D转换器采用ADI公司的AD9050。AD9050为10位A/D转换器,取其高8位进入FPGA。采样时钟12MHz,与数字视频信号相同。由FPGA对48MHz时钟四分频产生。
图2模拟视频输入转换电路
摄像机的数字视频信号为14对差分信号,经FPGA将差分信号转换为单端信号,并锁存数据。每个象素14位,每帧320×240。
·DSP处理器模块
DSP处理器阵列模块主要由4片高速高性能的DSP处理芯片ADSP-TS201S组成多DSP处理器系统,ADSP-TS201S性能如下:
基本性能指标如下:
●600MHz运行速度时,内核指令周期1.67ns
●24Mbits片上DRAM,分为6个4Mbits块(128KwordsX32bits)
●片内双运算模块,每个都包含一个ALU、一个乘法器、一个移位器和一个存放器组
●双整数ALU提供数据寻址和指针操作功能
●片内提供14通道DMA、外部口、4个链路口、SDRAM控制器、可编程标志引脚、2个定时器
●片上仲裁系统可实现8个TIgerSHARCDSP的无缝连接
●内部3条互相独立的128位总线
●外部数据总线64位,地址总线32位
●每秒48亿次40位宽的MAC运算或每秒12亿次80位宽的MAC运算;1024点复数FFT(基2)时间15.7us
●外部端口1G字节每秒;链路口(每个)1G字节每秒
DSP处理器阵列模块中DSP1是用来整理所收集到的视频信号,并开展相应的预处理后,将数据分发送到后面的DSP,开展进一步的处理。
DSP1并行口应接FPGA输出的视频数据,还要接FLASH,完成DSP加载。DSP1的IRQ0,IRQ1分别作视频输入的帧中断和行中断,接到FPGA。其连接电路如下列图3所示。
FLASH选用AMD公司的AM29LV017D,为2Mx8-Bit的存储器,可通过DSP1对FLASH编程,要保证在FLASH读写时,FPGA的数据输出总线D0~D13为高阻,反之,在数据通道运行时,也应使FLASH输出为高阻,故用BMS来选片FLASH。
图3DSP1与FPGA,FLASH连接图
DSP处理器阵列模块中DSP2和DSP3是用来实现图像处理中的主要算法。DSP2和DSP3分别用链路口与DSP1连接,接收由DSP1传送来的数据,DSP2和DSP3也分别用链路口连接DSP4,通过链路口将处理的数据传送给DSP4,开展下一步处理和数据整理。另外,DSP2和DSP3也直接采用链路口连接,实现DSP2和DSP3之间的通道,从而可以方便地将DSP2和DSP3配置成流水线或并行处理模式。
DSP处理器阵列模块中DSP4接收DSP2和DSP3发送来的数据,开展进一步处理后,将处理的数据通过数据总线发送到双端口RAM,通过PCI接口芯片PCI9054,将数据发送给PC机。该双端口RAM采用3片IDT70LV27(32Kx16-Bit),组成96Kx16-Bit方式,保证写完一帧(320×240个象素,每个象素两个字节),当DSP4写满一帧图像数据后,向PC机产生中断,请求PC机将数据读走,当PC机读取完一帧图像数据后,应提供相应的应答,允许DSP4刷新双口RAM。DSP阵列机互连电路如图1所示,DSP4与双口RAM的连接如图4所示。DSP4接3片双口RAM,与PCI9054形成接口。DSP4的FLAG0作为通过PCI9054输出的视频传输握手信号。
ADSP-TS201S阵列机采用链路口互连方式,在主要的数据传输方向设置了数据传输启动FLAG信号到接收方的IRQ产生中断,以便更好的实现时序的匹配。
DSP1引入了工作/关闭选择(FLAG1输入),数据模式(数字/模拟)选择由DATA14引脚读入,可以在一帧数据开始输入时,读入数据选择模式,此后就可以不再处理了。
图4DSP4与双口RAM接口
·PCI接口模块
PCI接口采用PLX公司的PCI9054接口芯片,32位,33MHZ数据总线。RAM1,2,3三片双口RAM(IDT70LV27)作DSP4数据输出缓存。由PCI9054读入到PC机。在双口RAM内,相当于右半边接口,PCI9054其电路连接如图5所示。PCI9054对应着PCI槽的信号,按PCI槽名称对应连接,加载EEPROM选用93CS66。将LD0~LD3引入到FPGA内,可以单次I/O写方式,输出4位状态,作主机控制。开、关机,数字视频/模拟视频选择以A16~17的译
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 河南省周口市川汇区2023-2024学年六年级下学期期末考试英语试卷
- 图示全解变压器
- 病虫害监测预警系统在葡萄种植中的应用
- 三国至隋唐的文化 课件-2024-2025学年高一上学期统编版(2019)必修中外历史纲要上
- 外国籍邮轮在自由贸易港开展多点挂靠业务管理办法(征求意见稿)
- 销售漏斗实战
- 铁路货车偏载偏重标准
- 股权结构对公司供应链可持续性的影响
- 江苏省如皋市南片区八校联考2024届中考一模数学试题含解析
- 江苏省溧水县2024年中考数学仿真试卷含解析
- 2024年统编版新教材语文小学一年级上册第一、第二单元测试题及答案(各一套)
- DL5190.5-2019电力建设施工技术规范第5部分:管道及系统
- 2024年重庆市铁路(集团)有限公司招聘笔试冲刺题(带答案解析)
- (完整word版)英语四级单词大全
- 国家审计署计算机中级培训题
- 斗轮式堆取料机电气控制系统使用及维护手册
- 熔铸厂设备安全操作规程
- 常用危化品的理化性质及危害特性
- 《初中英语小组合作学习的研究》小课题开题报告范文
- 黑龙江省高中教育技术装备暂行标准
- 重庆市部分军队退役人员信息采集登记表
评论
0/150
提交评论