半导体存储器存储芯片的扩展课件_第1页
半导体存储器存储芯片的扩展课件_第2页
半导体存储器存储芯片的扩展课件_第3页
半导体存储器存储芯片的扩展课件_第4页
半导体存储器存储芯片的扩展课件_第5页
已阅读5页,还剩29页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

微机原理与接口技术西安邮电大学计算机学院王莹微机原理与接口技术西安邮电大学计算机学院第六章

半导体存储器

存储芯片的扩展12存储器与CPU的连接本节主要内容第六章半导体存储器 存储芯片的扩展12存储器与CPU的连第六章

半导体存储器

存储器的扩展主要解决两个问题:(1)如何用容量较小、字长较短的芯片,组成微机系统所需的存储器;(2)存储器如何与CPU的连接。第六章半导体存储器 存储器的扩展主要解决两个问题:(1)第六章

半导体存储器—存储芯片的扩展

存储芯片的扩展:位扩展:字数够,位数不够字扩展:字数不够,位数够字位同时扩展:字数和位数都不够字数位数如1K4位存储单元的个数每个存储单元的二进制位数第六章半导体存储器—存储芯片的扩展 存储芯片的扩展:位扩第六章

半导体存储器—存储芯片的扩展

位扩展:例:8K1位芯片8KB...........................第六章半导体存储器—存储芯片的扩展 位扩展:例:8K第六章

半导体存储器—存储芯片的扩展

位扩展:将每片的地址线、控制线并联,数据线分别引出。用8K1位芯片组成8K8位的存储器第六章半导体存储器—存储芯片的扩展 位扩展:将每片的地址第六章

半导体存储器—存储芯片的扩展

字扩展:例:16K8位芯片...64KB.........第六章半导体存储器—存储芯片的扩展 字扩展:例:第六章

半导体存储器—存储芯片的扩展

字扩展:将每个芯片的地址线、数据线、控制线并联,仅片选端分别引出,以实现每个芯片占据不同的地址范围。用16K8位芯片组成64K8位的存储器第六章半导体存储器—存储芯片的扩展 字扩展:将每个芯片的第六章

半导体存储器—存储芯片的扩展

字位扩展:......例:1K4位芯片4KB.....................第六章半导体存储器—存储芯片的扩展 字位扩展:..例:第六章

半导体存储器—存储芯片的扩展

字位同时扩展:先进行位扩展,即组成一个满足位数要求的存储芯片组,再用这个芯片组进行字扩展,以构成一个既满足位数又满足字数的存储器。用1K4位芯片组成4K8位的存储器I/O1~I/O4RAM12114A9~A02-4译码器A11A10D3~D0A9~A0RAM12114I/O1~I/O4WECSWECSI/O1~I/O4RAM22114A9~A0A9~A0RAM22114I/O1~I/O4WECSWECSI/O1~I/O4RAM32114A9~A0A9~A0RAM32114I/O1~I/O4WECSWECSI/O1~I/O4RAM42114A9~A0A9~A0RAM42114I/O1~I/O4WECSWECSD7~D4WRA9~A0第六章半导体存储器—存储芯片的扩展 字位同时扩展:用1K第六章

半导体存储器

存储芯片的扩展12存储器与CPU的连接本节主要内容第六章半导体存储器 存储芯片的扩展12存储器与CPU的连第六章

半导体存储器—存储器与CPU的连接

存储器与CPU的连接:实际上就是与三总线中相关信号的连接。(1)存储器与控制总线的连接

M/IO(8088为IO/M)、RD、WR

有时这些控制线(如M/IO)也与地址线一同参与地址译码,生成片选信号。

第六章半导体存储器—存储器与CPU的连接 存储器与CPU第六章

半导体存储器—存储器与CPU的连接

(2)存储器与数据总线的连接

不同型号的CPU,数据总线的数目不一定相同,连接时要特别注意。

8086CPU的数据总线有16根,其中高8位数据线D15D8接存储器的高位库(奇地址库);低8位数据线D7D0接存储器的低位库(偶地址库);8位机和8088CPU的数据总线有8根,存储器没有高低位库之分,故数据总线和存储器芯片的数据信号线直接相连。

OEWECEA10A06116D7D0OEWECEA10A06116D7D0D7D0D15D8A11A1RDWRA0BHE第六章半导体存储器—存储器与CPU的连接 (2)存储器与第六章

半导体存储器—存储器与CPU的连接

(3)存储器与地址总线的连接分为低位地址线的连接和高位地址线的连接。

低位地址线直接和存储芯片的地址信号连接作为片内地址译码,唯一地选中存储器芯片上某个存储单元;

高位地址线主要用来产生选片信号(称为片间地址译码),以决定每个存储芯片在整个存储器中的地址范围,避免各芯片地址空间的重叠。第六章半导体存储器—存储器与CPU的连接 (3)存储器与第六章

半导体存储器—存储器与CPU的连接

片间地址译码决定了每个存储芯片在整个存储器中的地址范围,避免各芯片地址空间的重叠。

片间地址译码电路的设计和连接方法是一个难点。将在下节课通过举例进行讲解。第六章半导体存储器—存储器与CPU的连接 第六章

半导体存储器

本节课小结深刻理解存储芯片扩展的三种方法;深刻理解存储器与CPU三总线的连接方法,为下节课的实例演练打下基础,从而掌握存储器扩展的实现方法。第六章半导体存储器 本节课小结深刻理解存储芯片扩展的本次课内容就介绍完了,同学们,再见!本次课内容就介绍完了,同学们,再见!微机原理与接口技术西安邮电大学计算机学院王莹微机原理与接口技术西安邮电大学计算机学院第六章

半导体存储器

存储芯片的扩展12存储器与CPU的连接本节主要内容第六章半导体存储器 存储芯片的扩展12存储器与CPU的连第六章

半导体存储器

存储器的扩展主要解决两个问题:(1)如何用容量较小、字长较短的芯片,组成微机系统所需的存储器;(2)存储器如何与CPU的连接。第六章半导体存储器 存储器的扩展主要解决两个问题:(1)第六章

半导体存储器—存储芯片的扩展

存储芯片的扩展:位扩展:字数够,位数不够字扩展:字数不够,位数够字位同时扩展:字数和位数都不够字数位数如1K4位存储单元的个数每个存储单元的二进制位数第六章半导体存储器—存储芯片的扩展 存储芯片的扩展:位扩第六章

半导体存储器—存储芯片的扩展

位扩展:例:8K1位芯片8KB...........................第六章半导体存储器—存储芯片的扩展 位扩展:例:8K第六章

半导体存储器—存储芯片的扩展

位扩展:将每片的地址线、控制线并联,数据线分别引出。用8K1位芯片组成8K8位的存储器第六章半导体存储器—存储芯片的扩展 位扩展:将每片的地址第六章

半导体存储器—存储芯片的扩展

字扩展:例:16K8位芯片...64KB.........第六章半导体存储器—存储芯片的扩展 字扩展:例:第六章

半导体存储器—存储芯片的扩展

字扩展:将每个芯片的地址线、数据线、控制线并联,仅片选端分别引出,以实现每个芯片占据不同的地址范围。用16K8位芯片组成64K8位的存储器第六章半导体存储器—存储芯片的扩展 字扩展:将每个芯片的第六章

半导体存储器—存储芯片的扩展

字位扩展:......例:1K4位芯片4KB.....................第六章半导体存储器—存储芯片的扩展 字位扩展:..例:第六章

半导体存储器—存储芯片的扩展

字位同时扩展:先进行位扩展,即组成一个满足位数要求的存储芯片组,再用这个芯片组进行字扩展,以构成一个既满足位数又满足字数的存储器。用1K4位芯片组成4K8位的存储器I/O1~I/O4RAM12114A9~A02-4译码器A11A10D3~D0A9~A0RAM12114I/O1~I/O4WECSWECSI/O1~I/O4RAM22114A9~A0A9~A0RAM22114I/O1~I/O4WECSWECSI/O1~I/O4RAM32114A9~A0A9~A0RAM32114I/O1~I/O4WECSWECSI/O1~I/O4RAM42114A9~A0A9~A0RAM42114I/O1~I/O4WECSWECSD7~D4WRA9~A0第六章半导体存储器—存储芯片的扩展 字位同时扩展:用1K第六章

半导体存储器

存储芯片的扩展12存储器与CPU的连接本节主要内容第六章半导体存储器 存储芯片的扩展12存储器与CPU的连第六章

半导体存储器—存储器与CPU的连接

存储器与CPU的连接:实际上就是与三总线中相关信号的连接。(1)存储器与控制总线的连接

M/IO(8088为IO/M)、RD、WR

有时这些控制线(如M/IO)也与地址线一同参与地址译码,生成片选信号。

第六章半导体存储器—存储器与CPU的连接 存储器与CPU第六章

半导体存储器—存储器与CPU的连接

(2)存储器与数据总线的连接

不同型号的CPU,数据总线的数目不一定相同,连接时要特别注意。

8086CPU的数据总线有16根,其中高8位数据线D15D8接存储器的高位库(奇地址库);低8位数据线D7D0接存储器的低位库(偶地址库);8位机和8088CPU的数据总线有8根,存储器没有高低位库之分,故数据总线和存储器芯片的数据信号线直接相连。

OEWECEA10A06116D7D0OEWECEA10A06116D7D0D7D0D15D8A11A1RDWRA0BHE第六章半导体存储器—存储器与CPU的连接 (2)存储器与第六章

半导体存储器—存储器与CPU的连接

(3)存储器与地址总线的连接分为低位地址线的连接和高位地址线的连接。

低位地址线直接和存储芯片的地址信号连接作为片内地址译码,唯一地选中存储器芯片上某个存储单元;

高位地址线主要用来产生选片信号(称为片间地址译码),以决定每个存储芯片在整个存储器中的地址范围,避免各芯片地址空间的重叠。第六章半导体存储器—存储器与CPU的连接 (3)存储器与第六章

半导体存储器—存储器与CPU的连接

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论