版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、第八章 数字基本部件第八章 数字基本部件第一节触发器图8-1与非型基本RS触发器a)逻辑电路b)逻辑符号 一、基本RS触发器该触发器的工作原理如下:1)当R=0、S=1时,因G1门有0输入,则其输出端=1;G2门为全1输入,其输出端Q=0,此时触发器被置“0”。2)当R=1、S=0时,G2门有0输入,其输出端Q=1,G1门为全1输入,其输出端=0,此时触发器被置“1”。第一节触发器图8-1与非型基本RS触发器a)逻辑电3)当R=1、S=1时,设触发器初始状态为“1”态,此时G1门全1输入,=0;G2门因有0输入而使Q=1,触发器仍为“1”态;如设触发器初始状态为“0”态,则此时G2门全1输入,
2、Q=0;G1门因有0输入,使=1,触发器仍为“0”态。4)当R=0、S=0时,G1、G2两门均有0输入,使Q=1、=1,这就破坏了触发器的逻辑关系,在R、S信号撤除后,触发器的状态很难确定。第一节触发器表8-1基本RS触发器状态表3)当R=1、S=1时,设触发器初始状态为“1”态,此时G1图8-2主从JK触发器a)逻辑电路b)逻辑符号第一节触发器 二、主从JK触发器图8-2主从JK触发器a)逻辑电路b)逻辑符号第一节主从JK触发器的工作原理如下:1)J=1、K=0设触发器初始状态Q=1,=0,D7、D8两门因均有0输入而被封锁。2)J=0、K=1设触发器初始状态为Q=0,=1,D7、D8两门均
3、被封锁,主触发器的状态在CP到来后保持原来的状态不变。3)J=K=0D7、D8两门同时被封锁,触发器的状态保持不变。4)J=K=1设触发器初始状态为Q=1、=0,在CP=1时,D7门全1输入,则输出0;D8门因有0输入而输出1,由表8-1可知,主触发器状态为“0”,在CP下降沿到来后,从触发器随之被置“0”。第一节触发器表8-2主从JK触发器状态表主从JK触发器的工作原理如下:第一节触发器表8-2主 三、D触发器(1)CP=0时由于CP=0,门D3、D4被封锁,D3、D4门都输出高电平,使D1、D2组成的基本R-S触发器保持原状态。(2)CP上升沿到来时1)当D=0时,Q5=1、Q6=0,则Q
4、3=0、Q4=1,触发器置“0”。第一节触发器图8-3D触发器a)逻辑电路b)逻辑符号 三、D触发器(1)CP=0时由于CP=0,门D3、D4被2)当D=1时,Q5=0,D3、D6门被封锁,Q3=1、Q6=1,此时Q4=0,触发器置“1”。表8-3D触发器状态表第一节触发器2)当D=1时,Q5=0,D3、D6门被封锁,Q3=1、Q61.二进制加法计数器2.二进制减法计数器3.十进制计数器第二节计数器和寄存器1.二进制加法计数器2.二进制减法计数器3.十进制计数器 1.二进制加法计数器图8-4三位二进制加法计数器第二节计数器和寄存器 一、计数器 1.二进制加法计数器图8-4三位二进制加法计数器第
5、二图8-5三位二进制减法计数器时序图第二节计数器和寄存器图8-5三位二进制减法计数器时序图第二节计数器和寄存器 2.二进制减法计数器图8-6三位二进制减法计数器第二节计数器和寄存器 2.二进制减法计数器图8-6三位二进制减法计数器表8-4二进制减法计数器状态表第二节计数器和寄存器表8-4二进制减法计数器状态表第二节计数器和寄存器 3.十进制计数器图8-78421BCD码十进制计数器逻辑图第二节计数器和寄存器 3.十进制计数器图8-78421BCD码十进制计数 1.基本寄存器图8-8数码寄存器逻辑图第二节计数器和寄存器 二、寄存器 1.基本寄存器图8-8数码寄存器逻辑图第二节计数图8-9由基本R
6、S触发器组成的数码寄存器第二节计数器和寄存器图8-9由基本RS触发器组成的数码寄存器第二节计数器和寄 2.移位寄存器(1)单向移位寄存器图8-10所示是由D触发器组成的四位右移寄存器的逻辑图。图8-10四位右移寄存器第二节计数器和寄存器 2.移位寄存器(1)单向移位寄存器图8-10所示是由D触表8-5四位右移寄存器状态变化表图8-11四位左移寄存器第二节计数器和寄存器表8-5四位右移寄存器状态变化表图8-11四位左移寄存器图8-12并行输入-串行输出右移寄存器第二节计数器和寄存器表8-6并行输入-串行输出移位寄存器状态表图8-12并行输入-串行输出右移寄存器第二节计数器和寄存(2)双向移位寄存
7、器图8-13所示为由D触发器构成的四位双向移位寄存器的逻辑图。第二节计数器和寄存器图8-13双向移位寄存器(2)双向移位寄存器图8-13所示为由D触发器构成的四位双 一、显示器1.半导体发光数码管第三节常用组合逻辑器件图8-14数码管外形及管脚排列 一、显示器1.半导体发光数码管第三节常用组合逻辑器 2.液晶数码显示器图8-15液晶数码显示器a)结构b)正面电极c)反面电极第三节常用组合逻辑器件 2.液晶数码显示器图8-15液晶数码显示器a) 1.二进制译码器(1)七段显示数码原理在数字电路技术中,可以利用数码管显示09十个数码,采用七段显示方式,如图8-16a所示。图8-16七段显示器a)七
8、段显示方式b)数码6的显示c)段组合及数码第三节常用组合逻辑器件 二、译码器 1.二进制译码器(1)七段显示数码原理在数字电路技术中表8-709数码编码表第三节常用组合逻辑器件图8-17三位译码器框图(2)二进制译码器工作原理二进制译码器是将具有特定含意的一组二进制代码,按其原意翻译成对应输出信号的逻辑电路。表8-709数码编码表第三节常用组合逻辑器件图8-17表8-8三位译码器状态表第三节常用组合逻辑器件图8-18二进制三位译码器逻辑电路表8-8三位译码器状态表第三节常用组合逻辑器件图8-18图8-19五位二进制代码分级译码框图第三节常用组合逻辑器件图8-19五位二进制代码分级译码框图第三节
9、常用组合逻辑器()8421码译码器的设计将二-十进制代码翻译成十进制数信号的逻辑电路称为二-十进制译码器。表8-98421码译码器状态表第三节常用组合逻辑器件()8421码译码器的设计将二-十进制代码翻译成十进制数图8-208421码译码器逻辑电路第三节常用组合逻辑器件(2)8421码译码器的应用七段字形译码器分段式数码管要求译码器能直接将BCD码翻译成显示器所需要的七位二进制代码。图8-208421码译码器逻辑电路第三节常用组合逻辑器件表8-108421码和七段显示输出状态表第三节常用组合逻辑器件表8-108421码和七段显示输出状态表第三节常用组合逻图8-21七段显示输入-输出状态的卡诺图第三节常用组合逻辑器件图8-21七段显示输入-输出状态的卡诺图第三节常用组合逻图8-22七段译码器逻辑电路第三节常用组合逻辑器件图8-22七段译码器逻辑电路第三节常用组合逻辑器件2.为什么说触发器是组成计数器和触发器的基本单元?3.简述基本RS触发器、主从JK触发器和D触发器的工作原理。
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 杜绝校园欺凌共建和谐校园演讲稿范文(3篇)
- 北京市海淀区2024-2025学年高二上学期9月月考 数学试题(含解析)
- DB12-T 1110-2021 企业开办登记规范
- 贡献社会主题班会教案
- 上海市市辖区(2024年-2025年小学五年级语文)统编版小升初模拟((上下)学期)试卷及答案
- 上海市县(2024年-2025年小学五年级语文)统编版专题练习(上学期)试卷及答案
- 浙江省台州市台州十校联考2024-2025学年高一上学期11月期中日语试题含答案
- 人教版九年级语文上册教案全集
- 辽宁省沈阳市沈河区沈阳市第七中学协作体2024-2025学年八年级上学期期中地理试卷(含答案)
- 广东省揭阳市2025届高三上学期第一次月考数学试题(含答案)
- 2024年浙江省财务开发有限责任公司招聘笔试参考题库含答案解析
- 天疱疮诊疗指南及药物应用指南
- 新余网约车考证
- 中医基础论述题
- 二 《学习工匠事迹 领略工匠风采》(教学设计)-【中职专用】高二语文精讲课堂(高教版2023·职业模块)
- 工程项目建设程序
- 中小学生劳动教育的跨学科融合案例
- 分子结构与化学性质的关系
- 医院内肺炎预防与控制标准操作规程
- 道路(光彩工程)亮化施工投标方案(技术方案)
- 2023年房地产估价师考试完整真题及答案解析
评论
0/150
提交评论