EDA设计流程及其工具QUARTUSII快速设计指南课件_第1页
EDA设计流程及其工具QUARTUSII快速设计指南课件_第2页
EDA设计流程及其工具QUARTUSII快速设计指南课件_第3页
EDA设计流程及其工具QUARTUSII快速设计指南课件_第4页
EDA设计流程及其工具QUARTUSII快速设计指南课件_第5页
已阅读5页,还剩38页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、本章参考资料本章只是关于QUARTUS II软件的 简明操作指导,未罗列该软件的所有功能。关于该软件的详细操作过程 可从以下渠道得到:该软件的help。本讲义第11章 设计优化(二),讨论了各种编优化编译设置的含义,以及如何阅读编译报告。Altera Corporation,intro_to_quartus2_chinese, 。Altera Corporation,quartusii_handbook, 本章参考资料本章只是关于QUARTUS II软件的 简明操作本章内容安装与许可(License)项目与文件类型(project & files type)Quartus II菜单简介设计输入

2、(design input)器件与引脚指配(device & pin assignment)编译和综合(compilation and synthesis)仿真(simulation)编程与配置(program and configuration)本章内容安装与许可(License)安装步骤下载免费版本安装申请许可文件(License File)设置许可文件(License File)运行安装步骤下载免费版本安装步骤Quartus II 软件可以从ALTERA公司网站上免费下载。目前版本为7.2(quartusii_70_web_edition_single)V7.0版本的文件大小为300M字

3、节。安装步骤Quartus II 软件可以从ALTERA公司网站许可文件申请如何申请?安装完成后,需要从ALTERA公司网站上申请许可文件,在申请许可文件时需要输入安装PC机的网卡物理号码(NIC ID) 或者 硬盘序列号(C disk serial number),此2个号码可从:Quartus II-Tools-License Setup的窗口中得到。 建议使用NIC ID申请许可文件,这样可避免格式化硬盘造成的硬盘号更改。许可文件的申请是免费的,并通过电子邮件传给申请人,许可文件申请如何申请?许可文件设置进入 Quartus II-Tools-License Setup-License

4、file。许可文件设置进入 Quartus II-Tools-项目(project )Project内容:All of the design files and other related files necessary for the successful compilation, simulation, and programming of a design一个设计为一个Project, 所有 Project的内容包含在一个项目文件中。在设计开始时必须指定创建一个Project文件Quartus II的项目文件扩展名为“.qar”项目(project )Project内容:主要输入文件类型

5、(files type)Quartus II Project File设计输入.qpfVHDL Design File.vhdVerilog Design File.vBlock Design File.bdfMemory Initialization File.mifSymbol File.symQuartus II Settings File指配.qsfwaveform files仿真.vwf主要输入文件类型(files type)Quartus II主要输出文件类型(files type)Programmer Object File编程文件.pofSRAM Object File配置文件

6、.sofPin-Out File引脚输出文件(可用于核对硬件连接关系).pin主要输出文件类型(files type)ProgrammerQuartus II主菜单编译仿真编程Quartus II主菜单编仿编File菜单File菜单Project菜单顶层设计文件设置电源估算文件生成将设计文件加入项目中Project菜单顶层设计文件设置电源估算文件生成将设计文件Assignments菜单器件和引脚指配编译设置Assignments菜单器件和引脚指配编译设置Processing菜单启动编译启动仿真Processing菜单启动编译启动仿真Tools菜单器件编程看RTL电路图许可文件设置Tools菜单

7、器件编程看RTL电路图许可文件设置设计输入(design input)设计输入步骤建立项目文件File-New Project Wizard 编写设计文件代码(或者画出原理图)File-New-Device Design Files- 将设计文件加入到项目文件中Project-Add/Remove File in Project VHDL设计输入原理图设计输入设计输入(design input)设计输入步骤VHDL设计输入文件名称必须和ENTITY名一致VHDL设计输入文件名称原理图设计输入元件符号调入生成符号块绘制节点连线绘制节点总线连接绘制导线工具粘连(移动)线段选中原理图设计输入元件符号

8、调入生成符号块绘制节点连线绘制节点总线原理图设计输入:符号调入按下mouse右键原理图设计输入:符号调入按下mouse右键原理图设计输入:符号调入(续前)库符号原理图设计输入:符号调入(续前)库符号符号文件也可以是?VHDL代码得到!如何将VHDL设计文件变成符号文件(.sym)?符号文件也可以是?VHDL代码得到!将VHDL代码生成符号文件(*.sym)将VHDL代码生成符号文件(*.sym)一个例子一个例子器件与引脚指配(device & pin assignment) 通过对话窗指配Assignments - DeviceAssignments - Pins通过“*.qsf”文件指配“X

9、XX.qsf”是一个文本文件,包含了设计项目所有的配置信息,其中包括器件和引脚信息器件与引脚指配(device & pin assignme器件指配:Assignments - Device-器件指配:Assignments - Device-Device & Pin Options- GeneralDevice & Pin Options- GeneralJTAG User CodeSpecifies a hexadecimal number for the device selected for the current Compiler settings. The JTAG user co

10、de is an extension of the option register. This data can be read with the JTAG USERCODE instruction.If you turn on Auto usercode, this option is dimmed to indicate that it is not available.This option is available for all Altera devices supported by the QuartusII software except FLEX6000 devices.JTA

11、G User CodeSpecifies a hexDevice & Pin Options- Unused Pins未用引脚一般接地Device & Pin Options- Unused Device & Pin Options- ConfigurationDevice & Pin Options- Configu引脚指配:Assignments - Pins-引脚指配:Assignments - Pins-通过“*.qsf”文件指配# Pin & Location Assignments# =set_location_assignment PIN_1 -to a00set_locatio

12、n_assignment PIN_2 -to a04set_location_assignment PIN_3 -to a02通过“*.qsf”文件指配# Pin & Location 编译和综合(compilation and synthesis)如果 编码设计 完成 如果 器件和引脚指配 完成那么我们 就可以 开始编译了!请进入:Processing -Complitaion 编译和综合(compilation and synthe看RTL图如果编译通过,那么 我们还可以看 VHDL代码的RTL图Tools- RTL Viewer 看RTL图如果编译通过,仿真(simulation)Qua

13、rtus II的simulation功能使得 FPGA代码设计 和 PCB设计 同步 或者 超前 进行.必须选择 进行那种类型?Function & Timing 如何启动仿真:Processing-Start Simulation 仿真(simulation)Quartus II的simu仿真(simulation):步骤建立“.VWF”文件File-New-Other Files-Vector Waveform file 设置仿真的时间分辨率和仿真时长Edit-End TimeEdit-Grid Size选择 仿真类型(Function & Timing)定义输入波形启动仿真:Proces

14、sing-Start Simulation 观察仿真结果(输出信号的波形)仿真(simulation):步骤建立“.VWF”文件选择 仿真类型:Project-Setting-Simulator选择 仿真类型:Project-Setting-Simu 定义输入波形 定义输入波编程与配置(program and configuration)设置编程硬件(编程电缆选择)Tools-Programmer-Hardware Setup设置下载模式Tools-Programmer-Mode调入编程文件Tools-Programmer-Add File启动编程Tools-Programmer-Start编

15、程与配置(program and configurati设置编程硬件(编程电缆选择)Tools-Programmer-Hardware Setup设置编程硬件(编程电缆选择)Tools-Program设置下载模式FPGA 配置EPCS1,EPCS4等编程EPC2,CPLD等编程设置下载模式FPGA 配置EPCS1,EPCS4等编程EP启动编程启动编程JTAG User CodeSpecifies a hexadecimal number for the device selected for the current Compiler settings. The JTAG user code is an extension of the option register. This data can be read with the JTAG USERCODE instruction.If you turn on Auto usercode,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论