信号完整性分析第一讲共54页课件_第1页
信号完整性分析第一讲共54页课件_第2页
信号完整性分析第一讲共54页课件_第3页
信号完整性分析第一讲共54页课件_第4页
信号完整性分析第一讲共54页课件_第5页
已阅读5页,还剩49页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、信号完整性分析第一讲46、法律有权打破平静。马格林47、在一千磅法律里,没有一盎司仁爱。英国48、法律一多,公正就少。托富勒49、犯罪总是以惩罚相补偿;只有处罚才能使犯罪得到偿还。达雷尔50、弱者比强者更能得到法律的保护。威厄尔信号完整性分析第一讲信号完整性分析第一讲46、法律有权打破平静。马格林47、在一千磅法律里,没有一盎司仁爱。英国48、法律一多,公正就少。托富勒49、犯罪总是以惩罚相补偿;只有处罚才能使犯罪得到偿还。达雷尔50、弱者比强者更能得到法律的保护。威厄尔高速电路与系统写篷疑计中信号宽整性(SD分折(之1-20:高速互连与信号完整性的关系)Interconnect设计&s|分析

2、物理互连( interconnect包括:芯片内、外连接;PCB内、外连接等。信号完整性(SI, Signal Integrity),是指信号电压电流)波形的完好程度。高速条件下的不当互连设计破坏了信号完整性高速电路与系统写篷疑计中信号宽整性(SD分折(之1-20:高速互连与信号完整性的关系)Interconnect设计&s|分析物理互连( interconnect包括:芯片内、外连接;PCB内、外连接等。信号完整性(SI, Signal Integrity),是指信号电压电流)波形的完好程度。高速条件下的不当互连设计破坏了信号完整性正是信号完整性引出了发生在我们身边的深刻变化。面对下列事实,

3、需要想一想为什么计算机配置中用USB2.0接口取代了打印机并口?为什么新的FPGA芯片中增加了RSDS(降低摆幅差分信令)、LVDS(低压差分信令)模块及接口设计?什么样的接口更适合严酷的实时图像信号采集与传输?是USB还是IEE1394?是1394a还是b高速系统设计的瓶颈是什么?是需要检讨我国过去对信号完整性的研究和应用的现状?S对国内是既生疏又熟悉。原先对付干扰、噪声的三大法宝”是:接地、滤波、屏蔽,显得非常感性和粗放,已经严重落后。现在对SI量化和细化的研究逐渐呈现出浓厚的热情,已经有了一定的基础。电子设计师需要普及SI知识,了解高速电路互连的S机理,掌握SI分析与互连设计。近期翻译出

4、版四本译著:信号完整性分析、数字信号完整性、抖动、噪声与信号完整性、芯片及系统中的电源完整性建模与设计0.0信号完整性含义英文中的人格完整性( personalintegrity),指正直、忠诚、完美。中文没有,但可以对“完整”这一词义加以类比。其他还有电源完整性、数据完整性、电磁完整性。热完整性等。信号完整性(SI),是指信号电压(电流)完美的波形形状及质量。由于物理互连造成的干扰和噪音,使得连线上信号的波形外观变差,出现了非正常形状的变形,称为信号完整性被破坏。信号完整性问题是物理互连在髙速情况下的直接结果信号完整性强调信号在电路中产生正确响应的能力广义信号完整性(S泛指由各种信号、数据、

5、电源互连线引起的所有电压、电流不正常现象,包括:噪声、干扰、时序抖动、数据传输等。狭义的信号完整性,是指信号电压(电流)波形的形状及质量,主要包括反射和串扰。物理互连将其上面的信号波形变差(退化),出现了非正常形变,称为信号完整性被破坏。噪声可以转化为抖动,见DSI2.65式。信号完整性退化是物理互连设计不当又工作在高速环境下的直接后果0.1高速的含义现代数字电子系统正在突破1GHz的壁垒,片/PCB/系统的设计正在遭遇日益突出的信号完整性问题。高于100MHz时钟的高频产品,被模糊地称作高速数字芯片和系统。严格讲:高频不一定高速;低频也不见得低速。准确地说,当系统中数字信号的上升边小于1纳秒

6、(ns)时,我们才称之为高速运行。此时互连不再透明,有可能对电路和系统造成颠覆性后果信号不完整,是互连不当遭遇高速才会出现的直接结果。0.2互连的范畴所有电子产品都可以解释为元器件及其互连。说到底,都可以看作是靠不同层次下互连“编织”成的作品。物理互连( Interconnect)包括四个层次:芯片内连线、芯片封装、PCB及系统互连。它们决定高速信号、数据和电源质量个高密度载体为:芯片系统SOC、板级系统SOB、封装系统sOP。各层次真实的互连线有:芯片内各种连线及孔、压焊点、封装引线、引脚;PCB板的线接头、线条、过孔、接插件;各种连接电缆。此外,还涵盖各种无源元件;电阻、电容、电感;以及介质、基板、屏蔽盒、机箱、机架等。而各个层次的器件则另当别论。把它们看作驱动源和接收器宏模型twisted paircoaxcoplanarmicrostripembeddedstriplineasymmetricmicrostripstripline图00五种PCB及系统级中的互连线条形式电路图给出元器件及其互连关系。而同一个网络,电属性相同,其互连拓扑关系可能如下:点到点;星簇( star cluster)是每个器件通过长度相等的传输线连接到中心节点上;菊花链(dasychain)是一条长传输线从每个器件附近经过,器件通过短桩线连在主传输线上。点到点近、远端簇菊花链周期性加载图0-1单

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论