《数字电子技术基础》(第五版)教学课件:第8章 可编程逻辑器件_第1页
《数字电子技术基础》(第五版)教学课件:第8章 可编程逻辑器件_第2页
《数字电子技术基础》(第五版)教学课件:第8章 可编程逻辑器件_第3页
《数字电子技术基础》(第五版)教学课件:第8章 可编程逻辑器件_第4页
《数字电子技术基础》(第五版)教学课件:第8章 可编程逻辑器件_第5页
已阅读5页,还剩24页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字系统A0An-1W0W(2n-1)D0Dm可可编编程程的的“或或”阵阵列列可可编编程程的的“与与”阵阵列列 用途:产生组合逻辑电路用途:产生组合逻辑电路用途:组合逻辑电路,用途:组合逻辑电路,有三态控制可实现总线连接有三态控制可实现总线连接可将输出作输入用可将输出作输入用用途:产生时序逻辑电路用途:产生时序逻辑电路时序逻辑电路时序逻辑电路还可便于对还可便于对“与与- -或或”输出求反输出求反时序逻辑电路时序逻辑电路可产生可产生A、B的十六种算术、逻辑运算的十六种算术、逻辑运算GAL16V8数据选择器1. IOB2. CLB3. 互连资源4. SRAM可以设置为输入可以设置为输入/ /输出;输出;输入时可设置为:同步(经触发器)输入时可设置为:同步(经触发器) 异步(不经触发器)异步(不经触发器)本身包含了组合电路和触发器,可构成小的时序电路本身包含了组合电路和触发器,可构成小的时序电路将许多将许多CLB组合起来,可形成大系统组合起来,可形成大系统1. 数据可先放在数据可先放在EPROM或或PC机中机中2. 通电后,自行启动通电后,自行启动FPGA内部的一内部的一个时序控制逻辑电路,将在个时序控制逻辑电路,将在EPROM中存放的数据读入中存放的数据读入FPGA的的SRAM中中3. “装载装载”结束后,进入编程设定的结束后,进入编程设定的工作状态工作状态

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论