可编程逻辑器件FPGA应用任意进制计数器和彩灯循环电路的设计_第1页
可编程逻辑器件FPGA应用任意进制计数器和彩灯循环电路的设计_第2页
可编程逻辑器件FPGA应用任意进制计数器和彩灯循环电路的设计_第3页
可编程逻辑器件FPGA应用任意进制计数器和彩灯循环电路的设计_第4页
可编程逻辑器件FPGA应用任意进制计数器和彩灯循环电路的设计_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、可编程逻辑器件 FPGA 应用任意进制计数器和彩灯循环电路的设计可编程逻辑器件 FPGA应用任意进制计数器和彩灯循环电路的设计一、 实验目的1、掌握中规模集成计数器的功能及任意进制计数器的设计方法;2、熟悉显示译码器和七段数码管的原理及设计应用;3、了解用数字可编程逻辑器件实现集成计数译码显示电路的方法;4、学会分频器的使用;5、熟悉 QUARTUS软件的基本使用方法。二、 实验原理1、计数器 74161 和 74193 的功能原理;1) 计数器 74ls161时钟 CP和四个数据输入端 P0P3清零 /MR使能 CEP, CET置数 PE数据输出端 Q0Q3以及进位输出 TC.( TC=Q0

2、· Q1·Q2· Q3·CET)从 74LS161功能表功能表中可以知道,当清零端CR=“0”,计数器输出 Q3、 Q2、Q1、Q0 立即为全“ 0”,这个时候为异步复位功能。当 CR=“1”且 LD=“0”时,在 CP信号上升沿作用后, 74LS161输出端 Q3、Q2、Q1、 Q0 的状态分别与并行数据输入端 D3,D2,D1,D0 的状态一样,为同步置数功能。而只有当CR=LD=EP=ET“= 1”、CP脉冲上升沿作用后,计数器加 1。74LS161还有一个进位输出端 CO,其逻辑关系是 CO=Q0·Q1·Q2·Q3&

3、#183;CET。合 理应用计数器的清零功能和置数功能,一片74LS161可以组成 16 进制以下的任意进制分频器。2) 计数器 74ls19374LS193是双时钟 4 位二进制同步可逆计数器。74LS193 的特点是有两个时钟脉冲(计数脉冲)输入端CPU 和 CPD。在 RD=0、 LD 1的条件下,作加计数时 ,令 CPD 1,计数脉冲从 CPU输入;作减计数时,令 CPU 1,计数脉 冲从 CPD 输入。此外, 74LS193 还具有异步清零和异步预置数的功能。当清零信号RD 1时,不管时钟脉冲的状态如何 ,计数器的输出将被直接置零;当RD 0,LD0 时,不管时钟脉冲的状态如何,将立

4、即把预置数数据输入端A、B、C、D 的状态置入计数器的 QA、QB、QC、QD 端,称为异步预置数。74LS193的功能表LED 显示器的驱动电路2、显示译码器和七段数码管的分类; 七段数码管主要分为共阳极与共阴极 2 种。 显示译码器根据七段数码管的类型不同也可分为如共阳极七段有 74LS47、74LS247;共阴极七段 LED显示器的驱动电路有 74LS48、 74LS248。3、分频器的功能原理; 分频原理:分频器用于较高频率的时钟进行分频操作,得到较低频率的信号,工作原理 是计数。 至于分频频率是怎样的, 由选用的计数器所决定。 如果是十进制的计数器那就是十 分频,如果是二进制的计数器

5、那就是二分频。74LS292作分频器原理根据 74LS292功能表可将接入 CLK的信号进行对应分频。4、移位寄存器的功能原理。移位寄存器不仅能寄存数据,而且能在时钟信号的作用下使其中的数据依次左移或右7 / 7器上开始到输出端新状态稳定地建立起来有一段延迟时间, 所以当时钟信号同时加到四个触 发器上时,每个触发器接收的都是左边一个触发器中原来的数据 (F0 接收的输入数据 D1)。 寄存器中的数据依次右移一位。三、实验内容1、用 74161 设计一个十九进制的计数器,要求计数的状态用实验板上的两个数码管显示, 数码管的状态显示顺序为0、 1、216、 17、18、0、1、 (注意计数时钟频率

6、的合理选择)。( 1) 原理图;(2) 时序仿真波形。2、用计数器 74193、移位寄存器 74194、D 触发器和相应逻辑门器件设计一个四个彩灯的循环显示电路, 要求彩灯从左至右依次点亮至全亮, 再从右到左依次熄灭至全息, 彩灯用实验 板上的发光二极管实现(注意时钟信号频率的合理选择)(1)原理图;2)时序仿真波形。四、实验总结1、 实验故障及解决方法;数码管显示数字至 17 后不显示 18 直接归 0,没处理好 161 中异步与同步的关系, 查询 功能表并调试后可计数至 18。进行时序仿真波形的仿真时无法正确输出波形, 将分频器去掉后将输入信号选择为矩形 波可正常输出波形。2、实验体会。在

7、完成此次实验后,学会了使用 QUARTUS进行数字电路仿真,通过实际运用 74LS161、 74LS292、74LS193、74LS194、显示译码器,对各个芯片的功能有了更深一层的了解,也通 过这次仿真的机会真正地了解到如何对电路搭建进行仿真。 能够把分频器计数器移位寄存器 等知识运用到实践上。在设计这个电路的时候遇到了许许多多的问题,例如:怎样能使彩灯能够循环点亮 ,怎样进行正确的 19 进制计数,怎样把这些模块电路连接起来等等问题。这些问题都是要经过上 网査找资料 ,了解芯片的功能 ,在草稿纸上一遍又一遍的画出电路图,经过化简后再在软件 Quartus II 上做出相应的电路图。五、思考

8、题1、 七段数码管分为共阴极和共阳极两类,本实验用的是哪一类?对两种数码管,各应选用何种型号的译码器?可编程逻辑器件 FPGA 应用任意进制计数器和彩灯循环电路的设计答:本实验用的是共阳极七段数码管,共阳极选用7447,共阴极使用 74472、 在应用集成计数器设计任意大容量计数器时,常采用哪两种方法?各有何特点? 答:常采用整体置零法和整体置数法。置零法:取 Q(N+1)的输出做置零信号, 直接复位计数器, Q 输出归零的时间滞后于 (N+1)的时钟前沿,这种方式浪费了同步计数器的优点,是异步计数器的用法。置数法:预置输入先置 0,取 Q(N)的输出做置数信号,在 (N+1)的时钟前沿 Q 输出同步归零,这是完全同步计数,是同步计数器的正

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论