哈工大数电实验预考核_第1页
哈工大数电实验预考核_第2页
哈工大数电实验预考核_第3页
已阅读5页,还剩28页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、哈工大数电实验预考核Read me :1. 用法,出现在题干里的选项是正确选项,出现在选项下面的选项是错误选项。2. 大局部题看看实验视频就可以得出结果,考前一定看视频别过分依赖这机经。3. 题库不全,有些题只排除局部错误答案,没得出正确答案,因为在那之后我已经通过预考核,没法遇 上同样的题,错过了就错过了。4. 祝PRC 65周年生日快乐。实验一 组合数字电路根底实验幵放时间:2021/10/8 至2021/10/18试题2、本次实验芯片的供电电源电压为_A。A: +5VB: +12VC:± 12VD:± 5V试题3、搭接本次组合数字电路实验时,应将芯片插在 _D_。濟A

2、 :单级放大电路子板G B:集成运算放大电路子板C:面包板D: EEL-69实验平台右侧芯片座试题1、74LS00芯片的每个与非门为几输入与非门?A: 1个输入B: 2个输入C: 3个输入D : 4个输入bd试题2、做本次数字电路实验,在EEL 69实验箱上选哪一路接线柱?CB: +5V、-5VC : +5V、GNDD : -5V、GND试题3、74LS151芯片是:DA:与非门B: 8选1数据选择器C: 4选1数据选择器D:双4选1数据选择器试题4、1个与非门£ A:1个与非门2个与非门3个与非门4个与非门3-8弄译码曙74LSa够醸1肖濫端,为高岂军Bfc Utt%?j| i看士

3、報對9際定】躅葬令裁嚷械谨乘癫琢®暦平* |1) -A: 1)2)QB : 2)3)点C : 3)试题1、74LS00芯片包含几个与非门?D试题5、74LS20芯片包含几个与非门?B1个与非门口B: 2个与非门A: 1个与非门4个与非门D: 4个与非门试题3、1)2)3)A :信号发生器示波器B :万用表试题3、组合数字电路的输出采用下面何种设备测试?C:示波器EEL-69实验平台D: EEL-69实验平台发光二极管比拟器D :双4选1数据选择器试题4、74LS48是D :比拟器试题4、74LS253芯片是与非门c8选1数据选择器祐4选1数据选择器G IB: 8选1数据选择器C: 4

4、选1数据选择器:与非门双4选1数据选择+5V“ A:+5V+12V± 12V广B:+12VC:± 12Vj ± 5VD:± 5V试题1、做本次数字电路实验,直流稳压电源如何设定?C| 电压调整至 5V .丨A :电压调整至5V|电压调整至12V 厂B :电压调整至12V选择固定5V电源一C :选择固定5V电源试题2、本次数字电路实验的Vcc是? A单电源A:单电源|双电源r金I' B:双电源正负电源C:正负电源试题5、下面的说法哪个是正确的?74LS138为中规模A: 74LS138为中规模集成译码器74LS138为中规模B: 74LS138为中

5、规模集成编码器74LS138为门电路C: 74LS138为门电路芯片b实验二 触发器及其应用电路 幵放时间:2021/10/20 至2021/11/1试题1、74LS112芯片含有个JK触发器。试题3、74LS74芯片含有 B 个D触发器AA:时钟上升沿B :时钟下降沿C:上升和下降沿都有效BA: 1个B: 2个C: 3个C试题1、74LS74芯片的触发方式为A :时钟上升沿试题2、74LS112芯片含有个JK触发器试题4、和异步复位端74LS74芯片输出端实现状态翻转时,其中异步置位端B 。0,01,1试题1、芯片74LS74是 A 元件D触发器A: D触发器计数器B :计数器JK触发器厂;

6、C : JK触发器3、触发器的CP端即可以接在EEL-69模拟、数字电子技术实验箱的手动单脉冲逻辑开关上,也可以接在时钟脉冲信号孔上。观察电路输出是连续变化时最好接在 b上。手动单脉冲逻辑-广一 ? 、丄A:手动单脉冲逻辑开关时钟脉冲信号孔B :时钟脉冲信号孔试题5、芯片74LS112是_C_元件。D触发器计数器A: D触发器B :计数器JK触发器''接高电平时可以悬空C: JK触发器74LS74芯片的异步置位端J和异步复位端吗? B可以cA :可以不可以广B:不可以试题2、74LS112芯片的触发方式为 时钟上升沿A :时钟上升沿时钟下降沿B :时钟下降沿上升和下降沿都一广C

7、:上升和下降沿都有效+5V厂A: +5VGNDB: GND-5VC : -5V实验三 时序逻辑电路应用幵放时间:2021/11/3 至2021/11/15题2、对于74LS161,以下几个引脚优先级最高的是3)篤:弓EEP 4)訓1)amif A:1)2)B:2)3)C :3)4)卩D:4)d9引脚So和第10引脚试题仁对于74LS194,当处于右移数据输入功能时,_A_S。, S11) =1 =0)S。 , S12 =1 =1)So3,S1=0 =0So,S1=1=1A: 1)C: 3)D: 4)低电平咼电平C:试题5、对于74LS192,第14引脚CR接什么电平时,计数器清零?低电平任意电

8、平试题5、驱动74LS161的时钟动作沿是时钟上升沿A :时钟上升沿时钟下降沿B :时钟下降沿上升和下降沿都CBACP能不能TDO-J-£7上升沿和下降沿第10弓引0C: 上升和下降沿都有效B :不能C: 3)C : 3)B: 2)D: 4)D: 上升沿和下降沿随机D : 4)B : 2)A: 1)试题3、74LS161的异步复位端为A: 1)试题2、对于74LS192,中选用减法计数时,时钟脉冲应接到哪个引脚?A :能试题3、74LS1941)12)3)4)1)2)3)4)C试题3、74LS161的并行输入控制端为fA:B :C:4)1)2)3)CD试题4、对于74LS161,当计

9、数功能选择控制端为,计数器处于计数状态?A:B:EP=1; ET=OEP=1; ET=1EP=0; ET=1EP=0; ET=074LS191的藪瞬清零哉I.t >Ak 2?第1期押漓 3第甲引脚Al 斗?第引脚1)B:C:D:CD1)2)3)4)题1、一片74LS161芯片有几个引脚? D6脚B: 8脚C: 14 脚D: 16 脚试题2、中规模集成计数器74LS161的Vcc是第几引脚? GND是第几引脚? D1脚,16脚A: 1脚,16脚一 8脚,14脚B: 8脚,14脚16脚,1脚C: 16脚,1脚16脚,8脚 广ILU D: 16 脚,8 脚-,当处于左移数据输入功能时,第引脚S

10、o和第 引脚试题3、对于74LS194910S1应为_D_。2) So=1, S1 =13) So =0,S1=04)S0=1, S1=11)S0 =1, S1=0A: 1)B: 2)C:D:试题4、邛 413161站 4-4At -T報LD上 ItTflIA:B :C:1)2)BD试题5、本次电路实验使用的芯片的供电电压Vcc应为CA: ± 12V± 5V+5V-5VC:+5VD:-5VB: ± 5V试题4、对于74LS194,当处于并行输入功能时,第9引脚S。和第10引脚Si应为_b_。1) So =1 , Si=0 2 ) So=1 , Si=1 3 ) S

11、o=O, Si=0 4 ) So=1 , Si=1If A: 1)2)广 B: 2)3)* C: 3)试题2、74LS161的预置数方式是_A同步数据置入异步数据置入A:同步数据置入B :异步数据置入控制端决定同步C :控制端决定同步或是异步试题3、对于74LS194,当处于保持状态功能时,第 脚Si应为_C_。9引脚So和第10引1)So=1, Si=0Si =13)2)So=1,A: 1)B: 2)Si=13 ) S0=0, Si=04 ) So=1 ,C : 3)D : 4)74LS161异步复位端祈电平有效?试题4、1髙电平 2低电平 3任意电平有效1)试题5、74LS161的异步复位

12、端为 4)D : 4)CD题1、对于74LS192,中选用加法计数时,时钟脉冲应接到哪个引脚?1 CP 2 CP 3 CR 4 LDbp)A: 1)2)B : 2)p)广C : 3)4)D : 4)试题3、74LS192是计数器芯片。单时钟2-10进制广A:单时钟2-10进制计数器单时钟2-16进制B:单时钟2-16进制计数器C :双时钟可逆2-10进制计数器双时钟可逆2-16-+ D :双时钟可逆2-16进制计数器D实验四555定时器应用电路 (幵放时间:2021/11/17 至2021/11/29)试题3、555定时器的Vcc是第几管脚? GND 是第几管脚? b单稳态触发器的暂稳时间tw

13、与输入信号的关系 应为_D。(1) tw小于输入信号的周期(2) t W小于输入信号 的低电平时间(3) tw小于输入信号的高电平时间(4) tw大于输入 信号的低电平时间二试题2、多谐振荡器中电容电压最大值和最小值分别为BA: +Vcc 和 0 ;+2/3VCC 和 + 1/3VB: +2/3Vcc 和 + 1/3VccccC: ± 1/3Vcc试题5、施密特触发器电容电压最大值和最小值分别为O+Vcc 和 0B+Vcc 和口 0h . 千1Lt / prvrf +2/3Vcc 和 +1/3V+2/3Vcc 和+1/3Vcc± 1/3VccC:± 1/3Vcc试

14、题3、 本实验中555芯片需要的直流稳压电源为+5V+5V±5V± 5V+12V± 12V+12V± 12VA: 8个16个题2、555芯片的管脚为B: 14 个18个C: 16 个D: 18 个试题3、多谐振荡器的可调电阻Ra增大时,输出波形的周期增大,占空A :周期增大,占空比增大周期减小,占空B :周期减小,占空比增大周期增大,占空C:周期增大,占空比减小周期减小,占空D:周期减小,占空比减小试题4、压控振荡电路中,随着控制电压的减小,输出波形的A :周期增大,占空比增大B:周期减小,占空比增大C:周期增大,占空比减小D:周期减小,占空比减小A :

15、周期增大,占空比增大周期减小,占空B:周期减小,占空比增大C:周期增大,占空比减小周期增大,占空试题2、压控振荡电路中,随着控制电压的增大,输出波形的_AD:周期减小,占空比减小试题5、多谐振荡器的可调电阻Ra减小时,输出波形的C:周期增大,占空比减小周期减小,占空D:周期减小,占空比减小试题3、单稳态触发器的输入信号为一高电平时,输出为A:高电平B :低电平C:不确定-实验七 A/D 和D/A转换器3选1幵放时间:2021/12/8 至2021/12/20试题2、在D/A转换电路中,数字量的位数越多,分辨输出最小电压的能力试题3、ADC0804是_A位A/D转换器?A:B:810试题2、AD

16、C0804是_A_的A/D转换器?逐次逼近式双积分型需要A :需要不需要B:不需要试题4、数模转换电路中,模拟地和数字地是否需要共地?A试题5、某D/A转换器满刻度输出电压为10V,其最小输出电压增量为ULSB=39mV,由此可知该转换器是_A_为D/A转化器?8A: 810B: 10试题1、D/A转换器是将信号转换为信号?A数;模口A :数;模模;数|胃B :模;数试题5、数模转换电路中,模拟地和数字地是否需要 共地? AA:8rwA :需要不需要B:不需要试题4、ADC0804是A_位A/D转换器?试题5、A/D转换器是将信号转换为信号?B数;A :数;模B :模;数实验七 抢答电路的设计

17、3选1幵放时间:2021/12/8 至2021/12/20试题1、一片74LS175数字芯片里面集成了几个D触发器?D-2试题1、74LS175数字芯片的清零端和时钟端是几个 用?DD触发器共C:1D:试题2、74LS32数字芯片是什么门?D与门A :与门与非门B :与非门非门C :非门或门D :或门试题3、74LS161是什么芯片?D译码器A:译码器编码器B :编码器存放器C :存放器计数器D :计数器如果74LS161工作在计数状态,那么ENP和ENT控制端应当接什么电平?DENP接咼电平,ErA:ENP接咼电平,ENT接低电平ENP接低电平,EIB:ENP接低电平,ENT接高电平ENP接

18、低电平,EC:ENP接低电平,ENT接低电平ENP接咼电平,ED:ENP接咼电平,ENT接高电平试题3、一片74LS32数字芯片里面有几个或门|【C: 341 D: 4A试题4、74LS32数字芯片有几个引脚 ?D10A:1012B:1216C:1614'D:14抢答电路中的时钟脉冲电路怎么设计?B由555定时器组成广A :由555定时器组成的单稳态电路由555定时器电路广B :由555定时器电路组成的多谐振荡器由555定时器电路广C :由555定时器电路组成的压控振荡电路试题5、74LS175数字芯片的供电电压是多少?B-5Vf*+5VB : +5VC: ± 5V± 12V D: ± 12V试题2、74LS175数字芯片有几个引脚 ?io121614A:10B :12C :16D :14*b实验七 随机存储器 RAM应用3选1幵放时间:2021/12/8 至2021/12/20试题1、当卩PD2114

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论