脉冲与数字电路模拟试题第1套及答案_第1页
脉冲与数字电路模拟试题第1套及答案_第2页
脉冲与数字电路模拟试题第1套及答案_第3页
脉冲与数字电路模拟试题第1套及答案_第4页
脉冲与数字电路模拟试题第1套及答案_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、单位_ 姓名_ 考场号_ 考号_-密-封-线-数字电子技术(第2版) 第一套 A卷一、单选题(每题1分)1. 回差是( B )电路的特性参数。A 时序逻辑 B 施密特触发器C 单稳态触发器 D 多谐振荡器2. 石英晶体多谐振荡器的主要优点是( B )。A 电路简单 B 频率稳定度高C 振荡频率高 D 振荡频率低3. 对TTL与非门多余输入端的处理,不能将它们( B )。A 与有用输入端并联 B 接地C 接高电平 D 悬空4. TTL与非门的关门电平是0.8V,开门电平是2V,当其输入低电平为0.4V,输入高电平为3.2V 时,其低电平噪声容限为( C )A 1.2V B 1.2V C 0.4V

2、 D 1.5V5. 逻辑函数的最简与或式为(B) A B. C. D. 6. 在什么情况下,“与非”运算的结果是逻辑0。 ( D )A全部输入是0 B. 任一个输入是0 C. 仅一个输入是0 D. 全部输入是17. 组合逻辑电路( D )。A 一定是用逻辑门构成的 B 一定不是用逻辑门构成的C 一定是用集成逻辑门构成的 D A与B均可8. 已知逻辑函数的真值表如下,其表达式是( C )A B C D 图22029. 要把不规则的矩形波变换为幅度与宽度都相同的矩形波,应选择( C )电路。A 多谐振荡器 B 基本RS触发器C 单稳态触发器 D 施密特触发器10. 所谓三极管工作在倒置状

3、态,是指三极管( C )。A 发射结正偏置,集电结反偏置B 发射结正偏置,集电结正偏置C 发射结反偏置,集电结正偏置D 发射结反偏置,集电结反偏置11. TTL与非门的关门电平为0.8V,开门电平为2V,当其输入低电平为0.4V,输入高电平为3.5V 时,其输入高电平噪声容限为( D )。A 1.1 V B 1.3V C 1.2V D 1.5V12. 下图电路,正确的输出逻辑表达式是( A )。A B C D 图220413. 下列消除竞争冒险的方法中错误的是(D )。A 修改逻辑设计 B 引入封锁脉冲C 加滤波电容 D 以上都不对14. 连续86个1同或, 其结果是 ( A )A 1 B 0

4、 C 86 D 28615. 主从JK型触发器是( B )。A在CP上升沿触发 B在CP下降沿触发 C在CP=1的稳态下触发 D与CP无关的二、判断题(每题1分)1. 译码是编码的逆过程,编码是唯一的,译码也一定是唯一的 。( )2. 如果想实现并串转换可以选择数据分配器。( )3. 表示逻辑函数的逻辑表达式与真值表是等价的。( )4. 优先编码器的输入请求编码的信号级别一般是下标号大的级别高。( )5. 逻辑函数 已是最简与或表达式。 ( )6. 七段显示译码器数据输入是二进制码。 ( ) 7. 适当提高施密特触发器的回差电压,可以提高它的抗干扰能力。 ( )8. 一个四位数比较器进行数值比

5、较时,只有四位数全部比较完才能产生比较结果。( )9. CMOS门电路的输入端不允许浮空,是因为其输入阻抗很高,容易引起干扰( )。10. 没有专门的数据选择器,一般是用译码器改接的11. 分析组合逻辑电路一定得写出逻辑表达式。 ( )12. 用施密特触发器可以构成多些振荡器。 ( )13. 竞争冒险现象是可以消除的。( )14. 一片8选1数据选择器可以实现二输入函数。( )15. 异或函数与同或函数在逻辑上互为反函数。 ( )三、计算分析题(每题10分)1. 分析如图7316电路,说明功能。图731674LS160功能表输 入输 出 0 × × × ×

6、; × × × ×0000010××1111××××计数110××××××保持11×0×××××保持02. 基于74LS290的异步清零功能设计一个24进制计数器。74LS290功能表输 入输 出10×000001×100100计 数3. 用卡诺图化简逻辑函数4. 用74LS290设计一个9进制计数器,采用反馈清零法。74LS290功能表输 入输 出 10&

7、#215;0000 01×1001 00计 数5. 用卡诺图判别下式是否为最简与或式,如不是,则化简为最简与或式。 6. 用74LS163设计一个85进制加法计数器,要求采用反馈归零法。74LS163功能表输 入输 出 0 × × × × × × ×0000010××1111××××计数110××××××保持11×0×××××保持07.

8、用74LS160,设计一个40进制计数器。74LS160功能表输 入输 出 0 × × × × × × × ×0000010××1111××××计数110××××××保持11×0×××××保持0数字电子技术(第2版) 第一套 A卷答案一、单选题(每题1分)1.B2.B3.B4.C5.B6.D7.D8.C9.C10.C11.D12.A13.

9、D14.A15.B二、判断题(每题1分)1.正确2.错误3.正确4.正确5.错误6.错误7.正确8.错误9.正确10.正确11.错误12.正确13.正确14.正确15.正确三、计算分析题(每题10分)1. 经分析知,片(1)为一个标准的10进制计数器。片(2)从0111开始计数,计满时输出为1001,因此片(2)是3进制计数器。所以两级计数器共同构成进制计数器。2. 先用两片74LS290级连成100进制计数器,采用异步清零方法,S24=00100100,反馈函数为,计数范围是023,连线图如图7330。图73303. 图2518由卡诺图得最简逻辑表达式为: 4. 利用74LS290的反馈清零功能实现9进制计数器。74LS290的清零信号为高电平,即时,才能清零。又9(1001)2。因此如图7319所示。又因为9进制计数器的容量大于5,故应将和相连。连线如图7319所示。图73195. 图2507由卡诺图得最简逻辑表达式为: 6. 74LS163是具有同步置数、同步清零功能的4位2进制加法计数器。经分析,需要两片74LS163级联,计数范围是084,反馈状态从高位到低位依次为(0101 0101)2=(55)16 ,据此画出计数器的逻辑图如图7326所示。图73267. 设计两个

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论