版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、补充w输入缓冲器作为电平转换的接口电路改善输入信号的驱动能力w输出缓冲器驱动大电容(几十、上百pF)MOS集成电路的版图设计举例w输入栅保护电路版图举例输入栅保护电路版图举例w倒相器图形举例w门电路图形举例w版图设计技巧MOS电路输入栅保护的必要性l栅氧化层厚度很薄容易被击穿l栅氧化层的绝缘性能好存储电荷不易漏掉l栅极板的电容量很小l公式5-6,充电过程中击穿栅氧化层l静电荷或高电压会损坏MOS电路ESD(electrostatic Discharge)静电放电损伤l不可恢复的多晶硅栅P衬底输入栅保护电路l特点在正常输入电压时,无电流通过当电压升高但远低于栅击穿电压时就会有电流通过对异常电压进
2、行钳位对浪涌电压迅速响应提供从管子放电的路径l最常用的设计是采用电阻-二级管电路l主要目的防止ESDl原理利用二级管特性输入ESD保护电路CMOS电路的输入栅保护电路l电阻、二极管网络(图5-33)采用P阱制作的扩散电阻Dn1、Dn2二极管,击穿电压约为25伏Dp1、Dp2寄生二极管,击穿电压约为50伏l图5-34(电路图、版图)采用多晶硅条制作电阻,400800正向脉冲电压、负向脉冲电压保护二极管,D1和D2的面积设计为500800m2隔离环起到了抑制锁定效应的作用高速CMOS电路的输入栅保护电路l图5-35多晶硅电阻、磷扩散电阻Dn1和Dn2寄生二极管电路图版图剖面图MOS集成电路的版图设
3、计举例w输入栅保护电路版图举例w倒相器图形举例倒相器图形举例w门电路图形举例门电路图形举例w版图设计技巧倒相器图形举例门电路图形举例l图5-38,注意版图的布局l图5-39,四个晶体管、两个二极管l图5-40,注意P+隔离环MOS集成电路的版图设计举例w输入栅保护电路版图举例w倒相器图形举例w门电路图形举例w版图设计技巧版图设计技巧布局要合理 引出端分布是否便于使用或其他有关电路兼容,是引出端分布是否便于使用或其他有关电路兼容,是否符合管壳引出先排列要求否符合管壳引出先排列要求 特殊要求的单元是否安排合理,如特殊要求的单元是否安排合理,如P阱与阱与P管漏源管漏源P+区离远一些,使区离远一些,使
4、npn下降,抑制下降,抑制Latch-up,尤其是,尤其是输出级更应注意输出级更应注意 布局是否紧凑,以节约芯片面积,一般尽可能将各布局是否紧凑,以节约芯片面积,一般尽可能将各单元设计成方形单元设计成方形 考虑到热场对器件工作的影响,应注意电路温度分考虑到热场对器件工作的影响,应注意电路温度分布是否合理布是否合理单元配置恰当 芯片面积降低芯片面积降低10,管芯成品率,管芯成品率/圆片可提高圆片可提高1520 多用并联形式;少用串联形式。多用并联形式;少用串联形式。为什么?为什么? 大跨导管采用梳状或马蹄形,小跨导管采用大跨导管采用梳状或马蹄形,小跨导管采用条状图形,使图形排列尽可能规整条状图形
5、,使图形排列尽可能规整单元配置恰当 芯片面积降低芯片面积降低10,管芯成品率,管芯成品率/圆片可提高圆片可提高1520 多用并联形式,如或非门;少用串联形式,多用并联形式,如或非门;少用串联形式,如与非门。如与非门。为什么?为什么? 大跨导管采用梳状或马蹄形,小跨导管采用大跨导管采用梳状或马蹄形,小跨导管采用条状图形,使图形排列尽可能规整条状图形,使图形排列尽可能规整布线合理 布线面积往往为其它电路元器件总面积的几倍,在布线面积往往为其它电路元器件总面积的几倍,在多层布线中尤为突出多层布线中尤为突出 扩散条扩散条/多晶硅互连多为垂直方向,金属连线为水平方向,多晶硅互连多为垂直方向,金属连线为水
6、平方向,电源地线采用金属线,与其它金属线平行(图电源地线采用金属线,与其它金属线平行(图5-41) 长线连线用金属长线连线用金属 多晶硅穿过多晶硅穿过AL线下面时,长度尽可能短,以降低寄生电线下面时,长度尽可能短,以降低寄生电容容 注意注意VDD、VSS布线,连线要有适当的宽度(图布线,连线要有适当的宽度(图5-42梳状梳状网络)网络) 容易引起容易引起“串扰串扰”的布线(主要为传送不同信号的连的布线(主要为传送不同信号的连线),一定要远离,不可靠拢平行排列线),一定要远离,不可靠拢平行排列CMOS电路版图设计对布线和接触孔的特殊要求 为抑制为抑制Latch up,要特别注意合理布置电源接触孔
7、,要特别注意合理布置电源接触孔和和VDD引线,减小横向电流密度和横向电阻引线,减小横向电流密度和横向电阻Rs、Rw 采用接衬底的环形采用接衬底的环形VDD布线布线 增多增多VDD、VSS接触孔,加大接触面积,增加连线牢固性接触孔,加大接触面积,增加连线牢固性 对每一个对每一个VDD孔,在相邻阱中配以对应的孔,在相邻阱中配以对应的VSS接触孔,以接触孔,以增加并行电流通路增加并行电流通路 尽量使尽量使VDD、VSS接触孔的长边相互平行接触孔的长边相互平行 接接VDD的孔尽可能离阱近一些的孔尽可能离阱近一些 接接VSS的孔尽可能安排在阱的所有边上的孔尽可能安排在阱的所有边上 尽量不要使多晶硅位于尽
8、量不要使多晶硅位于P+区域上区域上 金属间距应留得较大一些金属间距应留得较大一些双层金属布线时的优化方案 全局电源线、地线和时钟线用第二层金属线全局电源线、地线和时钟线用第二层金属线 电源支线和信号线用第一层金属线(两层金电源支线和信号线用第一层金属线(两层金属之间用通孔(穿孔属之间用通孔(穿孔VIA)连接)连接) 尽可能使两层金属互相垂直,减小交叠部分尽可能使两层金属互相垂直,减小交叠部分的面积的面积小结wIC设计主要流程设计主要流程wMOS集成电路的寄生效应集成电路的寄生效应寄生电阻:可用阻容网络等效(公式寄生电阻:可用阻容网络等效(公式5-1)随着器件电路尺寸按比例不断缩小,由互连系统产
9、生的延迟已不容随着器件电路尺寸按比例不断缩小,由互连系统产生的延迟已不容忽略忽略边际电容效应边际电容效应寄生沟道(场区)防治措施寄生沟道(场区)防治措施寄生双极型晶体管寄生双极型晶体管wLatch-up效应效应pnpn四层结构四层结构等效电路等效电路触发条件和防止措施触发条件和防止措施w主要工艺流程主要工艺流程AL栅栅CMOS工艺(了解)工艺(了解)多晶硅栅多晶硅栅NMOS工艺工艺硅栅硅栅CMOS工艺工艺w P阱阱CMOS工艺流程工艺流程w N阱阱CMOS工艺流程工艺流程w 双阱双阱CMOS工艺流程工艺流程硅局部氧化工艺(硅局部氧化工艺(LOCOS)wMOS集成电路版图设计规则集成电路版图设计
10、规则以为以为单位的设计规则单位的设计规则微米设计规则微米设计规则w版图举例版图举例输入保护电路输入保护电路倒相器、门电路倒相器、门电路总结版图的设计技巧总结版图的设计技巧名词解释wMOS的阈值电压使沟道区源端半导体表面达到强反型所需要的栅压wCMOS的转折电压(阈值电压)反相器的转化电平wEEPROMElectrically Erasable Programmable Rom,利用低能沟道热电子的F-N隧道电流穿过氧化膜进入浮栅的方法来改变阈值电压,从而实现存储器的编程和擦除。MOS PROM从器件结构上分两类:一类是浮栅型,包括浮栅雪崩注入MOS结构(FAMOS)和迭栅MOS结构(SIMOS)和浮栅隧道氧化物结构(FLOT
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 人教版四年级上册数学第四单元《三位数乘两位数》测试卷【培优】
- 2024年广告传媒代理合同
- 北师大版一年级下册数学第四单元 有趣的图形 测试卷含完整答案(各地真题)
- 2024年地方政府与木材厂关于租地使用权转让的详细合同
- 2024卫星遥感影像在农业领域的应用合同
- 2024年度害虫控制合同书
- 浙江省9+1高中联盟2024-2025学年高一上学期期中考试地理试题
- 2024带有期权的地块租赁合同
- 2024年度“践行社会主义核心价值观”主题教育活动合同
- 2024地铁施工空闲用地租赁合同
- 2024年企业数据存储与安全服务合同
- 2022年北京市公务员录用考试《行测》真题及答案解析
- 江苏省泰兴市2024-2025学年高三上学期期中考试语文试题(含答案)
- 家长会教学课件
- 律师事务所律师事务所风险管理手册
- 2024年消防宣传月知识竞赛考试题库500题(含答案)
- 2024年典型事故案例警示教育手册15例
- 高一历史(中外历史纲要上册)期中测试卷及答案
- 20K607 防排烟及暖通防火设计审查与安装
- 一氧化碳中毒培训课件
- 教案(餐巾折花)
评论
0/150
提交评论