10套数字电路复习题(带完整答案)_第1页
10套数字电路复习题(带完整答案)_第2页
10套数字电路复习题(带完整答案)_第3页
10套数字电路复习题(带完整答案)_第4页
10套数字电路复习题(带完整答案)_第5页
已阅读5页,还剩48页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、M a d e b y 遇 见 第一套一选择题 (18 分)1 以下式子中不正确的是 ( )a 1?AAbA A=Ac A B A Bd 1A12 已知 Y AB B AB 下列结果中正确的是 ( )a YAb YBc YABd Y A B3TTL 反相器输入为低电平时其静态输入电流为 ( )a 3mAb 5mAc 1mAd 7mA4 下列说法不正确的是 ( )a集电极开路的门称为 OC 门b三态门输出端有可能出现三种状态 (高阻态、高电平、低电平 )c OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输5 以下错误的是 ( )a数字比较器可以比较数字大小b 实现两

2、个一位二进制数相加的电路叫全加器c 实现两个一位二进制数和来自低位的进位相加的电路叫全加器d编码器可分为普通全加器和优先编码器6 下列描述不正确的是 ( )a触发器具有两种状态 , 当 Q=1 时触发器处于 1 态b时序电路必然存在状态循环c异步时序电路的响应速度要比同步时序电路的响应速度慢d 边沿触发器具有前沿触发和后沿触发两种方式, 能有效克服同步触发器的空翻现象,触发器下一7电路如下图 (图中为下降沿 Jk触发器 ),触发器当前状态 Q3 Q2 Q1为“011 ”,请问时钟作用下 状态为 ( )a“110 ” b“100 ” c“010 ” d “000 ”8 、下列描述不正确的是 (

3、)a 时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。b寄存器只能存储小量数据 , 存储器可存储大量数据 。c主从 JK 触发器主触发器具有一次翻转性d上面描述至少有一个不正确9 下列描述不正确的是 ( )a EEPROM 具有数据长期保存的功能且比 EPROM 使用方便b集成二 十进制计数器和集成二进制计数器均可方便扩展c将移位寄存器首尾相连可构成环形计数器d上面描述至少有一个不正确二判断题(10 分)1TTL 门电路在高电平输入时 ,其输入电流很小 ,74LS 系列每个输入端的输入电流在 40uA 以下( )2三态门输出为高阻时 , 其输出线上电压为高电平 ( )3 超前进

4、位加法器比串行进位加法器速度慢 ( )4 译码器哪个输出信号有效取决于译码器的地址输入信号 ( )5 五进制计数器的有效状态为五个 ( )6 施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持 。( )7 当时序逻辑电路存在无效循环时该电路不能自启动 ()8 RS 触发器 、JK触发器均具有状态翻转功能 ( )9 D/A 的含义是模数转换 ( )10 构成一个 7 进制计数器需要 3 个触发器 ( )三计算题(5 分)如图所示电路在 Vi 0.3V 和 Vi5V 时输出电压 V0分别为多少 ,三极管分别工作于什么区 (放大区 、截止 区 、 饱和区 )。四分析题 (24 分)

5、1分析如图所示电路的逻辑功能 ,写出 Y1、 Y2 的逻辑函数式 ,列出真值表 ,指出电路能完成什么逻辑功 能。2分析下面的电路并回答问题( 1) 写出电路激励方程 、 状态方程 、 输出方程( 2) 画出电路的有效状态图( 3) 当 X=1 时, 该电路具有什么逻辑功能五应用题(43 分)1用卡诺图化简以下逻辑函数 Y ABC ABD ACD C D ABC ACD Y CD A B ABC A CD , 给定约束条件为 ABCD02有一水箱 ,由大、小两台水泵 ML和 M S供水,如图所示 。水箱中设置了 3个水位检测元件 A、B、C。水 面低于检测元件时 ,检测元件给出高电平 ; 水面高

6、于检测元件时 ,检测元件给出低电平 。现要求当水位超过 C 点时水泵停止工作 ;水位低于 C点而高于 B点时 M S单独工作 ;水位低于 B点而高于 A点时 M L单独工作 ;水位 低于 A点时 ML和MS同时工作 。试用 74LS138 加上适当的逻辑门电路控制两台水泵的运行 。74LS138 的逻辑功能表输入输出S1A2A1A00XXXX11111111X1XXX1111111110000011111111000110111111100101101111110011111011111010011110111101011111101110110111111011011111111110CR

7、LD CTP CTT CP D0 D1 D2Q0 Q1 Q2 Q3D374LS161 功能表D2 D3”为“全 1”,LD =0 ,请画出在两个 CP作用( 2) 请用复位法设计一个六进制记数器 (可附加必要的门电路 )4分析右面的电路并回答问题( 1)该电路为单稳态触发器还是无稳( 2)当R=1k 、C=20uF 时,请计算电言计算脉宽 , 对无稳态触发器而言计算周3 74LS161 逻辑符号 及功能表如下(1) 假定 161 当前状态 Q3 Q2 Q1Q0为“0101”D“0 D1 下的状态转换关系 ?态触发器 ?路的相关参数 ( 对单稳态触发器而期)。第一套答案一选择题 (18 分)1

8、c2c3 c4c 5 b6 A7 B8 A9 B二判断题(10 分) ) 7( ) 8( )1( ) 2( )3( )4( )5 ( )69( ) 10( )三计算题解:(1)Vi 0.3V时,三极管截止 ,工作在截止区 ,Vo 5V ;(2)Vi 5V时,三极管导通 ,工作在饱和区 , Vo Vce(max) 0V四、分析题1 Y A D Y B AD AC2、(1)Qn+11=XQ2 Q n+12= Q1Q2 Y=XQ 1 Q2(2)(3)当 X=1 时 ,该电路为三进制计数器五:应用题1 解:(1)由图可以写出表达式 :2)真值表如下ABCABACBCY2Y100000000000100

9、0101010000101011001010100000001101010110110100110111111011(3)判断逻辑功能 : Y2Y1表示输入 1的个数 。2解:(1)输入 A、B、C 按题中设定 ,并设输出M L 1 时 , 开小水泵M L 0 时 , 关小水泵M S 1 时 ,开大水泵M S 1 时 , 关大水泵 ;2)根据题意列出真值表ABCMLMS000000010101001110100101110111113)由真值表化简整理得到(4) 令 A=A,B=B,C=C , 画出电路图( 1)“0101 ” “1111 ”“1111 ”( 2)“0110 ”时复位4、( 1

10、)单稳态(2)20mS第二套一选择题 (18 分)1 下列说法正确的是 ( )a. 2 个 OC 结构与非门线与得到与或非门b. 与门不能做成集电集开路输出结构c. 或门不能做成集电集开路输出结构d. 或非门不能做成集电集开路输出结构2 下列说法正确的是 ( )a. 利用三态门电路只可单向传输b三态门输出端有可能出现三种状态 (高阻态、高电平、低电平 )c.三态门是普通电路的基础上附加控制电路而构成。d.利用三态门电路可实现双向传输3TTL 反相器输入为低电平时其静态输入电流约为( )a 100mAb 5mAc 1mAd 500mA4 下列等式不正确的是 ( )a. ABC = A+ B+ C

11、b. (A+B)(A+C) =A+BCc. A( A B )=A+ Bd. AB+ A C+BC=AB+ A C5 下列等式正确的是 ( )b. AB+ A B =A+ Bd. A A B C = B C)a. A+AB+B=A +Bc. A( AB )=A+ B6 下列描述不正确的是 (a D 触发器具有两个有效状态 ,当 Q=0 时触发器处于 0 态b移位寄存器除具有数据寄存功能外还可构成计数器c主从 JK 触发器的主触发器具有一次翻转性d 边沿触发器具有前沿触发和后沿触发两种方式, 能有效克服同步触发器的空翻现象7电路如下图 (图中为下降沿 Jk触发器 ),触发器当前状态 Q3 Q2 Q

12、1为“110 ”,请问时钟作用下 ,触发器下一状态为 ( )图1a“101 ” b“010 ” c“110 ” d “111 ”8 、下列描述不正确的是 ( )a译码器 、 数据选择器 、EPROM 均可用于实现组合逻辑函数 。b寄存器 、存储器均可用于存储数据 。c将移位寄存器首尾相连可构成环形计数器d上面描述至少有一个不正确9 下列描述不正确的是 ( )a EEPROM 具有数据长期保存的功能且比 EPROM 在数据改写上更方便b 右图所示为由 555 定时器接成的多谐振荡器cDAC的含义是数 -模转换、ADC 的含义是模数转换d 上面描述至少有一个不正确二判断题(9 分)1两个二进制数相

13、加 , 并加上来自高位的进位 , 称为全加 , 所用的电路为全加器 ( )2 在优先编码器电路中允许同时输入 2 个以上的编码信号 ( )3 利用三态门可以实现数据的双向传输 。()4 有些 OC 门能直接驱动小型继电器 。()5构成一个 5 进制计数器需要 5 个触发器 ( )6 RS 触发器 、JK触发器均具有状态翻转功能 ( )7 当时序逻辑电路存在有效循环时该电路能自启动 ( )8 施密特触发器电路具有两个稳态 , 而单稳态触发器电路只具有一个稳态 ( )9 可用 ADC 将麦克风信号转换后送入计算机中处理时 ( )三计算题(8 分)1、在图 1 的反相器电路中 , Vcc=5V,VE

14、E=-10V,Rc=2K ,R1=5.1K ,R2=20K ,三极管的电流放大系数 =30 ,饱和压降 VCE(sat0=0.1V,输入的高低电平分别为 V1H=5V 、 V1L=0V,计算输入高 、低电平时对应的输出电平 。图32已知一个 8位权电阻 DAC 输入的 8位二进制数码用 16进制表示为 40H ,参考电源 UREF=-8V ,取转换比例系数 2RF 为 1。 求转换后的模拟信号由电压 UOR四分析题 (24 分)1 用卡诺图法将下列函数化为最简与或式1)、Y=A B+BC+ A+B+ABC2) 、 Y(A,B,C,D)=(m3, m5, m6, m7 , m10) ,给定的约束

15、条件为m0+ m 1+m2+m 4+m8=02分析下面的电路并回答问题 (触发器为 TTL 系列)图4并用卡洛图法化简为最简4) 写出电路激励方程 、 状态方程 、 输出方程( 5) 画出电路的有效状态图( 6) 该电路具有什么逻辑功能五应用题(41 分)1分析图 5 所示电路 , 写出输出 Z 的逻辑 与或式 。8选 1数据选择器 CC4512 的功能表如下图5A2A1A0Y000D0001D1010D2011D3100D4101D5110D6111D72 3-8 译码器 74LS138 的真值表如下3-8 译码器 74LS138 的真值表序输入输出号ABC00000111111110001

16、0111111200111011111300111101111401011110111501011111011601111111101701111111110请利用 3 8 译码器和若干与或非门设计一个多输出的组合逻辑电路 输出的逻辑式为 :Z1=A C + ABC+A B CZ2= AB+A BCZ3= ABC+ B C +ABCCR LD CTP CTT CP D0 D1 D2D3Q0 Q1 Q2 Q374LS161 功能表几个 CP作用下 ,CO 信号将产生下降沿 ?3 74LS161 逻辑符号 及功能表如下(1) 假定 161 当前状态 Q3 Q2 Q1Q0为“1101”请问在2)请用

17、置数法设计一个七进制记数器 (可附加必要的门电路 ) 并画出状态图555 定时器的功能表UI1UI2RD输出 UOTD 状态4试分析上图所示电路中输入信号UI 的作用并解释电路的工作原理导通2U CC3 CC 2UCC32UCC32 3U CC 3 11UCC313UCC113UCC1UCC32b3导通截止保持4保持6第二套答案答案a 7 D 8D 9 B二判断题9 分)1 2 34 5 6 7 8 9计算题 ( 8 分)饱和 ,答 :VI=0V,B-E 为反电压 ,Ic=0,V0=VCC=5VVI=5V, B-E 为正电压 , 导通后 VBE=0.7V, 计算得 Ib=0.308mAIbs=

18、(5-0.1)/(2*30)=0.082mA.V0=V CE(sat0=0.1V .2 2V四分析题 (24 分)1 用卡诺图法将下列函数化为最简与或式1)、Y=A B+BC+ A+B+ABCP41 13(3)Y= C+ A+ B + C +ABC=12) 、 Y(A,B,C,D)=(m3, m5, m6, m7 , m10) ,给定的约束条件为m0+ m 1+m2+m 4+m8=0P43-20(4) Y= B D + A23(1)3 个CP4输入信号 UI=0 电路不工作 ;输入信号 UI=1 ,多谐振荡器五应用题(41 分)a) 分析图 2 所示电路 ,写出输出 Z 的逻辑函数式 。并用卡

19、洛图法化简为最简与或式 。p182-148选 1数据选择器 CC4512 的功能表如下图2A2A1A0Y000D0001D1010D2011D3100D4101D5110D6111D7答:A2=A,A1=B,A0=C.Z=D( AB C+ ABC+A BC+A BC)+ ABC+ DABC= BD+ ABC +B C Db) 利用 3 8 译码器和若干与或非门设计一个多输出的组合逻辑电路输出的逻辑式为 : P158Z1=A C + ABC+A B CZ2= AB+A BCZ3= ABC+ B C +ABC图 4)序号输入输出ABC00000111111110001011111120011101

20、1111300111101111401011110111501011111011601111111101701111111110(3-8 译码器 74LS138 的真值表 )答:Z1=A C + ABC+A B C= m3+m4+m5+m6Z2= AB+A B C=m2+m3+m5Z3= ABC + B C +ABC =m0+m2+m4+m7 第三套 一选择题 (16 分1已知 Y AB B AB A ,下列结果正确的是 ( )a Y=Ab Y=Bc Y B Ad Y=12已知 A= (1044)10(下标表示进制 ),下列结果正确的是 ( )a A= (10101)2bA=(0A8)16c

21、A=(124)8dA= (2021)53 下列说法不正确的是 ( )a当高电平表示逻辑 0、低电平表示逻辑 1 时称为正逻辑 b三态门输出端有可能出现三种状态 (高阻态、高电平、低电平 ) cOC 门输出端直接连接可以实现正逻辑的线与运算 d集电极开路的门称为 OC 门4 以下错误的是 ( )a数字比较器可以比较数字大小b 半加器可实现两个一位二进制数相加c编码器可分为普通全加器和优先编码器d上面描述至少有一个不正确5 下列描述不正确的是 ( )a 触发器具有两种状态 ,当 Q=1 时触发器处于 1 态b时序电路必然存在状态循环c异步时序电路的响应速度要比同步时序电路的响应速度慢d主从 JK

22、触发器具有一次变化现象6电路如下图 (图中为上升沿 Jk触发器 ),触发器当前状态 Q3 Q2 Q1为“100 ”,请问在时钟作用下 ,触发器下 一状态 (Q3 Q2 Q 1)为( )a“101 ” b“100 ” c“011 ” d “000 ” 7电路如下图 ,已知电路的当前状态 Q3 Q2 Q1 Q0为“1100 ”,74LS191 具有异步置数的逻辑功能 ,请问在时钟LD CT U /D CP D 0 D 1 D2 D3Q0 Q 1 Q2 Q374LS191 功能表0 d0d1 d2d3作用下 ,电路的下一状态 (Q3 Q2 Q1 Q0)为( )a“1100 ” b“1011 ”c“1

23、101 ” d “0000 ”8 下列描述不正确的是 ( )a EEPROM 具有数据长期保存的功能且比 EPROM 在数据改写上更方便bDAC的含义是数 -模转换、ADC 的含义是模数转换c积分型单稳触发器电路只有一个状态d上面描述至少有一个不正确二判断题(9 分)1TTL 输出端为低电平时带拉电流的能力为 5mA( )2TTL、 CMOS 门中未使用的输入端均可悬空 ( )3当决定事件发生的所有条件中任一个 (或几个 )条件成立时 , 这件事件就会发生 ,这种因果关系称为与运 算。()4将代码状态的特点含义 “翻译 ”出来的过程称为译码 。实现译码操作的电路称为译码器 。()5 设计一个

24、3 进制计数器可用 2 个触发器实现 ( )6 移位寄存器除了可以用来存入数码外 ,还可以利用它的移存规律在一定的范围内构成任意模值 n 的计数器 。 所以又称为移存型计数器 ( )7 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现 ( )8 施密特触发器电路具有两个稳态 , 而多谐振荡器电路没有稳态 ( )9 DRAM 需要定期刷新 ,因此 ,在微型计算机中不如 SRAM 应用广泛 ( )三计算题(8 分)1、在如图所示电路中 ,Ucc=5V,UBB=9V,R1=5.1k,R2=15k,Rc=1k ,=40 ,请计算 UI分别为 5V,0.3V 时输出 UO 的大小 ?。2

25、已知一个 8位权电阻 DAC系统的参考电源 UREF= -16V ,转换比例系数 2RF 为1。当输入最大时输出近R似为 16V ,请求当 8位二进制输入数码用 16进制表示为 30H 时的模拟信号输出电压 UO四分析题 (24 分)1分析下面的电路并回答问题(1)写出 Y1、Y3、Y 的输出表达式2)列出输出 Y 的真值表(3)说明电路的逻辑功能2分析下面的电路并回答问题 (触发器为 TTL 系列)(分析时请考虑异步复位信号的作用 ) ( 7) 写出电路激励方程 、 状态方程 、 输出方程( 8) 画出电路的有效状态图 该电路具有什么逻辑功能并说明能否自启动五应用题(43 分)1 请用 74

26、LS138 设计一个三变量的多数表决电路 。具体要求如下1)输入变量 A、B、C 为高电平时表示赞同提案2)当有多数赞同票时提案通过 , 输出高电平74LS138 的逻辑功能及引脚图如下A2A1A0输出0全11全1100 0 0Y0 0 ,其 余为 110Yi mi , 其余为 174LS138 译码器真值表2请用卡诺图化简下面的逻辑函数Y (A B)CD ABC ACDAB+CD=03 74LS161 逻辑符号及功能表如下74LS161 功能表给定约束条件为:.下载可编辑CRLDCTPCTTCP D0 D1 D2 D3Q0 Q1 Q2 Q3( 1)若 161 当前状态 Q3 Q20 0 0

27、0 0Q1Q0为 0111 ,D0 D1 D2 D3 为10 d0d1 d2 d3d0 d1 d2 d3“全 1”,LD =0 并保持 , 请画出在两个 CP作用下1111 正常计数的状态转换关系 ?110 保持(但 C=0)( 2)请用清零法设计一个八进制记数器( 可附1101 保持加必要的门电路 )4 请用 555 定时器实现一个单稳态触发电路 ( 暂态时间为 1S), 555 定时器功能表及引脚图如下555 定时器的功能表第三套答案本大题 8 小题每小题 2 分共 16 分 )1D 2D 3A 4C 5A 6C 7D 8C二(本大题 9小题每小题 1分共 9分)1 2 3 4 5 6 7

28、 8 9 三(本大题 2小题每小题 4分共 8 分)1 结果正确 1 分,步骤正确 3 分, 参考结果如下 :UI=5V , UO0.3VUI=0.3V , UO5V2 结果正确 1 分,步骤正确 3 分, 参考结果如下 :UO=3V四(本大题 2小题每小题 12分共 24 分)真值表ABCY000000110101011110011(1)Y Y2Y3Y4 AABC BABC CABC(4 分)2) 真值表见右表 ,利用摩根定理变换过程如下 (5 分 ):仿真波形如下3)结论(3分)由真值表及仿真波形可看出 ,当电路输入端 A、B、C 不完全相同时 ,电路输出 Y 为“1”;否则,输出 Y 为

29、0”。该电路又称为三变量不一致电路 。2( 1) J1=1nK1=1 ; J2 Q1n n nK 2 Q1 ; J3 Q1Q2nnK 3Q1 Q2.下载可编辑n n n1 n n n n n nY Q3n ; Q1n1 Q1nQn21Q1nQ2nQ1nQ2nQ1nQn2n 1 n n n n n nQ3 Q1Q2Q3 Q1 Q2Q3复位 :nnRD Q3 Q25 分)2)(4分)3)可以自启动的六进制加法计数器五应用题(43 分)1(1)逻辑抽象,求出真值表 ,有:2)变换令 74LS1383 线 -8 线 译 码 器 的 地 址 端 分 别 为ABCY00000010010001111000

30、真值表A2=AA1=B 、A0=C, 则(3)画出电路如下2 Y B AD AC3( 1) 0111 1111 1111(2)电路如右4 电路如右 , 参考参数如下R=230kC=4uF第四套一. 选择题.(每题 2分,共20分. 每小题只有一个答案 )1) 8421BCD 码 100100110100 对应的十进制数是 :( * 知识点 :BCD 码)(A)2356 (B)934 (C)4712 (D)23552) n 个变量可组成多少个最小项 ?( *知识点 : 最小项 )(A)n (B)2n (C)2n (D)2 n-13) 已知函数 F的卡诺图如图 1-1, 试求其最简与或表达式 (*

31、知识点 :卡诺图化简 )4) 如果在时钟脉冲 CP=1 期间 , 由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器 ?(* 知识点 :主从结构触发器的动作特点 ) (A)TTL 主从 (B)边沿 (C)维持阻塞 (D) 同步 RS5) 已知函数,该函数的反函数是 (*知识点 :求反函数 )6) 为构成 1024 4的RAM, 需要多少片 256 1的RAM? ( * 知识点:RAM 的扩展) (A)16 (B)4 (C)8 (D)127) 欲得到一个频率高度稳定的矩形波 , 应采用什么电路 ( *知识点 : 石英晶体多谐振荡器 )(A) 计数器(B)单稳态触发器(C

32、)施密特触发器(D)石英晶体多谐振荡器8) 若将一个频率为 能)10KH Z的矩形波变换成一个 1KHZ的矩形波 , 应采用什么电路 ?(* 知识点 :计数器的分频功(A)T 触发器(B) 十进制计数器(C)环形计数器(D) 施密特触发器9) 一个八位 D/A 转换器的最小输出电压增量为 知识点 : D/A 转换器 )0.02V, 当输入代码为01001100 时, 输出电压 VO为多少伏 ?(*(A)0.76V (B)3.04V (C)1.40V (D)1.52V10) 对于 TTL门电路来说 ,下列各图哪个是正确的 ?( * 知识点 :TTL门电路)二 . 分析题 .1. 逻辑电路及输入端

33、 CP、D 的波形如图 2-1, 设 Q0=Q1=Q2=0(10 分)( * 知识点 : 移位寄存器 ) (1) 试画出在 CP、D 作用下 ,输出端 Q0 、Q1、Q2 的波形 ;(2) 说明电路的逻辑功能 .2. 由 555 定时器构成的单稳态电路如图 2-2, 试回答下列问题 (15 分 )(* 知识点 : 555 定时器 ) (1) 该电路的暂稳态持续时间 two=?(2) 根据 two 的值确定图 2-2 中, 哪个适合作为电路的输入触发信号 , 并画出与其相应的 VC和 VO波形.4脚6脚2脚3脚7脚00导通12/3V CC1/3V CC0导通11/3V CC不变不变12/3V C

34、C2/3V CC1/3V CC1截止555 定时器功能表三 .设计题 :1. 已知函数 , 试用 以下几种组件实现电路(15 分)(* 知识点: 用 MSI 进行组合逻辑电路的设计 )(1) 八选一数据选择器(2) 四线 -十六线译码器和多输入端与非门 .2。试用 JK 触发器设计一个同步时序逻辑电路 , 其状态转换表如表3-1. 要求画出卡诺图 ,求状态方程 、驱动方程 、 画出逻辑电路 图 .(15 分) (* 知识点 : 同步时序电路的设计 )Q2nQ1nX01Q2 n+1 Q1n+1000111010010100100110001表 3-1第四套答案一. 选择题 .(每题 2分,共 2

35、0分. 每小题只有一个答案 )题号34112567890答案BCCABADBDB二1.(1)(2) 右移移位寄存器2.(1)two=1.1RC=36.3 s(2)Vi2 适合作为单稳态电路的输入触发脉冲三 . 设计题1.(1)令 A2=A A1=B A0=C,则 D7=D6=D5=D3=1, D4=D2=D1=D0=0(2)2.卡诺图: 状态方程 : 驱动方程 : 逻辑电路图 :第五套一、填空题(每空 1分,共20 分)1、与非门的逻辑功能为。2、数字信号的特点是在上和 上都是断续变化的 ,其高电平和低电平常用 和来表示 。3、三态门的 “三态 ”指, 和 。4、逻辑代数的三个重要规则是、 、

36、 。5、为了 实 现高 的 频率稳 定度 ,常采 用振荡 器;单稳态 触发器 受 到外触发时进 入 态6、同步 RS触发器中 R、S为电平有效,基本 R、 S触发器中 R、S为 电平有效7、在进行 A/D 转换时 ,常按下面四个步骤进行 ,、 、。二、选择题(每题 1分,共10 分)1、有八个触发器的二进制计数器 ,它们最多有 () 种计数状态A、8; B、16; C、256 ; D、642、下列触发器中上升沿触发的是 ( )。A、主从 RS触发器;B、JK触发器;C、T触发器;D、D 触发器3、下式中与非门表达式为 (), 或门表达式为 ( )。A、Y=A+B;B、Y=AB;C、Y= A B

37、;D、Y= AB4、十二进制加法计数器需要 () 个触发器构成 。A、8;B、16; C、4; D、 35、逻辑电路如右图,函数式为A、F=AB+C ; B、F= AB +C;C、 F= AB C ;D、 F=A+ BC6、逻辑函数 F=AB+BC 的最小项表达式为 ()A、 F=m 2 +m 3+m 6B、F=m 2+m 3+m 7C、 F=m 3+m 6+m 7D、F=m3+m4+m77、74LS138 译码器有 (), 74LS148 编码器有 ()A、 三个输入端 ,三个输出端 ;B、八个输入端 ,八个输出端 ;C、三个输入端 ,八个输出端 ;D、八个输入端 , 三个输出端 。8 、单

38、稳态触发器的输出状态有 ( )A、一个稳态 、 一个暂态B、两个稳态C、只有一个稳态D 、没有稳态三、判断(每题 1 分,共 10 分):1、逻辑变量的取值 ,比 0 大。()2、对于 MOS 门电路多余端可以悬空 。()3、计数器的模是指对输入的计数脉冲的个数 。()4、JK触发器 的输入端 J 悬空,则相当于 J = 0。( )5 、时序电路的输出状态仅与此刻输入变量有关 。()6、RS触发器的输出状态 Q N+1 与原输出状态 Q N 无关。()7、JK触发器的 J=K=1 变成 T 触发器 。()8、各种功能触发器之间可以相互转换 。()9 、优先编码只对优先级别高的信息进行编码 。(

39、)10 、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰 。( )四、数制转化(每题 2 分,共 10 分 ):1、( 11110.11 )2=()102、(100011.011 ) 2=()8 = ()163、(374.51)10=() 8421BCD五、逻辑函数化简 (每题 5 分,共10 分):1、用公式法化简逻辑函数F= A(B+ C ) + A (B +C)+ BCDE+ B C (D+E)F2、用卡诺图法化简逻辑函数F= m(1,3,8,9,10,11 ,14, 15)六、分析电路 :( 每题 10 分,共 20 分)1. 八路数据选择器构成的电路如图所示 , A 2

40、、 A 1 、 A 0 为数据输入端 ,根据图中对 D 0 D 7 的设置 ,写出该电路所实现函数 Y 的表达式 。2. 如图所示为利用 74LS161 的同步置数功能构成的计数器分析(1)当 D3D2D1D0=0000 时为几进制计数器 ?(2)当 D3D2D1D0=0001 时为几进制计数器 ?七、设计电路(共 10 分)为提高报警信号的可靠性 , 在有关部位安置了 3 个同类型的危险报警器 , 只有当 3 个危险 报警器中至少有两个指示危险时 , 才实现关机操作 。试画出具有该功能的逻辑电路 。 第五套答案一、填空题1. 全 1 出 0 ,有 0 出 12. 时间 、幅值 、1、03.

41、高电平 , 低电平 , 高阻状态4. 代入规则 对偶规则 反演规则5. 石英晶体 暂稳态6. 高 低7. 采样 保持 量化 编码二、选择题1. C 2.D 3. D A 4. C 5. A 6.C 7. A 8. A三、判断题1. 2 . 3. 4. 5. 6. 7. 8. 9. 10. 四、数制转化 :1、( 11110.11 )2=( 30.75 )102、(100011.011 ) 2=( 143.3 )8 = ( 63.6 )163、( 374.51 ) 10=( 1101110100.01010001) 8421BCD五、逻辑函数化简 1、F= BC+A C+ A B一、填空(每空

42、1 分,计 20 分)1、触发器有 个稳 态,存储 8 位 二进 制信 息要 个 触发器。2、在 一 个 CP 脉 冲 作 用 下 , 引 起 触 发 器 两 次 或 多 次 翻 转 的 现 象 称 为 触 发 器 的 ,触 发方 式为 式 或 式 的触发器 不会 出现 这种现象 。3、常见 的脉冲产 生电 路有,常见 的脉 冲整 形电路有 、 。4 、 数 字 电 路 按 照 是 否 有 记 忆 功 能 通 常 可 分 为 两 类 :、 。5、TTL 与 非门 电压传输 特性 曲线 分为区 、 区 、区 、 区 。 。6 、寄 存 器 按 照 功 能 不 同 可 分 为 两 类 :寄 存 器

43、和 寄存器 。7、逻辑代数的三个重要规则是 、 、 。8、逻辑函数 F= AB AB AB AB=二、判断题:(每题 1分,共10 分)1、逻辑变量的取值 , 比大。()/2、一个存储单元可存 1 位 2 进制数 。( )3、若两个函数具有不同的真值表 ,则两个逻辑函数必然不相等 。 ( )4、对 MOS 门电路多余端不可以悬空 。( )5、数字电路中用 “1”和“0”分别表示两种状态 ,二者无大小之分 。( )6、JK触发器的输入端 J悬空 ,相当于 J=1。()7 、时序电路的输出状态仅与此刻输入变量有关 。() /8、三态门的三种状态分别为 :高电平 、低电平 、不高不低的电压 。()

44、/9、与非门的逻辑功能是 :有0出1,全1出 0。()10 、施密特触发器能作为幅值鉴别器 。 ( )三、选择题(每题 1分,共10 分)1、对于 MOS 门电路 ,多余端不允许A、悬空B、与有用端并联C、接电源D、接低电平2、一个 8 选 1 多路选择器 , 输入地址有,16 选 1 多路选择器输入地址有 。A、2 位B、3位C、4 位D、8位3. 同 步计 数器和异 步计 数器 比较,同 步计 数器 的显著优 点是。AA.工作速度高 B.触 发器 利用率高 C.电 路简 单 D.不受时钟 CP 控 制。4. 把 一 个 五 进 制 计 数 器 与 一 个 四 进 制 计 数 器 串 联 可

45、 得 到进 制 计 数 器A. 4 B.5 C.9 D.205. 下 列逻 辑电路中 为时 序逻 辑电路的 是。A.变量译码器 B.加法器 C.数 码寄存器D.数 据选 择器 C6、下列逻辑函数表达式中与 F=A B + A B功能相同的是A、 A BB、A BC、A BD、A B7、施密特触发器常用于A、脉冲整形与变换B、定时、延时C、计数D、寄存8、单稳态触发器的输出状态有A、一个稳态 、 一个暂态B、两个稳态D、没有稳态C、只有一个稳态9. 一 位 8421BCD 码计数器 至少 需要个触发器 。BA. 3 B.4 C.5 D.10四、逻辑函数化简 (10 分)1、用公式法化简下列函数F

46、=A(B+ C )+ A ( B +C)+BCDE+ B C (D+E)F2、用卡诺图法化简下列函数F= m (0 ,1,2,3,4,6,7,8,9, 10,11, 14)五、画波形图 (每题 5 分,共 10 分 )1、如图( a )所示逻辑电路 ,已知 CP 为连续脉冲 ,如图( b )所示,试画出 Q 1 , Q 2 的波形。2、已知各逻辑门输入 A 、 B 和输出 F 的波形如下图所示写出 F 的逻辑表达式并画出逻辑电 路。六、综合设计题 (每题 10 分,共 20 分)1 、设计一个故障显示电路 , 要求:( 1) 两台电机同时工作时 F1 灯亮2) 两台电机都有故障时 F2 灯亮(

47、3)其中一台电机有故障时 F3 灯亮 。2、试分析下图为几进制计数器七、数制转换 (10 分))8(1)、( 11110.110 )2=()10=(2)、( 10010011 ) 8421BCD=()10(3)、( 45.378)10=()2八、图( a )是 555 定时器构成的单稳态电路 已知: R = 3.9k , C = 1 F , v i 和 v c 的波形见图 ( b )1. 对应画出 v o 的波形 。2. 估算脉宽 T w 的数值 。第六套答案一、填空题 1. 2 82. 空翻 主从式 边沿式3. 多谐振荡器 单稳态触发器 施密特触发器4. 组合逻辑电路 时序逻辑电路5. 饱和

48、区 转折区 线性区 截止区6、移位 数码7、代入规则 对偶规则 反演规则 8、0二、判断题 :1. 2. 3. 4. 5. 6 7. 8. 9. 10.三、选择题 1.C 2.D 3. A4.A5. C 6.B 7.C 8.D 9.B 10.C四、逻辑函数化简 1.F=BC+ A C + A B2. F= B+ A D +C D + A C五、画波形图 1、.2.(a)F=AB(b) F=A+B六、综合设计题1. 真值表 :ABF1F2F300010010011000111100逻辑表达式 :F1= AB F2= A BF3= A B+A B =A B2. 输出方程:Y= Q1n Q0n驱动方程 :J0=1 K 0 1 J1 Q0n = K1 状态方程: Q0n 1 J0Q0n K0Q0n Q0n 画状态转换表可得状态转换图如图所示 。现态次态输出Y0001001100101101 1 0 0 1 电路为同步四进制计数器七、数制转换 (10 分)(1)、(11110

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论