下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、仅供个人参考for personal use only in study and research; not for commercial use计数器的原理计数器是数字电路中广泛使用的逻辑部件,是时序逻辑电路中最重要的逻辑部件之一。计数器除用于对输入脉冲的个数进行计数外,还可以用于分频、定时、产生节拍脉冲等。计数器按计数脉冲的作用方式分类,有同步计数器和异步计数器;按功能分类, 有加法计数器、减法计数器和既具有加法又有减法的可逆计数器;按计数进制的不同,又可分为二进制计数器、十进制计数器和任意进制计数器。一、计数器的工作原理1、二进制计数器( 1)异步二进制加法计数器图 1 所示为用jk 触
2、发器组成的4 位异步二进制加法计数器逻辑图。图中4 个触发器f0f3 均处于计数工作状态。计数脉冲从最低位触发器f0 的cp 端输入,每输入一个计数脉冲,f0 的状态改变一次。低位触发器的q 端与高位触发器的cp 端相连。每当低位触发器的状态由1 变 0 时,即输出一负跳变脉冲时,高位触发器翻转。各触发器置0 端 rd 并联,作为清0 端,清 0 后,使触发器初态为0000。当第一个计数脉冲 输入后,脉冲后沿使f0 的 q0 由 0 变 1, f1、 f2 、f3 均保持 0 态,计数器的状态为0001;当图 14 位异步二进制加法计数器第二个计数脉冲输入后,q0 由 1 变为 0,但 q0
3、的这个负跳变加至f1 的 cp 端,使 q1 由 0 变为 1,而此时f3、 f2 仍保持 0 状态,计数器的状态为0010 。依此类推,对于f0 来说,每来一个计数脉冲后沿,q0 的状态就改变,而对于f1、f2、f3 来说,则要看前一位输出端q 是否从 1 跳到 0,即后沿到来时,其输出端的状态才改变,否则q1、q2、q3 端的状态同前一个状态一样。这样在第15 个计数脉冲输入后,计数器的状态为1111,第 16 个计数脉冲输入,计数器恢复为0000。由上述分析可知, 一个 4 位二进制加法计数器有24=16 种状态,每经过十六个计数脉冲,计数器的状态就循环一次。通常把计数器的状态数称之为计
4、数器的进制数(或称计数器的模) , 因此, 4 位二进制计数器也可称之为1 位十六进制(模16)计数器。 表 1 所示为 4 位二进制加法计数器的状态表。计数脉冲和各触发器输出端的波形如图2 所示。图 2 直观地反映出最低位触发器q0 在 cp 脉冲后沿触发,而各高位触发器又是在相邻低位触发器输出波形的后沿触发。从图中还可以看出每经过一级触发器,脉冲波形的周期就1增加 1 倍,即频率降低一半,则从q0 引出的脉冲对计数脉冲为两(2 )分频,从q1 引出的2脉冲对计数脉冲为四(2 )分频 ,依此类推,从n 位触发器输出端qn 引出的脉冲对计数脉冲为 2n 分频,因此,计数器可以用于分频电路。对异
5、步二进制加法计数器的特点归纳如下:1) 计数器由若干个计数型触发器所组成,各触发器之间的连接方式取决于触发器的类型。如由脉冲下降沿触发的触发器组成,则进位信号从q 端引出,如用脉冲上升沿触发的触发器构成计数器,则进位信号从q端引出。2) n 个触发器具有2n 个状态,其计数容量(即能记住的最大二进制数)为2n-1。表 14 位异步二进制加法计数器状态表不得用于商业用途q3q2q1q000000010001120010230011340100450101560110670111781000891001910101010111011111211001213110113141110141511111
6、516000016计数脉冲数四位触发器状态对应的十进制数3) 图 1 所示的二进制计数器的cp 脉冲只加到最低位触发器,其他各位触发器则由相邻低位触发器的进位脉冲来触发,因此其状态的变换有先有后,是异步的, 其计数的速度难以提高。图 24 位二进制加法计数器工作波形( 2)同步二进制加法计数器同步二进制计数器是用计数脉冲同时去触发计数器中各触发器的 cp 端,使各触发器的状态变换与计数脉冲同步,不存在各触发器之间的进位传输延迟,因而计数速度高。同步二进制加法计数器与异步二进制加法计数器的状态表和工作波形都相同。 如果计数器是由脉冲下降沿触发的四个 jk 触发器组成,根据表 1 可得出各位触发器
7、的 j、k 端的逻辑关系式。1) 第一位触发器f0,每来一个计数脉冲就翻转一次,故j0=k 0=1;2) 第二位触发器f1,在 q0=1 时,再来一个计数脉冲才翻转,故j1=k 1=q0 ;3) 第三位触发器f2,在 q1=q 0=1 时,再来一个计数脉冲才翻转,故j2=k 2 =q1q0;4) 第四位触发器f3,在 q2=q 1=q 0=1 时,再来一个计数脉冲才翻转,故j3 =k 3=q2q1q0。由上述逻辑关系式可得出图3 所示的4 位同步二进制加法计数器的逻辑图。现分析其工作原理:设触发器初态为0000。在第一个计数脉冲后沿到达时,f0 翻转为1 态,由于此时 f1f3 的 j、k 端
8、均为0,故不翻转,计数器输出为0001 ;在第二个计数脉冲到来前,由于 f1 的 j1=k 1=q 0=1,故在第二个计数脉冲后沿到达时,f0 由 1 翻转为 0,f1 由 0 翻转为 1, 而此时 f2、f3 的 j、k 均为 0,不翻转,计数器输出为0010 ;依此类推,当第十五个计数脉冲后沿到达后,计数器输出为1111 。而第十六个计数脉冲到来,由于各触发器j、k 端均为1,全部翻转为0,故触发器返回初态0000 。图 34 位同步二进制加法计数器( 3)同步二进制可逆计数器组件简介同时兼有加法和减法两种计数功能的计数器称为可逆计数器。中规模集成计数器74ls193 是同步4 位二进制可
9、逆计数器,它同时具有预置数码、加减可逆计数的同步计数功能以及异步清除功能。图 4 所示是它的外形及外引线排列图,功能图 474ls193 外形及外引线排列图表见表 2。当清除端( cr)为高电平时,不管计数脉冲(cpd、cpu)状态如何,所有计数输出( qa qd)均为低电平。 当置入控制 ( ld )为低电平时, qa qd 将随数据输入 ( d 0d 3) 一起变化,而与cpd 和 cpu 无关,即它的预置功能也是异步的。该器件的计数是同步的。当一个计数时钟保持高电平时,另一个计数时钟的上升沿能使qaqd 同时变化。 其中, cpu为加计数时钟输入端,cpd 为减计数时钟输入端。当计数上溢
10、(为9),并且 cpd 为低电平时,加计数进位输出(co)产生一个低电平脉冲;当计数下溢(为0),并且cpu 为低电平时,减计数借位输出(bo)产生一个低电平脉冲。表 274ls193 功能表输入输出crldcpucpdabcdqaqbqcqd1×××××××000000××d 0d 1d 2d 3d0d1d2d3011××××加计数011××××减计数2、十进制计数器十进制计数器也称为二-十进制计数器,它是用4 位二进制数来
11、表示十进制数的每一位数。如前所述,一个4 位二进制数共有十六种状态,若用来表示十进制的10 个状态,需去掉 6 种状态,其方案很多,这个问题就是二-十进制编码,简称bcd 码。最常用的8421 码十进制计数器,它是取4 位二进制数前面的00001001 来表示十进制的09 这 10 个数码, 而去掉后面的10101111 6 个数。图 5 所示为由4 个 jk 触发器组成1 位异步十进制加法计数器逻辑图,计数脉冲从最低位触发器的时钟端加入,4 个触发器的置0 端并联连接。图 58421bcd 码异步十进制加法计数器工作原理:图中3 个触发器f0f2 的各 j、k 端在触发器f3 翻转(即q3=
12、1, q3=0)之前均为 1,处于计数工作状态,因此在第17 个计数脉冲作用期间,触发器的翻转情况与上述图 1 所示的异步二进制加法计数器相同,第7 个计数脉冲作用后,f3f0 的状态为0111。第 8 个计数脉冲输入后,f0 、f1、f2 相继由 1 态变为 0 态,由于 q0 同时加到了f3 的时钟端, 而触发前f3 的两个 j 端均为 1,使 f3 由 0 态变为 1 态,即 4 个觖发器的状态变为1000,此时, q3=1, q3=0,因 q3与 j1 端相连,阻止下一个由f0 来的负脉冲触发f1 使其翻转。第9个计数脉冲作用后,f0 翻转, q0=1,计数状态为1001。当第 10
13、个计数脉冲到来后,f0 翻转, q0 又由 1 变为 0,但 q0 这个负跳变不能使f1 翻转,却能直接去触发f3,由于此时f3 的两个 j 端均为 0,而 k=1 ,使 q3 由 1 变 0,于是使 4 个触发器跳过10101111 6 个状态而复原到初始状态0000 ,向高位触发器送出十进制进位信号,从而完成8421bcd 编码十进制计数过程。十进制加法计数器的波形如图6 所示。图 6异步十进制加法计数器时序图二、计数器应用实例用异步计数器74ls290 实现二 -五-十分频用计数器组成分频器是计数器的基本应用之一。74ls290 是一种比较常用的ttl 电路异步计数器,图7 所示为其简化
14、原理图。其外形及外引线排列见图8 所示。 74ls290 含有两个独立的下降沿触发计数器,清除端和置9 端两触发器共用。若以cpa 为计数输入,qa 为输出,即得到模二计数器(二分频器);若以图 774ls290 简化原理图cpb 为计数输入, qd 为输出,即得到模五计数器(五分频器);模五计数器的输出端由高位到低位依次为qd 、qc 和 qa。 74ls290 也可以接成模十计数器(十分频器),其接法有两种:一种是将 qa 与 cpb 连接,cpa 为计数输入, 输出端顺序为qdqcqbqa 时,执行 8421bcd编码;另一种是qd 和 cpa 连接, cpb 为计数输入,输出高低位顺序
15、为qaqdqcqb 时,执图 874ls290 外形及外引线排列图行 5421bcd 编码, 5421bcd 编码参见表3 两种常用bcd 码中 5421bcd 码。 74ls290 当s9( 1) ·s9( 2) =1 时, 则输出为 1001,完成置 9 功能; 当 r0( 1) ·r0( 2) =1 时,输出为 0000 , 完成置 0 功能;当s9(1)· s9( 2) =0,且 r0( 1) · r0(2)=0 时,执行计数操作。表4 所示为74ls290 的功能表。码型十进制数8421 码5421 码表 3两种常用bcd 码000000000
16、100010001200100010300110011401000100501011000601101001701111010810001011910011100权84215421表 474ls290功能表cpr0( 1)r0( 2)s9( 1)s9( 2)功能×110×置0×11×0置0×××11置90×0×计数0××0计数×00×计数×0×0计数图 9 所示为用一片中规模集成异步计数器74ls290 通过不同的电路连线,可组成对输入脉冲进行二分频、五分频和十分频的分频电路图。对照74ls290 功能表可知,图中计数器处于计数工作状态,计数脉冲由相关时钟端输入,在相应的输出端可得到二、五、十分频信号。其中十分频器的8421bcd 码计数器和5421bcd 码计数器两种连接方式中,十分频信号分别从qd 和 qa 端输出。图 974ls290 组成的分频器实验电路(a) 二分频器(b)五分频器(c) 十分频器( 8421bcd 计数器)(d) 十分频器( 5421bcd 计数器)仅供个人用于学习、研究;不得用于商业用途。for personal use only in s
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 营销渠道管理课程设计
- 竹编研学单元课程设计
- 成本控制制度管理办法(2篇)
- 二零二五年度智慧城市建设合伙经营收益分成合同3篇
- 2025年导购员年终工作总结(2篇)
- 二零二五年度出租车驾驶员权益保障承包协议3篇
- 2025年绿化工作管理制度样本(2篇)
- 课程设计坐标图
- 二零二五年度家庭别墅专业保洁外包服务协议
- 2025年学校卫生室工作计划例文(2篇)
- GB/T 35199-2017土方机械轮胎式装载机技术条件
- GB/T 28591-2012风力等级
- GB/T 14864-2013实心聚乙烯绝缘柔软射频电缆
- 思博安根测仪热凝牙胶尖-说明书
- 信息学奥赛-计算机基础知识(完整版)资料
- 数字信号处理(课件)
- 出院小结模板
- HITACHI (日立)存储操作说明书
- (新版教材)苏教版二年级下册科学全册教案(教学设计)
- 61850基础技术介绍0001
- 电镜基本知识培训
评论
0/150
提交评论