




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、微机第一次作业1、11000110为二进制补码,该数的真值为(B )。a. +58 b. -58 c. -198 d. +198 2、 16个字数据存储区的首址为70A0H:DDF6H,末字单元的物理地址为( C )。a. 7E816H b. 7E7F8H c. 7E814H d. 7E7F6H 3、8位二进制数的原码表示范围为( A )。a. -127 +127 b. 0 255 c. -128 +128 d. -128 +127 4、完整的计算机系统应包括(B )。a. 运算器、控制器、存储器 b. 硬件设备和软件系统 c. 主机和外部设备 d. 主机和应用程序 5、存储字长是指(B )。
2、a. 以上都是 b. 存储单元中二进制代码个数 c. 存储单元的个数 d. 存储单元中二进制代码组合 6、运算器执行两个补码表示的整数加法时,产生溢出的正确叙述为(C )。a. 相加结果的符号位为1则产生溢出 b. 最高位有进位则产生溢出 c. 相加结果的符号位与两同号加数的符号位相反则产生溢出 d. 相加结果的符号位为0则产生溢出 7、堆栈存储器存取数据的方式是(A )。a. 先进后出 b. 都可以 c. 随机存取 d. 先进先出 8、下列数中最小的数是(D )。a. (97)10 b. (62)16 c. (142)8 d. (1011011)2 9、程序计数器PC的作用是(B )。a.
3、保存CPU要访问的内存单元地址 b. 保存将要执行的下一条指令的地址 c. 保存正在执行的一条指令 d. 保存运算器运算结果内容 10、若某CPU具有64GB的寻址能力,则该CPU的地址总线宽度为(A )。a. 36 b. 64 c. 32 d. 24 11、8086系统中,每个逻辑段的最多存储单元数为( D)。a. 1MB b. 256B c. 根据需要而定 d. 64KB 12、在机器数(C )中,零的表示形式是惟一的。a. 原码 b. 反码 c. 补码 d. 原码和反码 13、指令队列具有(B )的作用。a. 暂存指令地址 b. 暂存预取指令 c. 暂存操作数 d. 暂存操作数地址 14
4、、8位二进制数的反码表值范围为( A)。a. -127 +127 b. -128 +127 c. 0 255 d. -128 +128 15、用MB表示存储器容量时,1MB等于(D )。a. 216个字节 b. 210个字节 c. 232个字节 d. 220个字节 16、某补码表示的8位二进制整数由5个1和3个0组成,则其可表示的最小值是 (B )。a. -15 b. -113 c. -120 d. -121 17、MIPS用来描述计算机的运算速度,含义是(A )。a. 每秒执行百万条指令 b. 每秒处理百万个字符 c. 每分钟执行百万条指令 d. 每分钟处理百万个字符 18、8个字节数据存储
5、区的首址为0H:DDF6H,末字节单元的物理地址为(D )。a. 7E714H b. 7E7FEH c. 7E7F6H d. 7E7FDH 19、下列逻辑地址中对应不同的物理地址的是( A)。a. 03E0H:0740H b. 0420H:0140H c. 03C0H:0740H d. 0400H:0340H 20、指令队列工作方式为(A )。a. 先进先出 b. 先进后出 c. 随机存取 d. 都可以 21、8086当前被执行的指令存放在(C )。a. CS:PC b. DS:BX c. CS:IP d. SS:SP 22、8086系统中,一个栈可用的最大存储空间是( C)。a. IMB b
6、. 由SS初值决定 c. 64KB d. 由SP初值决定 23、包含在8086CPU芯片内部的是( C)。a. 输入、输出单元 b. 磁盘驱动器 c. 算术逻辑单元 d. 主存储器单元 24、决定计算机主要性能的是( C)。a. 存储容量 b. 整机功耗 c. 中央处理器 d. 整机价格 25、计算机硬件主要由CPU、内存、I/O设备和(A )组成。a. 三总线 b. 显示器 c. 键盘 d. 运算器 26、8位二进制数的无符号数表值范围为(C )。a. -128 +128 b. -128 +127 c. 0 255 d. -127 +127 27、若二进制数为 010111.101,则该数的
7、十进制表示为(C )。a. 23.5 b. 23.5125 c. 23.625 d. 23.75 28、8086CPU有(D )个8位的通用寄存器。a. 2 b. 16 c. 4 d. 8 29、01000110为二进制补码, 该数的真值为(B)。a. +58 b. +70 c. -70 d. -58 30、8086CPU共有(C )个16位寄存器。a. 8 b. 4 c. 14 d. 10 31、8位二进制数的补码表值范围为( B)。a. 0 255 b. -128 +127 c. -127 +127 d. -128 +128 32、8086中,存储器物理地址形成算法是( A)。a. 段地址
8、左移4位+偏移地址 b. 段地址×10 +偏移地址 c. 段地址×16H+偏移地址 d. 段地址+偏移地址 33、n位二进制数的原码表示范围为(D )。微机第二次作业1、通常所说的32位机是指( D )。a. 寄存器数量为32个 b. 地址总线宽度为32位 c. 存储器单元数据位为32位 d. CPU字长为32位 2、在堆栈内,有效地址为2500H到2505H单元内依次存放10H、20H、30H、40H、50H、60H六个数,已知SP=2502H,执行POP BX指令后,有( A )。a. SP=2504H、BX=4030H b. SP=2504H,BX=3040H c.
9、SP=2502H,BX=1020H d. SP=2500H,BX=2010H 3、下列寻址方式中,需要执行总线周期的为( B )。a. 固定寻址 b. 存储器寻址 c. 寄存器寻址 d. 立即数寻址 4、若寄存器中的数右移1位且无1数移出,则新数值是原数值的( A )。a. 1/2倍 b. 1/4倍 c. 1/8倍 d. 1倍 5、若寄存器中的数左移2位且无溢出,则新数值是原数值的( B )。a. 2倍 b. 4倍 c. 1倍 d. 8倍 6、若要使寄存器AL中的高 4 位不变,低 4 位清0,使用指令( A )。a. AND AL,0F0H b. AND AL,0FH c. OR AL,0F
10、0H d. OR AL,0FH 7、计算机中保护断点和现场应使用( A )。a. 堆栈 b. 中断向量表 c. 寄存器 d. ROM 8、下列指令中,能实现AL寄存器清零的指令有( D )条。CMP AL,AL;SUB AL,AL;XOR AL,AL;MOV AL,0; a. 4 b. 1 c. 2 d. 3 9、下列说法中属于最小工作模式特点的是( C )。a. 需要总线控制器8288 b. 不需要8286收发器 c. CPU提供全部的控制信号 d. 由编程进行模式设定 10、下列指令中,不正确的指令是( D )。a. MOV AX,BX b. MOV AX,CX c. MOV AX,BX
11、d. MOV AX,CX 11、11、下列指令中,正确的指令是( B )。a. MOV DS,1000H b. MOV AX,20H c. MOV AX,CL d. MOV 1000H,BX 12、CPU对存储器访问时,地址线和数据线的有效时间关系为( C )。a. 同时无效 b. 数据线先有效 c. 地址线先有效 d. 同时有效 13、如果指令中的地址码就是操作数的有效地址,那么这种寻址方式称为( C )。a. 寄存器寻址 b. 间接寻址 c. 直接寻址 d. 立即寻址 14、下列指令中,不正确的指令是( A )。a. MOV BX,DI b. MOV DS,AX c. MOV SI+BX,
12、1020H d. MOV 1000H,AL 15、8086CPU中,需要( A )片地址锁存器芯片8282。a. 3 b. 2 c. 1 d. 4 16、8086与外设进行数据交换时,常会在(C )后进入等待周期Tw。a. T1 b. T2 c. T3 d. T4 17、现行数据段位于存储器B0000H到B0FFFH字节单元,则段寄存器DS的内容及该段长度(字节数)分别为( B )a. B000H,00FFH b. B000H,0FFFH c. B000H,1000H d. 0000H,0FFFH 18、8086CPU从功能结构上看,是由( A )组成a. 执行单元和总线接口单元 b. 控制器
13、和运算器 c. 控制器和20位物理地址加法器 d. 控制器,运算器和寄存器 19、8086CPU中,时钟周期、指令周期和总线周期的费时长短的排列是( C )。a. 总线周期指令周期时钟周期 b. 时钟周期总线周期指令周期 c. 指令周期总线周期时钟周期 d. 时钟周期指令周期总线周期 20、从8086存储器中读取奇地址存储的字节需要( B )个总线周期。a. 2 b. 1 c. 3 d. 4 21、汇编源程序文件的扩展名是( D )。a. *OBJ b. *LST c. *EXE d. *ASM 22、在8086的I/O指令中,间接端口寄存器是( D )。a. DI b. SI c. BX d
14、. DX 23、目标程序中将逻辑地址转换成物理地址称为( D )。a. 存储分配 b. 程序移动 c. 地址保护 d. 地址重定位 24、下列说法中属于最大工作模式特点的是( A )。a. 需要总线控制器8288 b. 由编程进行模式设定 c. M/IO引脚可直接引用 d. 适用于单一处理机系统 25、对于指令MOV AX,1000H,( C )描述是正确的。a. 执行结果为. 将1000H送入AX b. 执行结果为. 将1000H单元内容送入AH,将1001H单元内容送入AL c. 执行结果为. 将1000H和1001H单元内容送入AX d. 执行结果为. 将1000H单元内容送入AX 26
15、、下列指令中, 不正确的指令是( C )。a. MOV AL,BX b. MOV AL,BL c. MOV AL,BL d. MOV AL,CL 27、8086 CPU的输入/输出指令的最大直接寻址能力为( C )个端口地址。a. 128 b. 32 c. 256 d. 64 28、关于8086 CPU存储器管理的叙述中,错误的是( A )。a. 每个段的起始地址必须被32整除 b. 段起始地址最低四位必须为0 c. 每个逻辑段最长包含64K字节 d. 8086 CPU采用了存储器分段技术 29、8086 CPU复位后, 下列寄存器的值为( C )。a. CS = FFFFH、IP = FFF
16、FH b. CS = 0000H、IP = 0000H c. CS = FFFFH、IP = 0000H d. CS = 0000H、IP = FFFFH 30、8086 CPU中,需要( A )片数据总线收发器芯片8286。a. 2 b. 16 c. 1 d. 8 31、在8086系统中,用控制线( A )实现对存储器和I/O接口的选择。a. M/IO b. ALE c. RDC. WR 32、下列指令中,不正确的指令是( B )。a. MOV AX,SI b. MOV AX,BX + CX c. MOV AX,BX + SI d. MOV BX+SI,AX 33、指令PUSH BX 中,目
17、的操作数的段寄存器是( A )。a. SS b. CS c. DS d. ES 34、指令MOV AX,BX 中,源操作数的缺省段是( D )。a. ES b. CS c. DS d. SS 35、8086 CPU共有( A )根分时复用总线。a. 21 b. 8 c. 16 d. 20 36、下列指令中,正确的指令是( C )。a. MOV IP,1000H b. MOV BX,1000 c. MOV AX,DATA d. POP AL 37、从8086存储器中读取非规则字需要( C )个总线周期。a. 1 b. 4 c. 2 d. 3 38、设(AX)=1000H,(BX)=2000H,则
18、在执行指令“SUB AX,BX”后,标志位CF和ZF的值分别为( D )。a. 1,1 b. 0,1 c. 0,0 d. 1,0 39、下列说法中,不正确的是( A )。a. 栈底是堆栈地址较小的一端 b. 堆栈操作均以字为单位 c. 栈顶是堆栈操作的唯一出口 d. 入栈操作后,栈顶地址减小 微机第三次作业1、可编程定时/计数器8253内含(A )个独立的计数器。a. 3个 b. 1个 c. 2个 d. 4个 2、CPU主动,外设被动的接口方式为(C )。a. 查询控制方式 b. 中断控制方式 c. A、B、C都不对 d. DMA方式 3、8086 CPU提供的中断类型号有(D )。a. 1个
19、 b. 256个 c. 32个 d. 8个 4、需要进行刷新的存储器是(C )。a. EPROM b. DRAM c. SRAM d. ROM 5、中断号 18H 的中断向量表地址的首址为( A)。a. 60H b. 64H c. 58H d. 62H 6、CPU的I/O传送控制方式中,效率高、实时性强的方式是( D)。a. 同步传送 b. 查询传送 c. 中断传送 d. 无条件传送 7、CPU被动,外设主动的接口方式为(A )。a. 无条件程控方式 b. 中断控制方式 c. A、B、C都不对 d. 查询控制方式 8、8086 若要访问1024个字节端口,需使用(D )根地址线。a. 16 b
20、. 8 c. 4 d. 10 9、下面说法中,正确的是(B )。a. 外设可以直接挂在总线上 b. 接口电路可传递数据信息,状态信息和控制信息 c. 外设品种有限,易于控制 d. 存储器需通过接口电路和CPU相连 10、占用CPU时间最多的数据传送方式是(A )。a. 同步 b. DMA c. 中断 d. 查询 11、输入接口需要(D )。a. 锁存器 b. 计数器 c. 反相器 d. 缓冲器 12、状态信息是通过(B )总线进行传送的。a. 控制 b. 数据 c. 地址 d. 外部 13、下列说法中,正确的是(B )。a. EPROM是不能改写的 b. EPROM可以改写,所以也是一种读写存
21、储器 c. EPROM只能改写一次 d. EPROM可以改写,但不能取代读写存储器 14、下列说法中,错误的是(A )。a. 用1024×4的SRAM芯片组成1KB内存储器,应扩展位线 b. 相对而言,静态RAM比动态RAM的集成度低 c. 存储器芯片的片选控制信号,由CPU片选地址线经译码器产生 d. 用1024×8的SRAM芯片组成2KB存储器,应扩展位线 15、存储器系统中10KB RAM的寻址范围为(A )。a. 0000H03FFH b. 0000H0FFF H c. 0000H4AFFH d. 0000H27FF H 16、RAM 芯片容量为2K×8,
22、其片内地址选择线和数据线分别是(D )。a. A0A11和D0D15 b. A0A15和D0D15 c. A0A11和D0D7 d. A0A10和D0D7 17、DMA控制器能够实现高速数据传送,主要原因是(B )。a. DMA内部采用特殊控制方式 b. 直接由硬件完成 c. 时钟频率高 d. 采用高速芯片 18、8086 CPU响应可屏蔽中断的条件是(D )。a. IF = 0、TF = 0 b. IF = 0、与TF无关 c. IF = 1、TF = 1 d. IF = 1、与TF无关 19、下面叙述中,正确的是(C )。a. ROM在系统工作时即能读也能写 b. 掉电后,RAM中存放的数
23、据不丢失 c. RAM在系统工作时即能读也能写 d. 掉电后,ROM中存放的数据会丢失 20、断电后,存储的资料会丢失的存储器是(A )。a. RAM b. ROM c. 硬盘 d. CD-ROM 21、某SRAM芯片容量为8K×8,组成32KB存储系统所用芯片数为(B )。a. 8片 b. 4片 c. 2片 d. 16片 22、响应NMI请求的必要条件是(D )。a. 无INTR请求 b. IF=1 c. IF=0 d. 一条指令结束 23、CPU的I/O传送控制方式中,传送速度最快的方式为(A )。a. 查询传送 b. 中断传送 c. DMA传送 d. 同步传送 24、从8086
24、RAM地址002CH开始存放四个字节中断向量,对应的中断号是(D )。a. 0CH b. 0AH c. 0DH d. 0BH 25、8086 CPU中,关于存储器的叙述,错误的是(B )。a. 当前正在执行的指令应放在内存中 b. 一次读写操作仅能访问一个存储器单元 c. 内存储器由半导体器件构成 d. 字节是内存的基本编址单位 26、若256KB的SRAM有8条数据线,则它有(B )地址线。a. 20条 b. 18条 c. 8条 d. 256条 27、某I/O接口芯片中的I/O端口地址为0330H033FH,它的片内地址线有(A )。a. 4条 b. 2条 c. 16条 d. 8条 28、8
25、086有一个独立的I/O空间,该空间的范围是(A )。a. 64K b. 10 K c. 1K d. 1024K 29、通常一个外设的状态信息在状态端口内占有(A )位。a. 1 b. 8 c. 2 d. 16 30、当扩充存储容量时,采用(B )的方法a. 地址串联 b. 地址并联 c. 数据线串联 d. 数据线并联 31、输出接口需要(D )。a. 反相器 b. 缓冲器 c. 计数器 d. 锁存器 32、容量为8KB的SRAM的起始地址为2000H,则终止地址为(D )。a. 27FFH b. 3FFFH c. 21FFH d. 23FFH 33、8086 CPU中断优先级顺序为(B )。
26、a. NMI中断、INTR中断、软中断 b. 软中断、NMI中断、INTR中断 c. NMI中断、软中断、INTR中断 d. 软中断、INTR中断、NMI中断 34、采用条件传送方式时,必须要有(D )。a. 中断逻辑 b. 请求信号 c. 类型号 d. 状态端口 35、8086的中断向量表(A )。a. 用于存放中断服务程序入口地址 b. 用于存放中断类型号 c. 是中断服务程序的返回地址 d. 是中断服务程序的入口 36、用容量64K×1的RAM芯片构成1MB的存储器系统需要芯片数为( A )。a. 16 b. 128 c. 64 d. 32 单 选 题(共计35题)1. 若二进
27、制数为 010111.101,则该数的十进制表示为( )。A:23.5 B:23.625 C:23.75 D:23.51252. 11000110为二进制补码,该数的真值为( )。A: +198 B: -198 C: +58 D: -583. 01000110为二进制补码, 该数的真值为( )。A: +70 B: -70 C: +58 D: -584. 8位二进制数的原码表示范围为( )。A:0 255 B:-128 +127 C:-127 +127 D:-128 +1285. n位二进制数的原码表示范围为( )。A: B: C: D:6. 8位二进制数的反码表值范围为( )。 A:0 255
28、 B:-128 +127 C:-127 +127 D:-128 +1287. n位二进制数的反码表示范围为( )。A: B: C: D:8. 8位二进制数的补码表值范围为( )。 A:0 255 B:-128 +127 C:-127 +127 D:-128 +1289. n位二进制数的补码表示范围为( )。A: B: C: D:10. 8位二进制数的无符号数表值范围为( )。 A:0 255 B:-128 +127 C:-127 +127 D:-128 +12811. 决定计算机主要性能的是( )。A:中央处理器 B:整机功耗 C:存储容量 D:整机价格12. MIPS用来描述计算机的运算速度
29、,含义是( )。A:每秒处理百万个字符 B:每分钟处理百万个字符C:每秒执行百万条指令 D:每分钟执行百万条指令13. 完整的计算机系统应包括( )。A:运算器、控制器、存储器 B:主机和应用程序C:主机和外部设备 D:硬件设备和软件系统14. 计算机硬件主要由CPU、内存、I/O设备和( )组成。A:运算器 B:三总线C:显示器 D:键盘15. 包含在8086CPU芯片内部的是( )。A:算术逻辑单元 B:主存储器单元C:输入、输出单元 D:磁盘驱动器16. 在机器数( )中,零的表示形式是惟一的。A:原码B:补码C:反码D:原码和反码17. 程序计数器PC的作用是( )。A:保存将要执行的
30、下一条指令的地址 B:保存CPU要访问的内存单元地址C:保存运算器运算结果内容 D:保存正在执行的一条指令18. 8086当前被执行的指令存放在( )。A:DS:BX B:SS:SPC:CS:PC D:CS:IP19. 运算器执行两个补码表示的整数加法时,产生溢出的正确叙述为( )。A:最高位有进位则产生溢出 B:相加结果的符号位为0则产生溢出C:相加结果的符号位为1则产生溢出D:相加结果的符号位与两同号加数的符号位相反则产生溢出20. 8086中,存储器物理地址形成算法是( )。A:段地址+偏移地址 B:段地址左移4位+偏移地址C:段地址×16H+偏移地址 D:段地址×1
31、0 +偏移地址21. 下列逻辑地址中对应不同的物理地址的是( )。A:0400H:0340H B:0420H:0140HC:03E0H:0740H D:03C0H:0740H22. 存储字长是指( )。A:存储单元中二进制代码组合 B:存储单元中二进制代码个数C:存储单元的个数 D:以上都是23. 8086系统中,每个逻辑段的最多存储单元数为( )。A:1MB B:256B C:64KB D:根据需要而定24. 若某CPU具有64GB的寻址能力,则该CPU的地址总线宽度为( )。A:64 B:36 C:32 D:2425. 下列数中最小的数是( )。A:(1011011)2B:(142)8C:
32、(62)16D:(97)10 26. 指令队列具有( )的作用。A:暂存操作数地址 B:暂存操作数C:暂存指令地址 D:暂存预取指令27. 指令队列工作方式为( )。A:先进先出 B:随机存取 C:先进后出 D:都可以28. 堆栈存储器存取数据的方式是( )。A:先进先出 B:随机存取 C:先进后出 D:都可以29. 8086系统中,一个栈可用的最大存储空间是( )。A:IMB B:64KBC:由SP初值决定 D:由SS初值决定30. 8086CPU有( )个8位的通用寄存器。A:2B:4C:8D:1631. 8086CPU共有( )个16位寄存器。A:4B:8C:10D:14 32. 某补码
33、表示的8位二进制整数由5个1和3个0组成,则其可表示的最小值是 ( )。A:-113B:-15C:-120D:-12133. 16个字数据存储区的首址为70A0H:DDF6H,末字单元的物理地址为( )。 A:7E7F6HB:7E816HC:7E814HD:7E7F8H34. 8个字节数据存储区的首址为70A0H:DDF6H,末字节单元的物理地址为( )。A:7E7F6H B:7E7FEHC:7E714HD:7E7FDH35. 用MB表示存储器容量时,1MB等于( )。 A:210个字节B:216个字节C:220个字节D:232个字节单 选 题(共计40题)1. 8086与外设进行数据交换时,
34、常会在( )后进入等待周期Tw。 A:T1B:T2C:T3D:T42. 下列说法中属于最小工作模式特点的是( )。 A:CPU提供全部的控制信号B:由编程进行模式设定C:不需要8286收发器D:需要总线控制器82883. 下列说法中属于最大工作模式特点的是( )。 A:M/IO引脚可直接引用B:由编程进行模式设定C:需要总线控制器8288D:适用于单一处理机系统4. 8086 CPU中,需要( )片数据总线收发器芯片8286。 A:1 B:2C:8D:165. 8086CPU中,需要( )片地址锁存器芯片8282。 A:1 B:2C:3D:46. 从8086存储器中读取非规则字需要( )个总线
35、周期。 A:1B:2C:4D:37. 从8086存储器中读取奇地址存储的字节需要( )个总线周期。 A:1B:2C:4D:38. 下列说法中,不正确的是( )。 A:堆栈操作均以字为单位B:栈顶是堆栈操作的唯一出口C:栈底是堆栈地址较小的一端D:入栈操作后,栈顶地址减小9. 在8086系统中,用控制线( )实现对存储器和I/O接口的选择。 A:ALEB: RDC:WRD:M/IO10. CPU对存储器访问时,地址线和数据线的有效时间关系为( )。A:同时有效B:地址线先有效C:数据线先有效D:同时无效11. 8086 CPU共有( )根分时复用总线。 A:16 B:20C:8 D:2112.
36、关于8086 CPU存储器管理的叙述中,错误的是( )。A:8086 CPU采用了存储器分段技术B:每个逻辑段最长包含64K字节C:段起始地址最低四位必须为0D:每个段的起始地址必须被32整除13. 现行数据段位于存储器B0000H到B0FFFH字节单元,则段寄存器DS的内容及该段长度(字节数)分别为( )A:B000H,1000H B:0000H,0FFFHC:B000H,0FFFH D:B000H,00FFH14. 目标程序中将逻辑地址转换成物理地址称为( )。A:存储分配B:地址重定位C:地址保护D:程序移动15. 8086CPU中,时钟周期、指令周期和总线周期的费时长短的排列是( )。
37、A:时钟周期指令周期总线周期B:时钟周期总线周期指令周期C:指令周期总线周期时钟周期D:总线周期指令周期时钟周期16. 8086CPU从功能结构上看,是由( )组成A:控制器和运算器B:控制器,运算器和寄存器C:控制器和20位物理地址加法器D:执行单元和总线接口单元17. 计算机中保护断点和现场应使用( )。A:ROMB:堆栈C:寄存器D:中断向量表 18. 下列寻址方式中,需要执行总线周期的为( )。A:固定寻址B:立即数寻址 C:寄存器寻址D:存储器寻址19. 如果指令中的地址码就是操作数的有效地址,那么这种寻址方式称为( )。A:立即寻址B:直接寻址C:间接寻址D:寄存器寻址20. 若寄
38、存器中的数左移2位且无溢出,则新数值是原数值的( )。 A:1倍B:2倍C:4倍D:8倍21. 若寄存器中的数右移1位且无1数移出,则新数值是原数值的( )。 A:1倍B:1/2倍C:1/4倍D:1/8倍22. 若要使寄存器AL中的高 4 位不变,低 4 位清0,使用指令( )。A:AND AL,0FHB:AND AL,0F0HC:OR AL,0FHD:OR AL,0F0H23. 若要使寄存器AL中的高 4 位不变,低 4 位置1,使用指令( )。A:AND AL,0FHB:AND AL,0F0HC:OR AL,0FHD:OR AL,0F0H24. 下列指令中,能实现AL寄存器清零的指令有(
39、)条。CMP AL,AL;SUB AL,AL;XOR AL,AL;MOV AL,0;A:1B:2C:3D:425. 设(AX)=1000H,(BX)=2000H,则在执行指令“SUB AX,BX”后,标志位CF和ZF的值分别为( )。 A:0,0B:0,1C:1,0D:1,126. 8086 CPU的输入/输出指令的最大直接寻址能力为( )个端口地址。A:32B:64C:128D:25627. 在8086的I/O指令中,间接端口寄存器是( )。A:BXB:DXC:SID:DI 28. 对于指令MOV AX,1000H,( )描述是正确的。A:执行结果为:将1
40、000H和1001H单元内容送入AXB:执行结果为:将1000H送入AXC:执行结果为:将1000H单元内容送入AXD:执行结果为:将1000H单元内容送入AH,将1001H单元内容送入AL29. 下列指令中,正确的指令是( )。 A:MOV AX,20HB:MOV DS,1000HC:MOV AX,CLD:MOV 1000H,BX30. 下列指令中,正确的指令是( )。 A:MOV BX,1000B:POP ALC:MOV AX,DATAD:MOV IP,1000H31. 下列指令中,不正确的指令是( )。 A:MOV AX,BXB:MOV AX,BXC:MOV AX,CXD:MOV AX,
41、CX32. 下列指令中, 不正确的指令是( )。 A:MOV AL,BLB:MOV AL,BLC:MOV AL,CLD:MOV AL,BX33. 下列指令中,不正确的指令是( )。 A:MOV BX+SI,AXB:MOV AX,BX + SIC:MOV AX,SID:MOV AX,BX + CX34. 下列指令中,不正确的指令是( )。 A:MOV SI+BX,1020HB:MOV DS,AXC:MOV BX,DID:MOV 1000H,AL35. 指令MOV AX,BX 中,源操作数的缺省段是( )。 A:DSB:ESC:SSD:CS36. 指令PUSH BX 中,目的操作数的段寄存器是(
42、)。 A:DSB:ESC:SSD:CS37. 汇编源程序文件的扩展名是( )。 A:*LSTB:*OBJC:*ASMD:*EXE38. 通常所说的32位机是指( )。A:CPU字长为32位B:寄存器数量为32个C:存储器单元数据位为32位D:地址总线宽度为32位39. 8086 CPU复位后, 下列寄存器的值为( )。 A:CS = 0000H、IP = 0000HB:CS = 0000H、IP = FFFFHC:CS = FFFFH、IP = 0000HD:CS = FFFFH、IP = FFFFH单 选 题(共计36题)40. 下列说法中,正确的是( )。A:EPROM是不能改写的B:EP
43、ROM只能改写一次C:EPROM可以改写,所以也是一种读写存储器D:EPROM可以改写,但不能取代读写存储器41. 下面叙述中,正确的是( )。A:ROM在系统工作时即能读也能写B:RAM在系统工作时即能读也能写C:掉电后,ROM中存放的数据会丢失 D:掉电后,RAM中存放的数据不丢失42. 下面说法中,正确的是( )。A:外设可以直接挂在总线上B:外设品种有限,易于控制C:存储器需通过接口电路和CPU相连D:接口电路可传递数据信息,状态信息和控制信息43. 下列说法中,错误的是( )。A:存储器芯片的片选控制信号,由CPU片选地址线经译码器产生B:用1024×4的SRAM芯片组成1
44、KB内存储器,应扩展位线C:用1024×8的SRAM芯片组成2KB存储器,应扩展位线D:相对而言,静态RAM比动态RAM的集成度低44. 8086 CPU中,关于存储器的叙述,错误的是( )。A:内存储器由半导体器件构成B:当前正在执行的指令应放在内存中C:字节是内存的基本编址单位D:一次读写操作仅能访问一个存储器单元45. 断电后,存储的资料会丢失的存储器是( )。A:RAM B:ROM C:CD-ROMD:硬盘46. 需要进行刷新的存储器是( )。A:ROM B:EPROM C:SRAM D:DRAM47. 当扩充存储容量时,采用( )的方法A:地址串联 B:数据线串联C:地址并联 D:数据线并联48. 若256KB的SRAM有8条数据线,则它有( )地址线。A:8条 B:18条 C:20条D:256条49.
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 语文教育课题:《诗歌意境中的生命哲学教学案》
- 科技体验馆项目可行性研究报告
- 现代物流管理专业能力测试题
- 正式离职与就业解除证明书(7篇)
- 医学影像学诊断技术知识点考点
- 公众参与与无障碍环境提升的互动机制
- 电子商务物流管理与运营知识题库
- 科技行业人才信息统计表
- 生态产品价值提升的关键技术与创新路径
- 人力资源行业招聘与培训成果证明(8篇)
- 2024-2025学年初中英语七年级下册期末考试综合测试卷及参考答案
- 事故隐患内部报告奖励制度
- 国际技术贸易法课件
- 国家开放大学电大本科网络课《数学思想与方法》机考网考形考题库及答案
- 1999年国家《行测》真题
- 借阅档案联系函(借阅其本人档案原件)
- 铝热焊探伤技术总结
- 进度计划横道图及施工进度网络图140天工期
- 尊法、学法、守法、用法分析
- (完整版)钢筋加工棚验算
- 动物生物化学(全套577PPT课件)
评论
0/150
提交评论