数电多功能电子时钟课程设计_第1页
数电多功能电子时钟课程设计_第2页
数电多功能电子时钟课程设计_第3页
数电多功能电子时钟课程设计_第4页
数电多功能电子时钟课程设计_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电子技术课程设计题目名称 多功能电子时钟设 一、设计题目:多功能数字钟电路设计二、设计任务和要求: 1. 以十进制数字形式显示时、分、秒的时间。 2.小时计数器的计时要求为“24翻1”,分钟和秒的时间要求为60进位。 3. 能实现手动快速校时、校分; 4. 具有整点报时功能,报时声响为四低一高,最后一响为整点。 5. 具有定制控制(定小时)的闹钟功能。 6. 画出完整的电路原理图三、题目分析或内容摘要 数字钟是一个简单的时序组合逻辑电路,数字钟的电路系统主要包括时间显示,脉冲产生,报时,闹钟四部分。脉冲产生部分包括振荡器、分频器;时间显示部分包括计数器、译码器、显示器;报时和闹钟部分主要由门电

2、路构成,用来驱动蜂鸣器。与传统的机械钟相比,数字钟具有走时准确,显示直观、无机械传动装置等优点,因而得到了广泛的应用。小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟。四、整体构思或方案选择:数字钟电路系统由主体电路和扩展电路两大部分组成。其中主体电路完成数字钟的基本功能,扩展电路完成数字钟的扩展功能:报时和定时功能。该数字钟系统的工作原理是:振荡器产生稳定的高频脉冲信号,作为数字钟的时间基准,然后经过分频器输出标准秒脉冲。秒计数器满60后向分计数器进位,分计数器满60后向小时计数器进位,小时计数器按照“24翻1”规律计数。计数器的输出分别经译码器送显示器显示。计时

3、出现误差时,可以用校时电路校时、校分。各扩展电路必须在主体电路正常运行的情况下才能进行功能扩展。另外,计时过程要具有报时功能,当时间到达整点前10秒开始,蜂鸣器1秒响1秒停地响5次。报时声响为前四次低最后一高,最后一响为整点。最后设定闹铃功能,即可在整点设置闹铃。五具体实现:1.总体方框图定时器 图1.总体方框图 2.工作原理 (1)振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计 时的准确程度。一般来说振荡器的频率越高,计时精度越高。 (2)分频器电路:分频器电路将32768HZ的高频方波信号经32768()次分 频后得到1Hz的方波信号供秒计数器进行计数。分频器实际上也就是

4、计数器。(3)时间计数器电路:时间计数电路由秒个位和秒十位计数器、分个位和分十位 计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个 位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器 为24进制计数器。(4)译码驱动电路:译码驱动电路将计数器输出的8421BCD码转换为数码管需要 的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。 (5)整点报时电路:一般时钟都应具备整点报时电路功能,即在时间出现整点前数 秒内,数字钟会自动报时,以示提醒.其作用方式是发出连续的或有节奏的音频声 波,较复杂的也可以是实时语音提示。六、各部分定性说明以及定量计算:1振

5、荡器振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度。一般来说振荡器的频率越高,计时精度越高。在这里选用555与RC组成的多谐振荡器,产生频率 f=1kHz的方波信号,则可设计出相应的电路,如图2所示,其中RP可微调振荡器的输出频率f。555由电阻分压器、电压比较器、基本R-S触发器、放电三极管和输出缓冲器5部分组成。555的功能如表1所示。多谐振荡器电路的工作原理如下:接通电源的瞬间,电容C1上的电压不能突变,故TH端的电压小于2/3VCC,TR端的电压小于1/3 VCC,输出端OUT的状态为1,放电三极管T截止,电源VCC经过电阻对电容C充电,VC逐渐上升,电路

6、处在第一个暂稳态。当电容上的电压VC逐渐升高到2/3VCC时,由于TH端和TR端的电压为2/3VCC,使输出端OUT的状态变为0,放电三极管T导通,电容C放电,VC逐渐下降,电路处在第二个暂稳态。当电容上的电压VC下降到1/3VCC时,使输出端OUT的状态从0变为1,放电三极管T截止,电源VCC再次经过电阻对电容C充电,电路返回到第一个暂稳态。如此周而复始地在两个暂稳态这间交替变换,便产生了所需要的矩形脉冲信号输出。表1 555的功能表输入输出VTHVTROUT放电三极管Tdd0导通< VR1< VR21截止< VR1> VR2不变> VR1> VR20导通

7、2分频器 通常,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频。通常实现分频器的电路是计数器电路,一般采用多级二进制计数器来实现。分频器的功能是对振荡器产生的方波信号进行分频外理,一方面形成计时所需的标准秒脉冲信号,另一方面提供数字钟功能扩充时所需的信号,如仿电台报时用的1kHz的高音频信号和500Hz的低音频信号等。如图3所示,选用3片中规模集成电路74LS90可构成分频电路产生所需信号。如图74LS90由四个触发器组成,分为计数器和计数器。R9为异步置位端,R0为异步复位端,A、B为两个时钟输入端,QA、QD为计数器状态输出端。图中,每片为1/1

8、0分频,第1片的QA端输出频率为500Hz的方波信号,QD端输出频率为100Hz的方波信号;第2片的QD端输出频率为10Hz的方波信号;第3片的QD端输出频率为1Hz的方波信号。 3.计数器秒信号经秒计数器、分计数器、时计数器之后,分别得到“秒”个位、十位、“分”个位、十位以及“时”个位、十位的计时输出信号,然后送至译码显示电路,实现用数字显示时、分、秒的要求。“秒”和“分”计数器应为六十进制,而“时”计数器应为二十四进制。采用10进制计数器74LS162来实现时间计数单元的计数功能,其为双2-5-10异步计数器,并且每一计数器均有异步清零端。(1)“分”、“秒”六十进制计数器 “秒”计数器电

9、路与“分”计数器电路都是60进制,它由一级10进制计数器和一级6进制计数器连接构成。如图4.所示由75LS162构成的60进制计数器。首先将两片75LS162设置成十进制加法计数器,将两片计数器并行进位则最大可实现100进制的计数器。现要设计一个60进制的计数器,可利用“反馈清零”的方法实现。当计数器输出“2QD2QC2QB2QA、1QDQCQBQA=0110、0000”时,数字其计数规律为0001585900,通过门电路形成一置数脉冲,使计数器归零。其具体连接图如图4所示。“分”计数与“秒”计数器相同。(2)“时”二十四进制计数器 数字钟的“时”计数器为模24的计数器,其计数规律为00012

10、2230,即当数字钟运行到23时59分59秒时,在下一个秒脉冲作用下,数字钟显示00时00分00秒。同理,M=24<102,应选用2片74LS162,将其连接成模24计数器作为“时”计数器。74LS162串联工作,计数脉冲输入到低位计数器的时钟输入端,而低位计数器的状态输出最高位连接到高一位计数器的时钟端。将计数器的状态输出反馈到清零端,十进制24转换成二进制是 00100100,因此十位的RB与个位的RA、RB用一个与非门串联起来,再将个位和十位的清零端连接到一起,脉冲连接到一起,即得到24进制计数器。其具体连接图如图5所示。4.数码显示电路 译码是编码的相反过程,译码器是将输入的二进

11、制代码翻译成相应的输出信号以表示编码时所赋予原意的电路。译码器是一个多输入、多输出的组合逻辑电路。它的工作是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。在电路中用的译码器是共阴极译码器74LS48,用74LS48把输入的8421BCD码ABCD译成七段输出a-g,再由七段数码管显示相应的数。通常译码器与显示器是配套使用的,在这里选用共阴极发光二极管数码显示器BS202和译码驱动器74LS48配套使用。 七段显示译码器74LS48的输出为高电平有效,即输出为1时,对应字段点亮;输出为0时对应字段熄灭。该译码器能够驱动七段显示器显示16种字形。输入A、B、C和D接收

12、4位二进制码,输出a、b、c、d、e、f和g分别驱动七段显示器的a、b、c、d、e、f和g字段。5校时电路 数字种启动后,每当数字钟显示与实际时间不符进,需要根据标准时间进行校时。校“秒”时,采用等待校时。校“分”、“时”的原理比较简单,采用加速校时。对校时电路的要求是 :在小时校正时不影响分和秒的正常计数 。.在分校正时不影响秒和小时的正常计数 。 校准电路由74LS74 基本RS触发器和“与”门组成,基本RS触发器的功能是产生单脉冲,主要作用是起防抖动作用。未拨动开关K时,“与非”门G2的一个输入端接地,基本RS触发器处于“1”状态,这是数字钟正常工作,“分”进位脉冲能进入“分”计数器。拨

13、动开关K时,“与非”门G1的一个输入端接地,于是基本RS触发器转为“0”状态。秒状态可以直接进入“分”计数器,而“分”进位脉冲被阻止进入,因而能较快地校准分计数器的计数值。校准后,将校正开关恢复原位,数字钟继续进行正常计时工作。6整点报时 本根据要求,电路应在整点前10秒钟内开始整点报时,即当时间在59分50秒到59分59秒期间时,报时电路报时控制信号。当时间在59分50秒到59分59秒期间时,分十位、分个位和秒十位均保持不变,分别为5、9和5,因此可将分计数器十位的QC和Q 个位的Q和Q及秒计数器十位的Q和Q相与,从而产生报时控制信号。选蜂鸣器为电声器件,蜂鸣器是一种压电电声器件,当其两端加

14、上一个直流电压时就会发出鸣叫声(500HZ),且在59秒时鸣叫(1000HZ)。7定时控制定时控制电路要求数字钟在规定的时刻驱动音响电路时行“闹时”,要求时间准确,即信号的开始时间与持续时间必须满足规定的要求。例如要求上午7点59分发出闹时信号,持续时间为1分钟。7点59分对应数字钟的时十位计数器的状态为(QDQCQBQA)H2=0000,时个位计数器的状态为(QDQCQBQA)H1=0111,分十位计数器的状态为(QDQCQBQA)M2=0101,分个位计数器的状态为(QDQCQBQA)M1=1001。若将上述计数器输出为“1”的所有输出端经过与门电路去控制音响电路,可以使音响电路正好在7点

15、59分响,持续1分钟,电路可由74LS00 、74LS03(OC) 、74LS20 芯片实现。 8、所用集成电路器件清单: 计数器74LS162 六只; 74LS90 3只; 74HC48 6只; 数字比较器74HC85 2只; 三极管74LS191 1只; 555定时器 1只;数码显示器BS202 6只, 74LS00 若干; 74LS03(OC) 若干; 74LS20 若干。七、整体电路图八、设计收获、体会和建议:本次数字钟电路设计实验还做到理论联系实际,刚刚学过了数电这门课程,还没完全弄懂某些门电路的原理和用途,在以前的实验中对有些芯片接触比较多,但是把芯片连成一个完整的电路就比较难了。

16、而此次课程设计恰恰提供了一个好机会,让我学到了如何把芯片连接在一起实现模拟各功能,也让我们从实践中加深了对所学知识的理解。在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。这学期数电实验课的最后一个实验就是做的数字钟,所以在计数模块上面有以前的经验,但是实验课的数字中比较简单,要求也比较少,而这次增加了几个比较难的要求,所以查阅了很多资料。设计技术模块时候所用的芯片和实验室用得芯片不一样,但原理一样。比起以前做的实验,这次课程设计增加了校时、定时的功能,有一定的难度,但是通过查找资料和请教其他同学,问题也纷纷解决了。课程设计当中还用到了以前没有用到过的芯片,如74LS20、74LS03。我觉得每次课程设计是一次难得的锻炼机会,让我们能够充分利用所学过的理论知识还有自己的想象的能力,另外还让我们学习查找资料的方法,以及自己处理分析电路,设计电路的能力。我相信是对我的一个很好的提高,补足平日理论学习后实践方面的空白。通过这次课程设计,我又掌握了些元器件的性能。这次设计提高了我理论和实践相结合的能力,增加了把理论用于实践的兴趣,同时也提高了我分析问题和解决问题的能力。没有最好,只有更好。我相信通过这一次的课程设计之后,我以后会更加努力,用严谨的科学态度去面对一切。克服困难,战胜自我,超越自我。上大学不只是学习课本知识,更重

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论