微机(微型计算机技术及应用)选择题及答案(最终版)_第1页
微机(微型计算机技术及应用)选择题及答案(最终版)_第2页
微机(微型计算机技术及应用)选择题及答案(最终版)_第3页
微机(微型计算机技术及应用)选择题及答案(最终版)_第4页
微机(微型计算机技术及应用)选择题及答案(最终版)_第5页
已阅读5页,还剩25页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第1章 微型计算机概述1. 微型计算机的硬件系统包括A .A. 控制器、运算器、存储器和输入输出设备B控制器、主机、键盘和显示器C.主机、电源、CPU和输入输出D CPU键盘、显示器和打印机A.地址总线B、数据总线C、控制总线D以上都不对2. CPU是由_B_组成的。A. 内存储器和控制器C.内存储器和运算器3. 中央处理器英文缩写是B. 控制器和运算器D.内存储器、控制器和运算器A. MPB. CPU C . CU D . ALU4. 微型计算机各部件之间是用 _A_连接起来的。A. 系统总线B. ABC. CBD. DB5. 通常计算机系统中的外围设备是指 _A_A.外存储器、输入设备、输

2、出设备B.外存储器、输入设备C. 外存储器、输出设备D.输入设备、输出设备6. 若把组成计算机中的运算器和控制器集成在一块芯片上成为CA.微型计算机B.单片机C.微处理器D.单板机7. 8086 是_C_A.单片机B.单板机C.微处理器D.微机系统8.将微处理器、内存储器及I/O接口连接起来的总线是C。A.片总线B.外总线C.系统总线D.局部总线9. 微型计算机是以_B为核心部件。A.寄存器 B 微处理器C逻辑部件D 控制部件10. 微型计算机系统以 _C_为主体。A.系统软件B .外部设备C .微型计算机 D .操作系统11. 目前微型机系统上广泛使用的机械式鼠标是一种_A_A.输入设备 B

3、 .输出设备C.输入输出设备 D .显示设备组成之一12. 计算机系统总线中,用于传送读、写信号的是13.不属于微机应用特点的是DA.轻便、功耗低 B.性能可靠C.结构灵活适宜性好D.应用面窄第2章16位和32位微处理器1. 当8086CPU的INTR=“1”时,且中断允许位 IF= “ 1”,贝U CPU完成_C ,响应该中断请求,进行中断处理。A.当前时钟周期 B 当前总线周期 C .当前指令周期 D 下一个指令周期2. CPU的ALU主要完成_D_A.地址指针的变换B.中断管理C.产生各种时序D.算术,逻辑运算及移动操作3. 8086/8088微机处理器的内部(C ),只负责指令的译码和

4、执行 A. ALU B.BIUC.EU D.IEU4. 8086CPU是 _BCPUA. 8 位 B.16 位C.32 位D.64 位5. 8086微处理器中的SS是(C )寄存器。A、代码段B 、数据段C、堆栈段 D 、附加段6. 在读总线周期中,CPU从数据总线上读取数据是在 _B。A. T4状态的下降沿B. T4状态的上升沿C. T3状态的下降沿D. T3状态的上升沿7. 当微处理器发出地址信息后,当A后,通知接口芯片,片选信号CE已稳定,输入口已与数据总线接通,微处理器可以进行操作。A. RD有效,M/IO=LB. RD有效,M/IO=HC. WF有效,M/IO =LD. WF有效,

5、M/IO=H8. 8086采用了地址线与数据线分时复用方式,与此方式有关的控制信号是_B_。A. DENB. ALEC. DT/RD. HLDA9. 8086/8088 管脚 AD15AD0勺意思是( B ).A.系统时钟信号B.地址/数据复用线C.地址锁存信号D.地址/状态复用线M/IO和DT/R必须是_B_C. H, L D. H, H中。10. 8086CPU在进行I/O写操作时,A. L, L B. L, H11. 中断向量表存放在存储器的BA. FFCOOHFFFFFHB. 00000H0003FFHD. EEBFFHFFFFFHC. EECOOHFFFFFH12. 8086/808

6、8的中断是向量中断,其中断服务的入口地址是由_D 供。A 外设中断源B. CPU的中断逻辑电路C. 中断控制器读回中断类型号左移2位D. 中断类型号指向的中断向量表中读出00HC O13. 有一 8086系统的中断向量表,在 0000H: 003CH单元开始依次存放 34H FEH和F0H四个字节,该向量对应的中断类型码和中断服务程序的入口地址分别为A. OEH, 34FEH 00F0H B.0EH , F000H: FE34HC.0FH, F000H: FE34HD.0FH, 00F0H: 34FEH14微型计算机中的运算器,将运算结果的一些特征标志寄存在_D_中。A. SP B . IP

7、C . AXD. FR15. 指令队列的作用_D_A.暂存操作数地址B.暂存操作数C.暂存指令地址D.暂存预取指令16. 8086CPU经过电复位后,执行第一指令的地址是_D_A. FFFFH B . 03FFFH C . 0FFFFHD. FFFF0H17. RESET言号有效后,8086CPU执行的第一条指令地址为 _CA. 00000H B.FFFFFHC.FFFF0H18. 当RESET言号进入高电平状态时,将使A. SSB.DSC.ESD. 0FFFFH8086CPU的 _D_寄存器初始化为 FFFFHD.CSA. 04100H B . 40010H C . 10400HD. 010

8、40H19. 当8086访问存储器0010: 4000单元时,其物理地址为 _A_O20. 8086有两种工作模式,既最小工作模式和最大工作模式,它由A 决定。A. MN/MX* B .HOLD C. INTRD. ALE21. 8086CPU寻址 I/O端口最多使用(D )条地址线。A.8B.10C.12D.1622. 8086微处理器可寻址访问的最大 I/O空间为_BA . 1KB. 64K C . 640K D . 1M23. 8086的内存空间和I/O空间是(A)。A、单独编址的,分别是 1MB和64KBB 、单独编址的,都是 1MBC、统一编址的,都是 64KBD、统一编址的,都是

9、1MB24. CPU响应中断的时间是 _A。A. 条指令程序结束B 外设提出中断C 取指周期结束 D.程序执行结束25. CPU响应INTR引脚上来的中断请求的条件之一是_B_。A. IF=0 B. IF=1C. TF=0D. TF=126. 8086CPJ向应外部中断 NMI和INTR时,相同的必要条件是 _B_.A.允许中断B.当前指令执行结束C.总线空闲D.当前访问内存操作结束27. 断点中断的中断类型码是 C。A. 1B. 2C. 3D. 428. 在PC/XT机中键盘的中断类型码是09H则键盘中断矢量存储在 _B 。A. 36HH 39H B. 24H27H C . 18H21H D

10、 . 18H1BH29. 8086CPU工作在总线请求方式时,会让出_C_。A.地址总线B .数据总线C.地址和数据总线D .地址、数据和控制总线30. 8086CPU在执行IN AL , DX指令时,DX寄存器的内容输出到 _A_上。A.地址总线B .数据总线C .存储器D.寄存器31. CPU在数据线上传输的信息可能是_D_。A.数据 B .状态 C .命令D .以上都是A. 执行DIV时,除数为0或商超出了寄存器范围B. 8086指令系统中的中断指令INT nC. 中断请求线INTRD. 单步执行33. 8086 CPU的NMI引脚上输入的信号是( B )。A、可屏蔽中断请求B、非屏蔽中

11、断请求C、中断响应D、总线请求34. 8086CPU对中断请求响应优先级最低的请求是(C )A. NMI B . INTRC.单步中断 D . INTO35. 在8086CPU的标志寄存器中,控制标志位占(A )C.4 位D.16 位B.随机读写D.后进先出A. 3位B.9位36. 堆栈的工作方式是(D )A.先进先出C.只能读出不能写入37. 8086CPU与慢速的存储器或I/O接口之间,为了使传送速度能匹配,有时需要在C 状态之间插入若干个等待周期TWA. T1 和 T2 B.T2 和 T3C.T3 和 T4 D.随机38. 在读总线周期中,CPU从数据总线上读取数据是在 _D。A. T3

12、状态B. T4状态C. T2状态D. T4状态和前一个状态交界的下降沿39. 8086CPU访问I/O设备,实际上是访问 _A.A.端口 B.接口C.总线D.内存40. 8086/8088读/写总线周期,微处理器是在_C_时刻采样READY言号,以便决 定是否插入Tw .A.T2 B.T3C.T3下降沿 D. T2 上升沿41. 关于8086最大工作模式的特点描述正确的是AA.需要总线控制器8288 B.适用于单一处理机系统C.由编程进行模式设定D.所有控制信号由8086提供42. 8086最小工作模式和最大工作模式的主要差别是A.地址总线的位数不同B.I/O端口数不同C.数据总线位数不同D.

13、单处理器与多处理器的不同43. PC机中地址总线的作用是A.用于选择存储器单元B. 用于选择进行信息传输的设备C.用于给存储器单元和I/O设备接口电路的选择地址D. 以上都不正确44. 8086系统中,用IRET指令结束中断服务程序后,标志IF的值是 CA.肯定等于1B.肯定等于0C.不确定D. 按设置,可以是1或者45.执行8086的IRET中断返回指令后,将从堆栈中弹出C节数据,存入相应的寄存器A. 2 个 B. 4C. 6 个D. 8 个46. 8086的中断向量表中存放的是A.中断类型号B.中断服务程序入口地址C.断点地址D.中断向量地址47.为了可以实现中断嵌套,在8086系统的中断

14、服务程序中,需要写一条_D_。A. CLC 指令 B. STC指令C. CLI 指令 D. STI指令(开中断个中断响应周期。48. 8086/88CPU在响应中断时要执行 (B )A.1 个 B.2 个 C.3 个 D.449. 以下和中断有关的操作中,必须由CPU自动完成的是_A_O .A.保存断点地址 B. 恢复断点地址C. 保存断点地址和恢复断点地址D. 保存断点地址,恢复断点地址和保存标志寄存器50. 中断系统可以实现 中断嵌套,其最主要的原因是 CA.通过堆栈保护断点B.可以通过指令来开中断C.具有中断优先级管理机制D.使用硬件中断控制器51. 在8086系统中,一个中断类型号为

15、0DBH的中断服务子程序入口地址是8100H:1234H,这个地址在中断向量表中连续4个存储单元存放的内容依次为 CA.81H,00H,12H,34HB.00H,81H,34H,12HC. 34H,12H,00H,81HD.12H,34H,81H,00H52. 8086的以下各种中断中,需要硬件提供中断类型号 的只有_D_A.INTOBNT nC. NMIDNTR53. 对于8086的软件中断,以下说法中正确的是 _D_。A. 所有软件中断的优先级都是相同的B. 所有软件中断的优先级都可以任意设置C. 优先级有差别,可以调整D. 优先级有差别,不可以调整54. 下列哪些不是80386的工作方式

16、(C )。A、实方式 B 、保护方式C、流水式 D虚拟8086方式第4章存储器1. 某计算机的主存为 3KB则内存地址寄存器需C位就足够了。A. 10 B . 11C. 12 (4k=2*12)D.132. 8086CPU系统主存储器以 A为单位编址.A.字节 B.字C.双字D.八字节3. 计算机的内存可采用_A_OA. RAM和 ROM B . RAM4. EPROI是指 _C_A .只读存储器C.可檫除可编程的只读存储器5. 可编程的只读存储器_A_A.不一定是可改写的C. 一定是不可改写的C. ROMD.磁盘B. 可编程的只读存储器D.电可檫除只读存储器B. 定是可改写的6. 下面的说法

17、中,_C是正确的。A. EPROM是不能改写的B. EPROM是可改写的,所以也是一种读写存储器C. EPROM可擦除只读)是可改写的,但它不能作为读写存储器D. EPROM只能写一次7. 主存和CPU之间增加高速缓存的目的是AA. 解决CPU和主存之间的速度匹配问题B. 扩大主存容量C. 既扩大主存容量,又提高存取速度8. PROM存储器是指_B_ (可擦除只读)A.可以读写的存储器B.可以由用户一次性写入的存储器C. 可以由用户反复多次写入的存储器D.用户不能写入的存储器9. 某DRAM芯片,其存储容量为 512K (2*19 )X8位,该芯片的地址线和数据线数目为(D )。A、8, 51

18、2 B 、512,8 C 、18, 8 D、19,810. 使用256KBX4的存储器芯片组成1MB的存储器系统,其地址线至少需要AA. 20 条(2*20) B . 16 条C. 24 条D. 12 条11. 存储器是计算机系统中记忆设备,它主要用来_CA.存放数据B.存放程序C.存放数据和程序D .存放微程12. 采用高速缓存的目的是(C )A.提高主存速度B.提高总线传输率C. 使CPU全速运行D.扩大可寻址空间13. 连续启动两次叫_DA.存取时间 B.读周期 C.写周期 D.存取周期14. 连接到64000h-6FFFFh地址范围上的存储器是用8kX 8RAM芯片构成的,该芯片要_B

19、_片。A.8片B.6片C.10 片D.12 片4.25.26.巳知DRAM2118芯片容量为16KX 1位,若组成64KB的系统存储器,则组成的芯片组数和每个芯片组的芯片数为 (D )A.2 和 8 B. 1 和 16C.4 和 16D.4( 4*16=64 )和8 ( 2*8)某存储器芯片有地址线13( 2*13=8k )根,数据线8根,该存储器芯片的存储容量为(C )。A.15KX 8 B.32K X 256C.8KX8D 32KX 8对存储器访问时,地址线有效和数据线有效的时间关系应该是_C_A.数据线较先有效B. 二者同时有效C.

20、地址线较先有效D.同时高电平以下哪个器件的存取速度最快?( A )A) CPU 寄存器 B) Cache C)主存储器D) 辅助存储器某一 SRAM芯片的容量是512BX8位,除电源和接地线外,该芯片的其他引脚最少应为(D ) 根。D.19A.25B.23C.21下列说法中正确的是(C )。A) 1KB=220BB ) 1TB=220BC)1mb=20bd ) 1Gb=20b有一 SRAM芯片,地址线为A0A15数据线为D0D7则该芯片的存储容量为A.8KB B.16KB C.32KBD.64KB (2*16)存储器在计算机中的主要作用是(C )A.只存放程序B.只存放数据C.存放程序和数据D

21、.只存放指令代码段式虚拟存储管理方式是将用户程序按(A)分为若干段A.逻辑结构B.模块 C.划分 D. 虚拟结构综合段式和页式虚拟存储器的优点,许多微机用( B )虚拟存储管理方式。A.程序 B.段页式 C.分段 D.页划分如果把未用高位地址的 一部分进行译码产生片选信号这种方法称为(C ) 法.A.全译码法 B.线选法 C.部分译码主存容量为1MB划分成2048页,每页(D )。A.64BB.128BC.256BD.512B27. CPU访问主存储器时,先到Cache中访问,若 找到所要的内容称(C ).A.局部 B.不命中 C.命中 D.替换28. 某种函数把主存地址映射到Cache中定位

22、,称做(DA.直接映象B. 全相联映象 C. 组织联映象D.地址映象地址映象,这样方式称为(B)。A.直接映象B.全相联映象C.组织联映象D.地址映象31.以下哪个不是产生存储器片选信号的方法().A.线选法 B.部分译码法C.全译码法D.字节扩充法29. 每个主存地址映射到Cache中一个指定地址 方式称做A.直接映象B.全相联映象C.组织联映象 D.30. 主存的每一个而可以映射到CACHE勺任何一个页位置32. 存放的信息不会因断电而丢失,又可以称为(A.非易失性存储器B.随机存取存储器C.只读存储器D.半导体存储器第5章 微型计算机和外设的数据传输1. 通常外设接口中,往往有 C_端口

23、才能满足和协调外设工作要求。A.数据B .数据、控制C.数据、控制、状态D .控制、缓冲2. 在主机与外围设备进行数据交换时,为解决两者之间的同步与协调、数据格式转换等问题,必须要引入_C.A.数据缓冲寄存器B. I /0总线C. I/O接口D.串并移位器3. CPU与 I/O设备间传送的信号有(D)A.控制信息B.状态信息C.数据信息D.以上三种都有4. 微处理器从启动外设直到外设就绪的时间间隔内,一直执行主程序直到外设要求服务时才终止。此种传送方式是_D_A. DMA B.无条件C.查询D.中断5. 采用条件传送方式时,必须要有_C。A.中断逻辑B.请求信号C.状态端口D.类型号6. I/

24、O与主机信息的交换采用中断方式的特点是_B_A . CPU与设备串行工作,传送与主程序串行工B. CPU与设备并行工作,传送与主程序串行工作C. CPU与设备并行工作,传送与主程序并行工作7. I/O与主机信息的交换采用DMA方式的特点是_CA. CPU与设备串行工作,传送与程序串行工作B. CPU与设备并行工作,传送与主程序串行工作C. CPU与设备并行工作,传送与主程序并行工作D. 以上说法都不对8. 当采用_A_输入操作情况时,除非计算机等待,否则 无法传送数据给计算机A.程序查询方式B .中断方式C. DMA方式9. 在查询方式下输入/输出时,在I/O接口中设有 A,通过它来确定I/O

25、设备是否准备好(条件)。A.状态寄存器B 数据寄存器C 控制寄存器10. 对于开关型设备 的控制,适合采用的I/O传送方式是(A )。A.无条件 B. 查询 C. 中断 D.DMA11. 在下述几种输入/输出中,比较适宜使 用DMA专送方式 的是_C_A.磁盘输入输出操作B.字符打印机操作C.快速而大量的数据采集D.数据量少而频繁的数据传送12. CPU与外设间数据传送的控制方式有 (D )A.中断方式B.程序控制方式C.DMA方式D.以上三种都是13. 在查询传送方式,CPU要对外设进行读出或写入操作前,必须先对外设_B_。A.发控制命令B.进行状态检测14. 在计算机与外设之间传送数据时,

26、占用CPU时间最长的传送方式是(A )。A.查询B.中断 C.DMA D.IO处理机15. 采用中断方式为外部设备服务的 优点包括_C.A. 提供可靠的数据传输服务和简化硬件接口B. 提高CPU的效率和提供可靠的数据传输服务C. 提高CPU的效率和加强实时处理能力D. 加强实时处理能力和简化硬件接口16. 地址译码器的输出 一般可为接口的(A )信号。A.片选 B .数据输入C .地址 D .控制第6章 串并行通信和接口技术1. 8255A A组工作于方式2, B组工作于方式1, B 口输入,设计工作方式选择控制字为_A_。A. 11000110BB. 00000110BC. 10010000

27、BD. 10000110B2. 数据发送时,每个数据的移位输出是在TXC D实现的。A.高电平 B.低电平C.上升沿D.下降沿3. 异步通信中下一个字符开始,必须以高电压变成低电压的A作为标志。A.下降沿B.低电平C.负脉冲D.正脉冲4. 8251A的C/D、RD WR CS为 A表示微处理器向 8251A输出数据。(P207)A. 0100B.0010C.0110D.01015. 若8251A的C/D、RD、WR CS为_A_表示处于 高阻状态。A. 1110 B. 1010 (状态) C . 1100(控制) D . 10006. 8251A的C/D、RD WR CS为_A_表示微处理器读

28、 8251A输入的数据。A. 0010(入)B.1010C.0011D.01117. 常用总线RS 232C是属于 C总线。A.片总线B.内总线C.外总线D.地址总线8. 设8225A组工作方式1 , B组工作方式1, A 口输出,B 口输入,设计工作方式选择字为_C_。(221)A. 10110110BB. 00110110BC. 10100110BD. 10100100B9. 8255A的PA口工作在方式 2, PB 口工作在方式 1时,其PC端口 _C_。A用作两个4位I/O端口 B部分引脚作联络,部分引脚作I/OC全部引脚均作联络信号D 作8位I/O端口,引脚都为I/O线10. 串行异

29、步通信的实现,必须作到 _C。A. 通信双方有同步时钟的传送,以实现同步B. 块数据传送结束时,用循环冗余校验码进行校验C. 以字符为传送信息的单位,按约定配上起始位、停止位和校验位D. 块与块间用同步字符01111110隔开11. RS-232C标准的电气特性规定逻辑“ 0”电平为 _D.A. 00.4V B. 00.8VC. -3V-15VD. +3V+15VC.20KHZD. 1MHzTE、OE PE标志,复位许接收和发12. 若使8251A工作于内部同步,内部不复位,出现送,正常工作条件下,其命令指令字为_A_O (211b)A. 10010111B B. 11110111B C .

30、00111011B D . 01110111B13. 输入控制发送器数据速率的时钟TXC频率可以是数据传送波特率的 _A_倍。A . 1、16、64 B1、32、64C. 16、 32、 64 D. 16、 64、 12814. 8255的C 一般用作控制或状态信息传输。A.端口 A B.端口 BC.端口 CD.端口 C的上半部分15. 在可编程通信接口电路 Intel 8251的接口信号中,有同 CPU接口的,有同外部装置接口。下面四个信号中,哪个不是同CPU接 口的? _B_A. CLK B.(外设)RxD (208) C . DB D . TxRDY16. 若传送率为1200 ,波特率因

31、子n=16,则收、发时钟(RxC.TxC)的频率为(B)A. 2400HzB.19.2KHZ17. 8255A中即可以作数据输入、输出端口,又可提供控制信息、状态信号的端口是( C)A.B 口B.A 口C.C 口D.以上三个端口均可以18. 8251A的方式控制字(即模式字)的作用是 (D)A.决定8251的数据格式B.决定8251的数据格式和传送方向C. 决定8251何时收发D.以上都不对19. 设串行异步通信的数据格式是:1位停止位,7位数据位,1位校验位,1位起始位,若传输率为2400位/秒,则每秒传输的最大字符个数为(D )A.10 个B.110 个C.120 个D.240 个20.

32、当8255A工作在方式1输出时,通知外设将数据取走的信号是(C )A.ACK B.INTEC.OBF D.IBF21. 在数据传输率相同的情况下,同步传输率高于异步传输速率的原因是(A )A.附加的冗余信息量少B.发生错误的概率小C.字符或组成传送,间隔少D.由于采用CRC循环码校验22. 异步传送中,CPU了解8251A是否接收好一个字符数据 的方法是(D )A. CPU响应8251A的中断请求B. CPU通过查询请求信号 RTSC. CPU通过程序查询RxD接收线状态D. CPU通过程序查询RxRDY言号状态23. 8255A 引脚信号 Wf=O, CS =0,A1=1,A0=1 时,表示

33、(B )A.CPU向数据口写数据C.CPU读 8255A 控制口24. 8255A在方式0工作时,端口B. CPU向控制口送控制字D. 无效操作A、B和C的输入输出可以有 C种组合。25. 8255A能实现双向传送功能的工作方式为_0_。A. 4B. 8C. 16D. 6.3.A4.5.A.方式0 B.方式1C.方式2D.方式38255有三种工作方式一一方式0、方式1和方式2,方式2能用于(A )A.端口 A B.端口 B C. 端口 C D. 端口 A B C都可以异步方式下,方式指令字的D1D0为01,若收发的时钟TXG RXC为4800HZ则输入、输出

34、数据速率为_B_波特。A. 300B.4800C.2400D. 3000当方式指令字的D1D0=1QTXCRXC的频率为19.2KHZ,则相应产生的异步数据率为_B_波特。A. 2400B.1200C.4500D. 3600异步串行通信中的 波特率是指(D)。A、每秒钟传送的字符数B、每秒钟传送的字节数C、每秒钟传送的字数D每秒钟传送的二进制位数数据传输率与传输距离成 _D_。A.相等 B.不相等C.正比D.反比第7章中断控制器8259A要求无论采用何种触发方式,中断请求信号的高电平状态保持到CA 第二个中断响应信号INTA有效后B. 第二个中断响应信号 INTA有效之前C. 第一个中断响应信

35、号 INTA有效之后D. 第一个中断响应信号 INTA有效之前普通结束EOI命令用于_A_方式中的中断结束。A.完全嵌套 B 自动循环C.特殊循环D.特殊屏蔽在正常EOI方式下中断结束命令是清除 (B )中的某一位。.IRR B.ISR C.IMR D.程序状态字初始化时8259A没有优先管理方式编辑时,由8259A自动进入_B_方式。A.自动循环 B 完全嵌套 C 单字节D.特殊屏蔽8259A 中 IRR是(A )A、中断请求寄存器C优先级分析器6. 8259A 中 IMR是(DA、中断请求寄存器C优先级分析器7. 8259A 中 ISR 是(BA、中断请求寄存器C优先级分析器8. 8259

36、A 中 PR是(CA、中断请求寄存器C优先级分析器9.8259的OCW中断屏蔽字A.可允许多次 BC.在ICW之前 DB 、中断服务寄存器D、中断屏蔽寄存器)B 、中断服务寄存器D、中断屏蔽寄存器)B 、中断服务寄存器D、中断屏蔽寄存器)B 、中断服务寄存器D、中断屏蔽寄存器_A_设置。.只允许一次仅屏蔽某中断源时10. INT 8259中断屏蔽寄存储器的作用是 (B )。A.禁止CPU响应外设的中断请求B.禁止外设向CPU发中断请求C.禁止软中断请求D.禁止NMI中断请求11. 要仅禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字OCW应为(D )A. 80H B . 28H C .

37、 E8HD . 01H12. 若8259A工作在优先级自动循环方式,则 优先权最高的中断源是 _B_。A. IRQ3 B. IRQ5C. IRQ0IRQ4的中断请求被响应并且服务完毕后,D. IRQ413. PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ5的中断类型P.曰号疋A. 70HB. 73HC. 75HD. 77H14. PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ5的中断矢量存储的地址是 DA. 75H B . 280HC. 300HD. 1D4H15. 3片8259A级联起来,可管理 _D_级中断。A. 24

38、B. 22C. 20D. 1616.要管理64级可屏蔽中断,需要级联的8259A芯片数为(D)0.21.22.A.4片C.10 片一个8259可提A. 1B.8D.9B个中断类型号B. 8C. 16D. 64以下说法正确的是B 。A.在级联的方式下,可以在主片采用中断自动结束方式B. 在电平触发方式中,中断请求信号必须在得到响应后及时撤销C. 在级联的方式下,主片可以不设置ICW3但从片必须设置D. 中断服务子程序发出中断结束命令,马上返回断点在中断方式下,外设数据输入到内存的路径是A.外设t数据总线t内存C.外设t cput dmat内存不是中断请求的引入方式的是(B.外

39、设t数据总线t CPUT内存D.外设t I / o接口t CPUT内存D )。A、电平触发B 、边沿触发方式C、查询方式D、手动方式不是中断结束方式的是(BA、自动结束中断方式C、特殊结束中断方式不是中断优先级设置方式的是(A、优先级随机循环方式C、优先级自动循环方式随机结束中断方式普通结束中断方式特殊全嵌套方式全嵌套方式第8章DMA空制器1. 用DMA方式传送数据时,是由 _D 制的。A. CPUB.软件C. CPU软件D. DMAS制器A. CPU与外围设备B .主存与外围设备2. In tel 8237有_C个完全独立的 DMA通道。A. 1 B . 2 C . 4 D . 83. 82

40、37A的内部结构中没有(A )A、外寄存器B 、4个独立的DMA!道C控制逻辑单元D 、缓冲器4.8237A中每个通道都没有以下那个功能(B )A、级联传送B 、数据块传送请求传送D 、字节传送5.8237A 中 DB7DB(是A、分时复用的三态数据/地址线、三态输出地址线双向三态地址线、控制线6.8237A 中 A7A4是(A、分时复用的三态数据/地址线、三态输出地址线双向三态地址线、控制线7.8237A 中 A3A0是(A、分时复用的三态数据/地址线、三态输出地址线、控制线双向三态地址线8.在DMA方式下,外设数据输入到内存的路径是(B )A.外设t CPU DMA&内存B.外设宀DMAG

41、内存C.外设t存储器D.外设t数据总线t存储器9. 在DMA传送过程中完成数据传送功能是由( C )。A. CPU执行从存储器读出的指令B. CPU直接控制外部设备与存储器C. DMA(执行从存储器读出的指令D. 外部设备中的控制部件直接控制E. DMAC勺硬件直接控制10. 在采用DMA方式的I/O系统中,其基本思想是在以下部件或设备之间建立直接的数 据通路,这指的是(B )。C.外设与外设 D . CPU与主存11. 在DMA方式下,CPU与总线的关系是_B.A.只能控制地址总线B. 相互成隔离状态C. 只能控制数据线D. 相互成短接状态第9章计时器/定时器1. 8253-5哪种工作方式能产生 连续方波 输出_D。A.方式0B.方式1C.方式2D.方式32. 8253_5工作于方式1时,当门控信号上升沿到来后的 旦时刻,门控信号OUT变成低 电平。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论