数字电路试题汇总_第1页
数字电路试题汇总_第2页
数字电路试题汇总_第3页
数字电路试题汇总_第4页
数字电路试题汇总_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、逻辑门电路(158)、填空题3.14. 3. 1.1. 与门是反向逻辑门。(X )2. 或非门是反向逻辑门。(V )3. 当一个逻辑门被禁止时,它被激活,允许将一个信号传到输出端。(X )4. 当一个二输入与门被一个输入端的逻辑0信号禁止时,它的另一个输入端 将成为无关输入。(V )5. 逻辑门对与门而言是一个禁止信号6. 逻辑门对与门而言是一个使能信号7. 对于一个二输入或非门而言,如果A=0, B=1 ,则输出电平应该是输入逻辑08. 数字电路中的三极管在()区只是一种过渡状态。放大区9. 影响二极管开关速度的主要因素是由于()时间的存在。PN结内部结电容10. 正逻辑或门可以是负逻辑()

2、门电路。与11. 在数字电路中,晶体三极管工作在()状态。开关12. 正逻辑的约定是高电平为0 ,低电平为1。( X )A. I BICS/C. IbIc13. 用双极性三极管组成开关电路其饱和工作状态的条件是(A ) oB. Vbe 0.6VD. I B I ceo14. 在数字电路中,高电平代表逻辑“ 1 ”状态,低电平代表逻辑“ 01 5.与条件语句中至少需要()个条件。216. 或 条 件 语 句 中 至 少 需 要 ( ) 个 条 件 。 217. 4 输 入 与 门 有 ( ) 种 可 能 的 输 入 状 态 组 合 。 1618. 对 于 5 输入 与 门, 其 真值 表有 (

3、)行 。 3219. 与 门 使 用矩 形 符号 表 示时 ,其 标 志符 是 ( )。&20. 对 于 4 输入 或 门而 言 ,有 () 种 可能 的 输 入 状态 组 合 。 1621. 5 输 入 或门 的 真值 表 有( ) 列 。 52 2.或门使用矩形符号表示时,其标志符是()。123. 非 门 有() 个 输入 。 124. 非 门 使用矩 形 符号 表 示时 ,其 标志 符 是 ( )。125. 与 逻 辑门相 关 的两 种 错误 是( )。开 路 或 短 路26. I C 中 常 见 的 内 部 错 误 是 ( )。 开 路27. 如 果 向 与 非 门 输 入 数 字 波

4、 形 , 则 什 么 情 况 下 输 出 为 低 电 平 ? 答 案 : 当 所有输 入 都 是高 电 平 时 , 与非 门 输 出 为 低电 平 。28. 对 于 5 输 入 的 与 非 门 , 有 () 种 可 能 的 输 入 状 态 组 合 。 3229. 对 于 4 输 入 与 非 门 , 其 真 值 表 有 ( ) 列 。530. 对 于 8 输 入 与 非 门 , 所 有 可 能 的 输 入 状 态 组 合 有 ( ) 组 输 入 状 态 能 够 输 出 低 电平 。 一组31. 什 么情 况下或 非门 的输 出 为 逻辑 低电 平?答 案 :只要 有一 个或 多个 输入 为高 电

5、平 ,则 或 非门 输 出 为低 电 平32 .对于4 输 入的 或 非门 , 有 () 种可 能的 输入 状态 组合 。 1633. 对 于5 输 入 与 或 非门 , 其 真 值 表 有 ( ) 行。 3234. 如 果向 或 非 门 输 入数 字 波 形 , 则 什 么 情 况下 输 出 为 低 电 平 ?答 案:任 有 一 个输 入 波 形 为 高 电 平时 , 或 非门 输 出 为低电 平 。35. 或 门 和 非 门 应 该 如 何 连 接 才 能 搭 建 出 或 非 门 ? 答案: 把 或 非门 的 输 出端 接 到 非门 的 输 入端36. 如 何 正 确 连 接 未 使 用

6、的 与 非 门 输 入 ?答 案: 通过上 拉 电 阻将 未 使 用 的 与 非 门 输 入接 到 VCC.37. 如 何 正 确 连 接 未 使 用 的 或 非 门 输 入 ? 答 案: 将未使 用 的 或非 门 输 入接 到 地 。38. 什 么 是 “ 上 拉 ” 电 阻 ?答案:上拉电阻是将某点与VCC连接起来的电阻,它使得该点为高电平。39. I C 门 中 较 常 见 的 是 ( )。 开 路40. TTL或非门和或门相比,两者开路输入导致的输出不同。(V )4 1. 与 非 门 输 入 短 路 到 地 时 , 会 对 其 输 出 产 生 何 种 影 响 ? 答案与非门输入短路到地

7、时, 输出总是高电平。4 2. 或 非 门 输 入 短 路 到 地 时 , 会 对 其 输 出 产 生 何 种 影 响 ? 答案:输出取决于其它输入。4 3. 或 非 门 输 入 直 接 连 接 到 V CC 时 , 会 对 其 输 出 产 生 何 种 影 响 ? 答案:输 出总是低 电平。44. 满足( ) 时, 与非门输出为低电平。 所有输入都是高电平4 5. 满 足 ( D ) 时 , 或 非 门 输 出 为 低 电 平 。A. 一 个 输 入 为 高 电 平B. 所 有 输 入 都 是 低 电 平C. 多 于 一 个 输 入 的 是 高 电 平D. A和 C都 对46. 执行求 补运

8、算的 逻辑电路是(D )。A. 与非 门B.或非门C. 反 相 器 D. 以 上 答 案 都 正确47. 什么情 况下 异或 门的输出为1?当两个输入不同时, 异或门输出为 1.48. 在 逻 辑 运 算 规 则 上 , 异 或 门 和 或 门 有 什 么 区 别 ?当两个输入为 1时, 异或门输出为0.49. 异或门 矩形 符 号 中的标准 标志 符 为 “ =1 ”,说明 其 意 义?“=1 ”表 示 异 或 运 算 需 要 且 只 需 要 一 个 输入 为 1 ,才 能使输 出为1.5 0.当异或 门的 两 个 输入门都 是1( 高 电 平 )时,可 以 判 决其 输出的唯一 状 态(

9、V)。5 1.如何将 异或 门 用 作反相器 ?将其一个输入端接高电平, 另一个输入端接反相的信号。5 2. 什 么 情 况 下 异 或 非 门 的 输 出 为 低 电 平 ? 当两个输入不同时, 异或非门输出为 0.5 3. 在 逻 辑 运 算 规 则 上 , 异 或 非 门 和 或 非 门 有 什 么 区 别 ? 当两个输入为 1时, 异或非门输出为 1.5 4. 异 或 非 门 矩 形 符 号 的 标 准 标 志 为 小 三 角 形 , 说 明 其 意 义 。 小三角形 表示输出 断言状态为 0.55. 当异或非门的两个输入门都是高电平时,可以判决其输出的唯一状态(X)。56. 如 何

10、将 异 或 非 门 用 作 反 相 器 ?将 其 一 个输入 端 接 低电 平 ,另一 个 输入端接反相的信号 。57. 与 或电 路 中 有 ( ) 个 或 门 。 158. 与 或电 路 中 有 ( ) 个 与 门 。 任 意 多 个 。59. 对 于两 个 2 输 入 与 门 构 成 的 与 或逻 辑 ,其输入为A=1 ,B=0,C=1, D=1, 求 其输出 ?与或输出为60. 逻 辑 门 的 功 耗 取 决 于 什 么 ?功 耗取 决 于 直流 电 源 电 压 和 直 流供电 电 流 。61. 异 或 门 的 等 效 逻 辑 电 路 包 含 ( B )。A. 两个或门、 一个 与 门

11、和 两个 非门B. 两个与门、 一个 或 门和 两个 非门C. 两个与门和 一个 或 门D. 两个或门和 一个 与 门62. 异 或运 算 对 应 的逻 辑 符号 是 ()。63. TTL 器 件 中 应 用了 () 类 型 的晶 体管。双 极型64. 标 准TTL 门 输 出端 可 线与 。( X)65. 哪 种类 型 的 数 字器 件 特点 为 中 到高 的速度 、 低成 本 和 良 好 的 驱 动 能 力 。( ) TTL66. 74LS0 0中的LS指什么?3. 21. 使 用 CMOS 门 时 , 多 余 的 输 入 端 不 能 ()。 悬 空2. 如 果 CMOS 反 相 器 的

12、电 源 电 压 是 V DD , 则 反 相 器 的 门 槛 电 压 为 ()。VDD /2V IHMIN4V ,V ILMAX1V,V OHMIN4.95,V OLMAX0.05V , 试 求 该 与 门的 噪 声容 限。解答:根据 噪 声 容 限 的 定 义, 易 得 出 输 入高电平噪声容限V NHV OHMIN V IHMIN4.95 4 0.95, 输入低电平噪声容限VNLV ILMAX V OLMAX1V 0.05V 0.95V 。3. 已 知 CMOS 与 非 门 CD4011的 部 分 静 态 参数为4. CMOS 反 相 器 的 关 门 电 平 提 高 时 , 将 使 其 低

13、 电 平 的 噪 声 容 限 ( )。 提 高5. CMOS 器 件 的 主 要 优 点 是 ( )。 静 态 功 耗 极 小6. CMOS 传 输 门 不 但 可 以 传 送 数 字 信 号 , 还 可 以 传 送 ( ) 信 号 。 连 续 变 化 的 模 拟 信号7. 一 般 CMOS 门 的 输 出 端 ( ) 直 接 相 连 , 实 现 线 与 。 不 能8. CMOS 器 件 中 应 用 了 ( ) 类 型 的 晶 体 管 。 单 极 性9. 驱动门和负载门之间总是要用到专门的接口电路。(X)10. 当 输 出 为 低 ( V OL ) 时 , 逻 辑 门 () 电 流 。 灌 入

14、11. 若扇出(低或高)过载,则逻辑门无法正常工作。( V )1 2. 哪 种 类 型 的 数 字 器 件 具 有 高 集 成 度 和 低 功 耗 的 特 点 。 CMOS1 3. 肖 特 基 TT L 器 件 可 比 标 准 TT L 器 件 工 作 于 更 高 的 时 钟 速 度 。( V )1 4. 某 些 CMOS 集 成 电 路 和 T T L 兼 容 。( V )1 5. 标 准 的 习 惯 电 流 方 向 总 是 指 向 门 的 输 出 或 输 入 引 脚 。( V )1 6. 符 号 V IH 表 示 ( C)A. 门的高电平输出 电压B. 门的低电平输出 电压C. 门的高电平

15、输入 电压D. 门的低电平输入 电压1 7. 一 个 逻 辑 门 输 出 能 够 可 靠 驱 动 的 最 大 输 入 数 称 为 ( C )A. 噪 声 免 疫 力 B. 噪 声 容 限C. 扇 出D. 扇 入1 8. 定 义 三 态 。 答案:集成电路输出端应用三态:逻辑 0、逻辑 1、高阻态1 9. 定 义 总 线 争 用 。 答案:总线同时允许多个器件工作时引起的总线无效状态。20. 说 明 数 字 系 统 中 总 线 收 发 器 的 用 途 。 允许在两个数据总线之间实现异步双向传输的器件。3. 31. T T L 逻 辑 门 的 逻 辑 0 的 典 型 电 压 范 围 限 制 是 (

16、 B)。A. 0 0. 2VC. 0 0. 4V2. 与 MOS 逻 辑 系 列 相 比A. 高 速C. 低 功 耗B. 02 VD. 05 VTT L 逻 辑 系 列 相 比 的 主 要 优 点 之B. 高 集 成 度D. 高 稳 定 性是 ( A )。3. 与 T TL 逻 辑 系 列 相 比 , MOS 逻 辑 系 列 相 比 的 主 要 优 点 之 一 是 ( B)。A. 高 速B. 高 集 成 度C. 低 功 耗D. 高 稳 定 性4. 悬 空 输 入 ( D)。A. 将 使 能 逻 辑 门B.将 禁 止 逻辑 门C. 使 TT L 逻 辑 门动作 将 其作为低电 平 输 入来 动作

17、D. 使 TT L 逻 辑 门动作 将 其作为高电 平 输 入来 动作5. 或 门 上 的 未 输 入引脚 可 以通过一个 上 拉 电阻 固定 在 高 电 平 上 , 以 使 能 该 逻辑门(X)。6. 与 非 门 上 的 未 输 入 引 脚 可 以 通 过 一 个 上 拉 电 阻 固 定 在 高 电 平 上 , 以 使 能 该 逻辑门(V)。7. 下 面 哪 一 种 测 试 仪 器 最 适 合 将 逻 辑 脉 冲 注 入 到 电 路 中 ( B)。A. 逻 辑 探 针B. 逻 辑 脉 冲 发 生 器C. 扩 展 接 线 柱 D. 测 试 监 视 器 接 线 柱8. 下 面 哪 一 种 测 试

18、 仪 器 最 适 合 用 于 检 测 电 路 中 的 逻 辑 电 平 、 脉 冲 信 号 和 失 效 的 导线 ( A)。A. 逻 辑 探 针B. 逻 辑 脉 冲 发 生 器C. 扩 展 接 线 柱 D. 测 试 监 视 器 接 线 柱9. 造 成 图 3. 6 4 所 示 电 路 故 障 的 原 因 可 能 是 ( 注 意 标 出 的 逻 辑 电 平 , 它 们 是 从 实 际电路中测出的)(D)。A. 逻 辑门1 A 的 引 脚 2 在 内 部 被 短 路到地B. 逻 辑门1A 的 引 脚 2 在 内 部 被 短 路到V CCC. 逻 辑门1 A 的 引 脚 1 在 内 部 被 断 开D.

19、 逻 辑门2 的 引 脚 2 在 内 部 被 断 开10. 造 成 图 3. 6 4 所 示 电 路 故 障 的 原 因 可 能 是 ( 注 意 标 出 的 逻 辑 电 平 )( C)。A. 逻 辑 门 1 B 的 引 脚 4 被 短 路 到 地B. 逻 辑门2 的 引 脚 3 被 短 路 到 地C. 逻 辑门2 的 引 脚 3 被 短 路 到 V CCD. 逻 辑门1 A 的 引 脚 1 处 于 悬 空 状 态11. CMOS 电 路 的 静 态 功 耗 比 T TL 电 路 的 静 态 功 耗 ( )。 小12. 提高阈值的目的是()。为了提高低电平噪声容限。13. 若将一个TTL异或门(

20、输入端为A、B)当作反相器使用,则A、B端应(A) 连接。A. A或B中有一个接1B. A或B中有一个接0C. A和B并联使用D. 不能实现14. 已知某TTL门电路的部分参数为:最高输出高电平V “斷 2.7V,最大输出低电平VoLmax,开门电平VN(V IHmin) 2V,关门电平VH VlHmax) 0例,则其高电平噪声容限Vnh ()。0. 7V15. TTL与非门为拉电流负载时,其输入为电平。低1 6. TTL门电路采用推拉式输出结构,其主要优点是。有效地降低了输出级的静态功耗,并提高了驱动负载的能力。17. 对于TTL与非门,下列说法属于逻辑“ 0 ”的是(A )。A.输入端接0

21、. 8V的电源B.输入端悬空C.输入端通过1 0K电阻接地D.输入端接同类与非门输出高的电平18. 某TTL与非门的输入高低电平的额定值分别为3V和0. 3V,已知高低电平的噪声容限为1. 2V和0. 8V。则其开门电平U ON为。1. 8V19. TTL门电路已经处于满负载运行的连接,如果此时输出端再多接一个10K电阻接地,电平的影响将是。使输出高电平降低20. TTL与非门的灌电流负载发生在输出电平情况下,负载电路越大,则输出电平越低。低电平21. 找出下列描述中正确的结论是(A )。A. CMOS门电路的静态功耗是0B.多个OC门不可以实现线与链接C. TTL门电路的电源电压可取6 VD

22、.最小项是包含变量最少的项22. TTL门电路输出高电平U 及输出低电平U 的典型值是(C )。OHOLA. 5V 和 1. 4VB. 3. 6V 和 0. 35VC. 3. 6 V 和 0. 8VD. 5V 和 0. 8V23. 已知 TTL 与非门的四个参数:,贝U差值U OLMAX U ILMAX U OHMIN U IHMIN U ILMAX U OLMAX 称 为,U OHMIN U IHMIN 称 为 。输入低电平噪声容限VnL输入高电平噪声容限V NH24. 用标准 TTL门电路直接驱动 CMOS门电路时,不能满足正常工作条件的是(A )。25.OHMIN V IHMINNB.

23、V OLMAX V ILMAXIHMAX I IHMAXD. I OLMAX2 5.用标准TTL门电路直接驱动 CMOS门代VC.I ILMAX电路时,不能满足正常工作条件的是A. V OHMIN V IHMINNC. I IHMAX I IHMAXB. V OLMAXD. I OLMAXV ILMAX I ILMAX26.对TTL门电路要实现正常逻辑功能,正确的说法是(D )A.与非门应将空闲引脚接地B.与非门应将空闲引脚通过电阻接地C.与门、与非门应将空闲引脚接地D.与非门应将空闲引脚接VCC27.对TTL门电路要实现正常逻辑功能,正确的说法是(C )28.A.或门,或非门应将空闲引脚浮空

24、C.或门,或非门应将空闲引脚接地三态门输出高阻状态时,不正确的说法(C )。B.或门应将空闲引脚通过D.或门,或非门应将空闲电阻接VCC引脚接VCCA.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动29.以下电路中可以实现“线与”功能的有A.与非门 B.三态输出门C.集电极开路门D.基极开路门30 .以下电路中常用于总线应用的有A. TSL 门 B. OC 门C.漏极开路门D. CMOS与非门31 .逻辑表达式Y=AB可以用A.正或门 B.正非门C.正与门D.32 . TTL电路在正逻辑系统中,以下各种输入中相当于输入逻辑不是“ 1 ”。A.悬空B.通过电阻2. 7k

25、Q接电源C.通过电阻2. 7k Q接地D.通过电阻510 Q接地33 .对于TTL与非门闲置输入端的处理,不可以 C 。A.接电源B.通过电阻3k Q接电源C.接地 D.与有用输入端并联34 .要使TTL与非门工作在转折区,可使输入端对地外接电阻Ri_cA. RonB. V RoffC. Roff v Ri V Ron D. Roff35 .极管作为开关使用时,要提高开关速度,不可 B 。A.降低饱和深度C.采用有源泄放回路B.增加饱和深度D.采用抗饱和三极管36 . CMOS数字集成电路与TTL数字集成电路相比不突出的优点是 B 。A.微功耗 B.高速度 C.高抗干扰能力 D.电源范围宽38

26、 .与CT4000系列相对应的国际通用标准型号为 B 。A. CT74S肖特基系列B. CT74LS低功耗肖特基系列C. CT7 4L低功耗系列D. CT7 4H高速系列39. 集电极开路门的英文缩写为 OC门40. TTL与非门的多余输入端可以接固定高电平。(V )41. 当TTL与非门的输入端悬空时相当于输入为逻辑1。( V )42. 普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。( V )43. 两输入端四与非门器件74LS00与7400的逻辑功能完全相同。( V )44. CMOS或非门与TTL或非门的逻辑功能完全相同。(V)45. 三态门的三种状态分别为:高电平、低电

27、平、不高不低的电压。(X )46. TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。( V )47. 一般TTL门电路的输出端可以直接相连,实现线与。(X )48. OC门称为门.集电极开路门49. 多个OC门输出端并联到一起可实现功能。线与50. 国 产 TTL电 路 相 当 于国际 SN54/ 74LS系 列。CT400051. 什么是逻辑门的传输延时?传输延时是指从门输入电平发生变化到相应的输出电平发生变化所对应 的时间延迟。52. 什么是扇出?是指一个逻辑门驱动同类的其它门时,其最多能够驱动的输入数。53. 什么是单位负载?单位负载是指向同类门的一个输入。54. OC门可实现

28、()。线与55. 三态门可实现()。总线共享56. 三态门的输出端具有三种可能的状态,除了实现逻辑0和逻辑1状态外,还 出现第三种状态,称为()。高阻态57. 三态门与普通门有什么区别?各适用于哪些场合?三态门是普通门基础上附加控制电路构成的,与普通门相比,它有三种可能 出现的状态,即高低电平和高阻态。三态门主要应用有构成总线结构,实现在同 一数据线上分时传送若干个门电路的输出信号:还可以构成单输入、单输入的总线驱动器,实现数据的双向传输等。58. 直接把两个门电路的输出连接一起实现“与”逻辑关系的接法叫()。线与59. 一般TTL逻辑门的输出端()直接级联实现线与。不能60. TTL、OC逻

29、辑门的输出端可以直接级联,实现()。线与61. ECL逻辑门的输出端可以直接级联,实现()。线或62门电路中的OC、OD门可实现()功能。线与63. 三态门可以实现有条件的()功能。线或64. 为实现“线与”的逻辑功能,不能采用()电路结构。与非门65. 三态门除了通常的逻辑“1”和逻辑“ 0”外,还有第三种状态,即是()。高 阻态66. 三态门的输出有()三种状态。高电平、低电平、高阻态67. 当多个三态门的输出端连在一根总线上时,应注意()。要控制各个三态门的 控制端轮流有效,且每个时刻只有一个三态门有效。68. 74LS系列TTL集成电路(D)。A.速度很高 B.功耗很小 C.可工作在-55 C D.是低功耗肖特基电路69. 即可进行数字信号传输又可进行模拟信号传输的器件为(D) oA. TTL三态门 B.锁存器 C.触发器 D. CMOS传输门70. 集电极开路门(OC门)常被用于(D ) oA.输出高低电平及高阻态 B.模拟数字传输及构成开关电路 C.放大滤波和整形D.外部“线与”、变换逻辑电平及提高驱动能力71. 通常用于外部“线与”、改变逻辑电平值、提高电流驱动能力的TTL和CMOS 门电路是()门。O C和O D门72. ( C )是异或门的表达式。A. X AB ABB. X A AB

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论