protel教程第09章.ppt_第1页
protel教程第09章.ppt_第2页
protel教程第09章.ppt_第3页
protel教程第09章.ppt_第4页
protel教程第09章.ppt_第5页
已阅读5页,还剩95页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第9章 电路板的设计规则,9.1 设 计 规 则 9.2 设计规则检查,由http:/收集整理,9.1 设 计 规 则,9.1.1 设计规则概述 在PCB窗口中执行菜单命令【Design】/【Rules】将出现如图9-1所示的设计规则(Design Rules)设置对话框,由http:/收集整理,由http:/收集整理,由http:/收集整理,由http:/收集整理,由http:/收集整理,由http:/收集整理,由http:/收集整理,由http:/收集整理,由http:/收集整理,由http:/收集整理,9.1.2 布线设计规则设置 1【Clearance Constraint】选项,由h

2、ttp:/收集整理,2【Routing Corners】选项,由http:/收集整理,3【Routing Layers】选项,4【Routing Priority】选项 设置布线优先级别。布线优先级别是指程序允许用户设定各个网络布线的顺序。优先级高的网络布线早,优先级低的网络布线晚。Protel 99 SE提供了0100共101个优先级选择,数字0代表的优先级最低,100代表的优先级最高。布线优先级设置对话框如图9-22所示。在Rule Attributes栏中的Routing Priority下拉列表框处设置优先级,由http:/收集整理,5【Routing Topology】选项 在Rul

3、e Attributes栏中的下拉列表框中有7种拓扑结构可选:最短连线(Shortest)、水平连线(Horizontal)、垂直连线(Vertical)、简单菊花形(Daisy-Simple)、由中间向外的菊花形(Daisy-MidDriven)、平衡菊花形(Daisy-Balanced)、放射星形(Starburst,由http:/收集整理,6【Routing Via Style,7【SMD To Neck-Down Constraint】选项,8【SMD To Corner Constraint】选项,9【SMD To Plane Constraint】选项,10【Width Const

4、raint】选项,9.1.3 制造设计规则设置 在设计规则中选择Manufacturing选项卡显示如图9-32所示的窗口,由http:/收集整理,1【Acute Angle Constraint】选项 设置锐角限制规则,由http:/收集整理,2【Hole Size Constraint】选项,3【Layer Pairs】选项,4【Minimum Annular Ring】选项,5【Paste Mask Expansion】选项,6【Polygon Connect Style】选项,7【Power Plane Clearance】选项 8【Power Plane Connect Style】

5、选项,由http:/收集整理,9【Solder Mask Expansion】选项 10【Testpoint Style】选项,由http:/收集整理,11【Testpoint Usage】选项,9.1.4 高频电路设计规则设置 在设计规则中选择High Speed选项卡则出现如图9-45所示的窗口,由http:/收集整理,1【Daisy Chain Stub Length】选项,2【Length Constraint】选项,3【Matched Net Lengths】选项,4【Maximum Via Count Constraint】选项,5【Parallel Segment Constra

6、int】选项,6【Vias Under SMD Constraint】选项,9.1.5 元件布局规则设置 在设计规则对话框中选择Placement选项卡出现如图9-53所示的窗口,由http:/收集整理,1【Component Clearance Constraint】选项,2【Component Orientations Rule】选项,3【Net To Ignore】选项,4【Permitted Layers Rule】选项 5【Room Definition】选项,由http:/收集整理,9.1.6 信号完整性规则设置 1【Flight Time-Falling Edge】选项,由htt

7、p:/收集整理,2【Flight Time-Rising Edge】选项,3【Impedance Constraint】选项 4【Overshoot-Failing Edge】选项 5【Overshoot-Rising Edge】选项,由http:/收集整理,6【Signal Base Value】选项,7【Signal Stimulus】选项,8【Signal Top Value】选项,9【Slope-Falling Edge】选项,10【Slope-Rising Edge】选项,11【Supply Nets】选项 12【Undershoot-Falling Edge】选项 13【Under

8、shoot-Rising Edge】选项,由http:/收集整理,9.1.7 其他相关规则设置 Other选项卡的窗口如图9-83所示,由http:/收集整理,1【Short-Circuit Constraint】选项,2【Un-Connected Pin Constraint】选项,3【Un-Routed Nets Constraint】选项,9.2 设计规则检查,9.2.1 设计规则检查 启动【Tool】菜单中的【Design Rule Check】命令,屏幕上会弹出如图9-87所示的电路设计规则检查设置对话框,由http:/收集整理,1Report选项卡 该选项卡分为6个区域。 Routing Rules区域 本区的功能是采用下面哪些布线规则检查电路。 Manufacturing Rules 本区的功能是采用下面哪些电路板制造规则检查电路,由http:/收集整理,High Speed Rules区域 本区的功能是设置采用下列哪种高频电路设计规则检查电路。 Placement Rules区域 本区的功能是设置采用下列哪种放置元件的设计规则检查电路。 Signal Integrity Rules区域 本区的功能是

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论