Encounter-快速入门教程ppt课件_第1页
Encounter-快速入门教程ppt课件_第2页
Encounter-快速入门教程ppt课件_第3页
Encounter-快速入门教程ppt课件_第4页
Encounter-快速入门教程ppt课件_第5页
已阅读5页,还剩23页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、Ecounter快速入门教程,By:jfchen,1. 数据准备,必要数据: A. 综合后Verilog网表,通常以.v结尾; B. 标准单元LEF库文件; 可选数据: A. IO/Pin位置配置文件; B. MMMC等,Encounter标准流程,极简流程,2. 启动Encounter,工作目录管理: 假设项目名称为project, 在project下新建lib、work文件夹 xxx/project/lib (存放各种库文件) xxx/project/work (工作数据区) 在work下打开打开终端: 输入encounter 不能加“&” ,回车,3. 菜单简介,File :各种数据文件

2、保存、导入 Edit :各种数据属性编辑修改 Floorplan:布局设置 Power:配置电源/地 Place:放置标准单元 Route:布线器 Option:配置Encounter各项属性,4.Import Design,File Import Design,强大的帮助文档,一切不懂都可以从help中找到答案,File Import Design,Advanced页: 选择Power项,添加Power Nets: Ground Nets,保存设置: Save可将本次的设置保存到一个文件中,下次再Load的这个文件即可,5. Floorplan规划,设置Die的面积、长宽、利用率等,建立一个

3、初始化的Floorplan,5.1 Specify Floorplan:Basic,Size:指定大小 Die/IO/Core Coordinates: 通过Die/IO/Core Coordinate来指定大小。 有两种方式来设定die的大小: Core size by Aspect Ratio Core Size by Width and Height Core Margins也是有两种方式 Core to Die Boundary Core to IO Boundary Core边界一般都是需要的,用来放置Power Ring,与其他模块的隔离区,5.2 SpecifyFloorplan

4、:Advanced,设置标准单元阵列排布方式 选择Site; 改变Rows设置 改变Rows spacing 改变Row height 改变底部IO的排列方向,6. 设置IO的位置,启动Pin Editor:EditPin Editor,1 选择要设置 的Pin,2. 设定放置边界,层次,3. 设置起始位置、间距,6.2 导出IO配置文件,FileSaveI/O File 保存为.io文件,方便下次导入使用,或者添加在Import Design中IO设置中,Note: Encounter的每一步操作都可以保存到一个记录文件中,如果要恢复只需load这个文件就可以: FileLoad FileS

5、ave 所以每一个关键操作后都要单独保存,如Specify Floorplan、Power Plan、Place、Route等,7. 配置电源、地,Power 菜单,添加外围供电环路,添加StdCell Rows的供电线路,7.1 Add Ring:Basic,添加电源/地的节点名称,设置Ring的类型,设置纵向、横向的layer、width、spacing等,7.2 Add Ring:Advanced,选择Die的哪一边需要添加Ring,最后OK确认,7.3 Add Stripe,添加电源/地节点名称,配置线宽、间距以及层次使用,设置每一组Stripe的pitch,设置Stripe的起始和结

6、束位置,最后OK确认,完成后,Ring,Stripe,8. Place & Route,8.1 放置标准单元,PlacePlace Standard Cell Run Full Placement:放置全部 Run Incremental Placement:放置增加的,设置CPU个数以增加place的速度,Include Pre-Place Optimization:放置前优化netlist Include In-Place Optimization: 在放置优化Timing constraints,Place之后(无 Stripe和Top/Bottom Ring,8.2 Route,Spe

7、cial Route: 连接Cell、block、Pad的电源和地到全局电源地。 Trial Route: 快速的布线,提取参数用于时序分析; 用于分析布线阻塞情况; 不完全布线,DRC&LVS不一定会通过; NanoRoute: 精细完整的布线 Mixed Signal: 基于图形的布线器 适用于小型的定制block,Special Route,选择需要布线的节点和端口,选择布线层次,最后确认,8.3 Nano Route,勾选 Global Route Detail Route,设置CPU核心数,增加布线速度,RouteNanoRouteRoute,布线结果,在终端下可看到布线的结果,如果

8、有违反,需重复PlaceRoute 过程,直到violation为零,如果错误较少,也可以手工修改, 打开: ToolsViolation Browser 查看详细情况,8.4 添加Filler 在Rows的空白处添加Nwell/Ntap、Ptap,保证Rows的DRC&LVS通过。Filler一般为纵向布线Pitch的整数倍 PlaceAdd Phycical CellAdd Filler,选择Filler cell,如果有DRC Violation导致不能添加,需把Mode选项里面的 Perform DRC Violation Checking去掉,Add Filler 也可以在Place完成之后添加,9. 导出数据,选择输出的数据类型,填写输出数据的名称,Layer map 文件,对应到PDK的layer层次,输出数据的库名称,数据Top cell name,Map File 范例: # layer name layer 属性 stream layer number data type number A1NET70 A1SPNET70 A1PIN70 A1FILL

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论