数电北交大总复习_第1页
数电北交大总复习_第2页
数电北交大总复习_第3页
数电北交大总复习_第4页
数电北交大总复习_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、总复习,2013.12.18,数字电子技术,第一章,数字逻辑基础,?,数值与编码,?,数制、不同数制之间的转换、码制与常用的编码、,二进制的正、负数的表示及运算,?,逻辑代数基础,?,基本逻辑运算、逻辑函数及其表示方法、逻辑代,数的运算公式和规则,?,逻辑函数的标准形式,?,常用形式、标准形式,?,逻辑函数的化简,?,代数法、图解法、具有无关项的化简,第二章,逻辑门电路,?,标准,TTL,与非门,?,组成,?,工作原理,?,工作速度,?,外特性及主要参数,?,电压传输特性、输入特性、输入负载特性、功耗、扇入系,数和扇出系数、平均传输延迟时间,?,改进型,?,快速系列(,74H,系列)、肖特基系

2、列(,74S,系列)、低功耗,肖特基系列(,74LS,系列),第二章,逻辑门电路,?,其他类型,TTL,门电路,?,OC,门(结构、线与、应用)、三态门(原理、应,用)、或非门、与或非门、异或门,?,ECL,逻辑门电路,?,工作原理、主要特点,?,I,2,L,逻辑门电路,?,基本单元电路、门电路、主要特点,?,NMOS,逻辑门电路,?,NMOS,反相器、,NMOS,门电路,第二章,逻辑门电路,?,CMOS,逻辑门电路,?,CMOS,反相器,?,工作原理、传输特性、噪声容限、传输延迟时间,?,其他类型的,CMOS,门电路,?,传输门(,TG,)、模拟开关、门电路,?,CMOS,门电路的改进型,?

3、,高速(,74HC,、,74HCT,)系列、双极型(,Bi-CMOS,),?,CMOS,门电路的特点,?,CMOS,门电路的主要参数,?,逻辑门的接口电路,?,TTL,门驱动,CMOS,门、,CMOS,门驱动,TTL,门、门电路,带负载的接口电路,第三章,组合逻辑电路,?,组合逻辑电路的分析与设计,?,组合逻辑电路的特点,?,组合逻辑电路的分析,?,电路图,表达式,化简的表达式,真值表,逻辑,功能,?,组合逻辑电路的设计,?,功能要求,逻辑抽象(列真值表),逻辑表达式,选择器件,逻辑电路图,?,组合逻辑电路中的竞争与冒险,?,竞争与冒险的概念及产生原因,?,冒险现象的识别,?,冒险现象的消除方

4、法,第三章,组合逻辑电路,?,组合逻辑电路模块及其应用,?,编码器(,74148,、,74147,),?,二进制编码器、二,-,十进制编码器、优先编码器,?,编码器的级联扩展,?,译码器(,74138,),?,变量译码器、显示译码器,?,级联扩展、实现组合逻辑电路、构成数据分配器,?,数据选择器(,74151,),?,工作原理、通道扩展、实现组合逻辑函数,?,数值比较器(,7485,),?,基本概念及工作原理、位数扩展(串联、并联),?,加法器(,74283,),?,半加器、全加器、串行进位、快速(超前)进位,?,实现编码转换、实现,8421BCD,码加法,第四章,时序逻辑电路,?,触发器,?

5、,基本,RS,触发器:与非门构成、或非门构成,?,同步,RS,触发器,?,主从触发器:,RS,、计数(,T,)、,JK,、,T,?,边沿触发器:维持阻塞,D,、,JK,?,逻辑符号、特征方程、特征表、激励表,、状态转,换图,?,触发器的应用,?,移位寄存器、计数器,?,触发器的逻辑功能变换,第四章,时序逻辑电路,?,时序电路概述,?,特点及结构、分类(,Moore,、,Mealy,),?,同步时序电路的分析,?,电路图,列输出方程、驱动方程,带入特征,方程求状态方程,状态转换表(态序表)、状,态转换图或时序图,描述逻辑功能,?,同步时序电路的设计,?,逻辑功能,原始状态转换图,状态化简,状态编

6、码,选择触发器,状态转换表,驱,动方程、输出方程,逻辑电路图,全状态转,换图验证自启动,第五章,常用时序集成电路模块及其应用,?,计数器,?,同步计数器(,(,74190,74193,74160,)、异步计数器(,74163,)、可逆计数器,74290,),?,实现任意模计数,?,同步预置、异步清零、多次预置、,?,级联扩展,?,同步方式、异步方式,?,寄存器与移位寄存器,?,寄存器与锁存器,?,串并转换,?,环形计数器、扭环形计数器、分频器,第五章,常用时序集成电路模块及其应用,?,序列信号发生器,?,反馈移位型序列信号发生器,?,计数器型序列信号发生器,?,最长线性移位寄存器序列信号(,?

7、,时序模块的应用,?,程序分频器,?,可编程序列码发生器,?,数字电子钟,m,序列)发生器,第六章,可编程逻辑器件,PLD,?,可编程逻辑器件,PLD,概述,?,基本结构:与门阵列,+,或门阵列,+,输入输出,?,表示方法,?,缓冲器、固定连接、用户可编程连接、断开单元,?,分类,?,与阵列固定,或阵列可编程、或阵列固定,与阵列可编程、,与或阵列均可编程,?,性能特点,?,可编程逻辑器件,PLD,编程单元,?,易失性单元:,SRAM,?,非易失性单元,?,熔丝和反熔丝型开关,?,浮栅编程技术,?,叠栅型(,EPROM,)、隧道型(,EEPROM,)、闪速型(,FLASH,),第六章,可编程逻辑器件,PLD,?,可编程只读存储器,PROM,和可编程逻辑阵列,PLA,?,PROM,:从存储器角度、从组合电路角度,?,PLA,:配合触发器实现复杂时序电路,?,可编程阵列逻辑,PAL,器件和通

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论