第章 FPGA CPLD结构原理.ppt_第1页
第章 FPGA CPLD结构原理.ppt_第2页
第章 FPGA CPLD结构原理.ppt_第3页
第章 FPGA CPLD结构原理.ppt_第4页
第章 FPGA CPLD结构原理.ppt_第5页
已阅读5页,还剩51页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、EDA技术实用教程,第2章 FPGA/CPLD结构原理,2.1 概 述,2.1 概 述,2.1.1 PLD的发展历程,2.1.2 PLD分类,2.2 简单PLD结构原理,2.2.1 逻辑元件符号表示,2.2 简单PLD结构原理,2.2.1 逻辑元件符号表示,2.2 简单PLD结构原理,2.2.2 PROM结构原理,2.2 简单PLD结构原理,2.2.2 PROM结构原理,2.2 简单PLD结构原理,2.2.2 PROM结构原理,2.2 简单PLD结构原理,2.2.2 PROM结构原理,2.2 简单PLD结构原理,2.2.3 PLA结构原理,2.2 简单PLD结构原理,2.2.3 PLA结构原理

2、,2.2 简单PLD结构原理,2.2.4 PAL结构原理,2.2 简单PLD结构原理,2.2.4 PAL结构原理,2.2.5 GAL结构原理,2.2 简单PLD结构原理,2.2.5 GAL结构原理,(1)寄存器模式,2.2 简单PLD结构原理,(2)复合模式,1、组合输出双向口结构,2.2 简单PLD结构原理,(2)复合模式,2、组合输出结构,2.2 简单PLD结构原理,(3)简单模式,1、反馈输入结构,2.2 简单PLD结构原理,(3)简单模式,2、输出反馈结构,2.2 简单PLD结构原理,(3)简单模式,3、输出结构,2.3 CPLD的结构及其工作原理,2.3 CPLD的结构及其工作原理,

3、1. 逻辑阵列块LAB,2.3 CPLD的结构及其工作原理,2. 宏单元,三种时钟输入模式 (1)全局时钟信号。 (2)全局时钟信号由高电平有效的时钟信号使能。 (3)用乘积项实现一个阵列时钟。,2.3 CPLD的结构及其工作原理,3. 扩展乘积项,2.3 CPLD的结构及其工作原理,4. 可编程连线阵列PIA,2.3 CPLD的结构及其工作原理,5. I/O控制块,2.4 FPGA的结构及其工作原理,2.4.1 查找表逻辑结构,2.4 FPGA的结构及其工作原理,2.4.1 查找表逻辑结构,2.4.2 Cyclone III系列器件的结构与原理,2.4.2 Cyclone III系列器件的结

4、构与原理,2.4.2 Cyclone III系列器件的结构与原理,2.4.2 Cyclone III系列器件的结构与原理,2.4.2 Cyclone III系列器件的结构与原理,2.4 FPGA的结构及其工作原理,2.4.2 Cyclone III系列器件的结构与原理,2.4 FPGA的结构及其工作原理,2.4.2 Cyclone III系列器件的结构与原理,2.4 FPGA的结构及其工作原理,2.4.2 Cyclone III系列器件的结构与原理,2.4 FPGA的结构及其工作原理,2.4.2 Cyclone III系列器件的结构与原理,2.5 硬件测试,2.5.1 内部逻辑测试,2.5.2

5、 JTAG边界扫描测试,2.5 硬件测试,2.5.2 JTAG边界扫描测试,2.5 硬件测试,2.5.2 JTAG边界扫描测试,2.5 硬件测试,2.5.2 JTAG边界扫描测试,2.5 硬件测试,2.5.2 JTAG边界扫描测试,2.5 硬件测试,2.5.2 JTAG边界扫描测试,2.5.3 嵌入式逻辑分析仪,2.6 PLD产品概述,2.6.1 Lattice公司的PLD器件,1. ispLSI系列器件,2. MACHXO系列,3. MACH4000系列,4. LatticeSC FPGA系列,5. LatticeECP3 FPGA系列,2.6 PLD产品概述,2.6.2 Xilinx公司的

6、PLD器件,1. Virtex-6系列FPGA,2. Spartan-6器件系列,3. XC9500/XC9500XL系列CPLD,4. Xilinx Spartan-3A系列器件,5. Xilinx的IP核,2.6 PLD产品概述,2.6.3 Altera公司的PLD器件,1. Stratix 4/6 系列FPGA,2. Cyclone 4系列FPGA,3. Cyclone系列FPGA(低成本FPGA),4. Cyclone II系列FPGA,5. Cyclone III系列FPGA,6. MAX系列CPLD,7. MAX II系列器件,8. Altera宏功能块及IP核,2.6 PLD产品

7、概述,2.6.4 Actel公司的PLD器件,2.6.5 Altera的FPGA配置方式,2.7 CPLD/FPGA的编程与配置,(1)基于电可擦除存储单元的EEPROM或Flash技术。 (2)基于SRAM查找表的编程单元。 (3)基于一次性可编程反熔丝编程单元。,2.7 CPLD/FPGA的编程与配置,2.7.1 CPLD在系统编程,2.7 CPLD/FPGA的编程与配置,2.7.1 CPLD在系统编程,2.7 CPLD/FPGA的编程与配置,2.7.2 FPGA配置方式,2.7 CPLD/FPGA的编程与配置,2.7.3 FPGA专用配置器件,2.7 CPLD/FPGA的编程与配置,2.7.4 使用单片机配置FPGA,2.7 CPLD/FPGA的编程与配置,2.7.4 使用单片机配置FPGA,2.7 CPLD/FPGA的编程与配置,2.7.5 使用CPLD配置FPGA,习 题,2-1 OLMC有何功能?说明GAL是怎样实现可编程组合电路与时序电路的。 2-2 什么是基于乘积项的可编程逻辑结构?什么是基于查找表的可编程逻辑结构? 2-3 FPGA系列器件中的EAB/M9K有何作用? 2-4 与传统的测试技术相比,边界扫描技术有何优点? 2-5 解释编程与配置这两个概念。 2-6 请参阅相关

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论