第09章 Protel99SE教程-电子教案_第1页
第09章 Protel99SE教程-电子教案_第2页
第09章 Protel99SE教程-电子教案_第3页
第09章 Protel99SE教程-电子教案_第4页
第09章 Protel99SE教程-电子教案_第5页
已阅读5页,还剩95页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第9章电路板的设计规则,9.1设计规则9.2设计规则检查,由收集整理,9.1设计规则,9.1.1设计规则概述在PCB窗口中执行菜单命令【Design】/【Rules】将出现如图9-1所示的设计规则(DesignRules)设置对话框。,由收集整理,由收集整理,由收集整理,由收集整理,由收集整理,由收集整理,由收集整理,由收集整理,由收集整理,由收集整理,9.1.2布线设计规则设置1【ClearanceConstraint】选项,由收集整理,2【RoutingCorners】选项,由收集整理,3【RoutingLayers】选项,4【RoutingPriority】选项设置布线优先级别。布线优先

2、级别是指程序允许用户设定各个网络布线的顺序。优先级高的网络布线早,优先级低的网络布线晚。Protel99SE提供了0100共101个优先级选择,数字0代表的优先级最低,100代表的优先级最高。布线优先级设置对话框如图9-22所示。在RuleAttributes栏中的RoutingPriority下拉列表框处设置优先级。,由收集整理,5【RoutingTopology】选项在RuleAttributes栏中的下拉列表框中有7种拓扑结构可选:最短连线(Shortest)、水平连线(Horizontal)、垂直连线(Vertical)、简单菊花形(Daisy-Simple)、由中间向外的菊花形(Da

3、isy-MidDriven)、平衡菊花形(Daisy-Balanced)、放射星形(Starburst)。,由收集整理,6【RoutingViaStyle】,7【SMDToNeck-DownConstraint】选项,8【SMDToCornerConstraint】选项,9【SMDToPlaneConstraint】选项,10【WidthConstraint】选项,9.1.3制造设计规则设置在设计规则中选择Manufacturing选项卡显示如图9-32所示的窗口。,由收集整理,1【AcuteAngleConstraint】选项设置锐角限制规则。,由收集整理,2【HoleSizeConstra

4、int】选项,3【LayerPairs】选项,4【MinimumAnnularRing】选项,5【PasteMaskExpansion】选项,6【PolygonConnectStyle】选项,7【PowerPlaneClearance】选项8【PowerPlaneConnectStyle】选项,由收集整理,9【SolderMaskExpansion】选项10【TestpointStyle】选项,由收集整理,11【TestpointUsage】选项,9.1.4高频电路设计规则设置在设计规则中选择HighSpeed选项卡则出现如图9-45所示的窗口。,由收集整理,1【DaisyChainStubL

5、ength】选项,2【LengthConstraint】选项,3【MatchedNetLengths】选项,4【MaximumViaCountConstraint】选项,5【ParallelSegmentConstraint】选项,6【ViasUnderSMDConstraint】选项,9.1.5元件布局规则设置在设计规则对话框中选择Placement选项卡出现如图9-53所示的窗口。,由收集整理,1【ComponentClearanceConstraint】选项,2【ComponentOrientationsRule】选项,3【NetToIgnore】选项,4【PermittedLayers

6、Rule】选项5【RoomDefinition】选项,由收集整理,9.1.6信号完整性规则设置1【FlightTime-FallingEdge】选项,由收集整理,2【FlightTime-RisingEdge】选项,3【ImpedanceConstraint】选项4【Overshoot-FailingEdge】选项5【Overshoot-RisingEdge】选项,由收集整理,6【SignalBaseValue】选项,7【SignalStimulus】选项,8【SignalTopValue】选项,9【Slope-FallingEdge】选项,10【Slope-RisingEdge】选项,11【

7、SupplyNets】选项12【Undershoot-FallingEdge】选项13【Undershoot-RisingEdge】选项,由收集整理,9.1.7其他相关规则设置Other选项卡的窗口如图9-83所示。,由收集整理,1【Short-CircuitConstraint】选项,2【Un-ConnectedPinConstraint】选项,3【Un-RoutedNetsConstraint】选项,9.2设计规则检查,9.2.1设计规则检查启动【Tool】菜单中的【DesignRuleCheck】命令,屏幕上会弹出如图9-87所示的电路设计规则检查设置对话框。,由收集整理,1Report选项卡该选项卡分为6个区域。RoutingRules区域本区的功能是采用下面哪些布线规则检查电路。ManufacturingRules本区的功能是采用下面哪些电路板制造规则检查电路。,由收集整理,HighSpeedRules区域本区的功能是设置采用下列哪种高频电路设计规则检查电路。PlacementRules区域本区的功能是设置采用下列哪种放置元件的设计规则检查电路。SignalIntegrityRules区域本区的功能是设

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论