计算机组成原理试题及答案_第1页
计算机组成原理试题及答案_第2页
计算机组成原理试题及答案_第3页
计算机组成原理试题及答案_第4页
计算机组成原理试题及答案_第5页
已阅读5页,还剩28页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机组成原理题集含答案

题库跑目总数:293

第一章单选题

1、控制器、运算器和存储器合起来一般称为主机:

I/O部件

内存储器

外存储器

主机

2、冯诺依曼机工作方式的基本特点是按地址访问并顺序执行指令:

按地址访问并顺序执行指令

精确结果处理

存储器按内部地址访问

自动工作

3、输入、输出设备以及辅助存储器一般统称为外围设备:

I/O系统

外围设备

外存储器

执行部件

4、计算机硬件能直接识别和执行的语言是机器语言:

高级语言

汇编语言

机器语言

符号语言

判断题

5、若某计算机字代表一条指令或指令的•部分,则称数据字错;

6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字错;

7、数字计算机的特点:数值由数字量如二进制位来表示,运算按位进行;对

8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的;对

填空题

9、系统软件包括:服务程序、语言程序、操作系统、数据库管理系统;

10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是电子管、晶体管、集成电路、大规

模集成电路、巨大规模集成电路五个部分;

11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由微程序级、一般机器级、操作系统级、汇编语言

级和高级语言级等组成,在每一级上都可以进行程序设计;

12、计算机的软件•般分为系统软件和应用软件两大部分;

13、计算机的硬件基本组成包括控制器、运算器、存储器、输入设备和输出设备五个常分;

简答即

14、什么是存储容量什么是单元地址

存储器所有存储单元的总数称为存储器的存储容量:灭个存储单元都有编号,称为单元地址;

15、什么是外存简述其功能;

外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大为碳席存储器和光廊■存储器.

称为外存储器,简称外存;外存可存储大量的信息,计算机需要使用时,再调入内存;

16、什么是内存简述其功能:

内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存楮器,简称内存;用来存放经常

使用的程序和数据;;

17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据

取指周期中从内存读出的信息流是指令流,而右执行器周期中从内存读出的信息流是数据流;

18、什么是适配器简述其功能;

适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作;

19、什么是CPU简述其功能;

运算器和控制器合在•起称为中央处理器,简称CPU,它用来控制计算机及进行算术逻辑运算;

20、

冯诺依曼体系结构要点

二进制:存储程序顺序执行:硬件由运算器、控制㈱、存储器、输入设备、输出设备组成;

第二章

单选题

1、下列数中最小的数为c:

101001B

52Q

29D

233H

2、一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则其最小值是c:-127

-32

-125

-3

3、若某数x的真值为,在计算机中该数表示为则该数所用的编码方法是b码:

4、某数在计算机中用8421BCD码表示为011110001001,其真值是:a789D

789H

1887)

5.float型数据通常用IEEE754单精度浮点数格式衣示.若编译器将float型变量x分配在一个32位浮点寄存器ER

中,且x=,则FR1的内容是a

C1040000H

C2420000H

C1840000H

C1C2J000H

6、不属于ALU的部件有d

加法器或乘法器

移位器

逻辑运算部件

指令寄存器

7、处理器中的ALU采用b来实现

时序电路

组合逻辑电路

控制电路

模拟电路

8、当且仅当a发生时,称为浮点数溢出上溢

阶码上溢

尾数上溢

尾数与阶码同时上溢

尾数或阶码.上溢

9、某浮点数采用IEEE754单精度格式表示为C5100000H,则该数的值是b注:选项中内的值为上标

210

211

210

211

10、在C程序中,int类型的变量x的值为-1088:程序执行时,x先被存放在16位的寄存器R1中,然后被算术右移4位:

则此忖R1中的内容以16进制表示是b

FBC04

FFBCH

0FBCI

87BC4

11、补码表示的8位二进制定点小数所能表示数值的范围是b

12、下列数中最大的是a

1250

55H

13、某机字长32位,其中1位符号位,31位表示尾数;若用定点小数表示,则最大正小数为:b

+1-2-32

+1-2-31

2-32

2-31

14、若浮点数尾数用补码表示,则判断运算结果是否为规格化数的方法是:c阶符与数符相同为规格化数

阶符与数符相异为规格化数

数符与尾数小数点后第一位数字相异为规格化数

数符与尾数小数点后第•位数字相同为规格化数

15、算术/逻辑运算单元74181ALU可完成:c

16种算术运算功能

16种逻辑运算功能

16种算术运算功能和16种逻辑运算功能

4位乘法运算和除法运算功能

判断题

16、ASCII码即美国国家信息交换标准代码;标准ASCII码占9位二进制位,共表示512种字符;错

17、引入浮点数的目的是在位数有限的前提下,扩大数值表示的范围;对

18、机器码是信息在计算机中的二进制表示形式;对

填空即

19、设有七位二进制信息码0110101,则低位增设偶校验码后的代码为01101010;

20、两个BCD码相加,当结果大于9时,修正的方法是将结果加6,并产生进位输出;

21、浮点运算器由阶码运算器和尾数运算器组成,它们都是定点运算器;只要求能执行阶码运算器运算,而加法和减法

要求能进行位数运算器运算;

22、现代计算机的运算器一般通过总线结构来组织;按其总线数不同,大体有单总线结构、双总线结构和三总线结构三

种形式;

23、提高加注器运算速度的关锦是降低进位信号的传播时间:先行进位的含义是低有效仿的进侑信号可以直接向最高

位传递;

24、对阶时,使小阶向大阶看齐,使小阶的尾数向右移位,每右移一位,其阶码加一,宜到两数的阶码相等为止;

25、在进行浮点加法运算时,需要完成为0操作数检查、阶码加/减操作、尾数乘/除操作、结果规格化、舍入处理和

确定积的符号等步骤;

26、按IEEE754规范,一个浮点数由符号位S、阶码E、尾数M三个域组成,其中的值等于指数的加上一个固定;

27、移码表示法主要用于表示浮点数的阶码E,以利于比较两个指数的大小

和对价操作;

28、26H或63H异或1350的值为58D:

29、为了提高运算器的速度,可以采用先行进位、阵列乘除法、流水线等并行

措施;

30、设机器数字长为8位含1符号位,若机器数为81H十六进制,当它分别代表原码、

补码、反码和移码时,等价的十进制整数分别为7、-127、-126和1

计算即

X=l+l+l+l+l+=-83

32、

已知A=2T01X,B=2-100X,按浮点运算方法计算A+B.

方括号内是阶码

11100;

33、设浮点数字长16位,其中阶码4位含1位价符,尾数12位含1位数符,将51/1

28转换成二进制规格化浮点数要求阶码采用移码,尾数采用补码,二进制表示;并给出

此浮点数格式的规格数表示范围;

正数2-9^271-2-11

负数

34、设阶为5位包括2位阶符,尾数为8位包括2位数符,阶码、尾数均用补码表示,完

成下列取值的X+Y,X-Y运算:1X=2-O11XY=2-010X

10

1将y规格化得:y=xx浮=1101,y浮=1101,

-y浮=1101,①对阶补+-Ey补

=1101+0011=0000AEx=Ey②尾数相加相加相减

++---------------------------------------------x+y

浮=1101,左规x+y浮=1100,Z.x+y=X

x-y浮=1101,右规x-y浮=1110,

舍入处理得x-y浮=1110,/.x-y=X

35、已知X和Y,用变形补码计算XT,同时指出运算结果是否溢出;1X=

Y=2X=Y=3X=Y=

解:1先写出x和y的变形补码,再计算它们的差x补=丫补

=-y补=x-y补=乂补+-y补

=+=•・•运算结果双符号不相等.••为正溢出X-Y=+2先写出x和y的变形补码,再计算它们的差x补

=y补=-丫补=x-y补

=+=;.x-y=无溢出3先写出x

和y的变形补码,再计算它们的差x补=丫补=可补

=x-y补=乂补+-y补=+=

•・•运算结果双符号不相等.••为正溢出X-Y=+

36、已知X和Y,用变形补码计算X+Y,同时指出运算结果是否溢出;1X=

Y=2X=Y=3X=Y=

解:1先写出x和y的变形补码再计算它们的和x补=丫补=

x+y补=乂补+y补=+=;・乂+尸无溢出;2

先写出x和y的变形补码再计算它们的和x补=丫补=

x+yib=x补+y补=+=:.x+丫=无溢出;

3先写出x和y的变形补码再计算它们的和x补=丫补

=x+y补=乂补+y补=+=,乂+丫=无溢出

37、写出十进制数-5的IEEE754编码;

写Hl十进制数-5的1EEE754编码

简答题

38、某加法器进位链小组信号为C4C3C2C1,低位来的信号为C0,请分别按下述两种方式写出C4C3C2C1的逻辑表达式;1

串行进位方式2并行进位方式

解:1串行进位方式:C1=G1+P1CO其中:G1=A1B1,P1=A1eB1C2=G2+P2C1G2=A2B2,P2=A2eB2C3=G3+P3C2G3=A3B3,

P3=A3sB3C4=G4+P4C3G4=A4B4,P4=A4eB42并行进位方式:C1=G1+P1COC2=G2+P2G1+P2P1CO

C3=G3+P3G2+P3P2G1+P3P2P1CO

C4=G4+P4G3+P4P3G2+P4P3P2G1+P4P3P2P1C0其中G1-G4,P1-P4表达式与串行进位方式相司;

39、什么是奇偶校验码

奇偶校验码用于检验信息在传输、存储和处理过程中出现的错误;奇偶校验码只是•种最简单的检错码,只能检错不能

纠错,且仅能检出奇数个错误;

40、简述计算机中采用二进制代码的优点;

1技术上容易实现;2运算规则简单;3可借助于逻辑代数来分析、研究:

4与其它进制的转换容易;

第三章

单选题

1、下面说法正确的是C

半导体RAM信息可读可写,且断电后仍能保持记忆

半导体RAM属挥发性存储器,而静态的RAM存储信息是非挥发性的

静态RAM、动态RAM都属挥发性存储器,断电后存储的信息将消失

ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失

2、存储单元是指:C

存放一个二进制信息位的存储元

存放一个机器字的所有1存储元集合

存放一个字节的所有存储元集合

存放两个字节的所有存储元集合

3、采用虚拟存储器的主要目的是B

提高主存储器的存取速度

扩大存储器空间,并能进行自动管理

提高外存储器的存取速度

扩大外存储器的存储空间

4、某SRAM芯片,存储容量为64Kxi6位,该芯片的地址线和数据线数目为:D64,16

16,64

64,8

16,15

5、「算机系统中的存贮器系统是指:d

RAM存贮器

ROM存贮器

主存贮器

内存贮器和外存贮器

6、交叉存储器实质上是一种a存储器,它能执行独立的读写操作

多模块,并行

多模块,串行

整体式,并行

整体式,串行

7、相联存储器是按c进行寻址的存储器

地址指定方式

堆栈存取方式

内容指定方式

地址指定与堆栈存取方式结合

8、在主存和CPU之间增加cache的目的是c

增加内存容量

提高内存的可靠性

解决CPU与内存之间的速度匹配问题

增加内存容量,同时加快存取速度

9、存储周期是指b

存储器的读出时间

存储器进行连续读和写操作所允许的最短时间间隔

存储器的写入时间

存储器进行连续写操作所允许的最短时间间隔

判断题

10、存储元存储八位二进制信息,是计算机存储信息的最小单位;错11、存储器带宽指单位时间里存储器所存取的信息

量,是衡量数据传输的重要指标;常用单位有:位/秒或字节/秒;对

12、Cache主要强调大的存储容量,以满足计算机的大容量存储要求;错

13、外存辅存主要强调快速存取,以便使存取退度与CPL•速度相匹配:错

14、计算机存储器功能是记忆以二进制形式表示的数据和程序;对

填空题

15、DRAM存储器的刷新一般有集中式、分散式和异步式三种方式,之所以

刷新是因为有电荷泄漏,需要定期补充;

16、虚拟存储器只毡一个容量非常大的存储器逻辑模型,不走任何实际的物理存储器,按照主存-外存层次的信息传送

单位不同,虚拟存储器有段式、页式和段页式三类;

17、虚拟存储器指的是主存层次,它给用户提供了一个比实际空间大得多的虚拟地址空'可;

18、主存与CACHE的地址映射有全相联、直接、组相联三种方式:

19、双端口存储器和多模块交叉存储器属于并行存储器结构,前者采用空间并行技术,后者采用时间并行技术;

20、CPU能直接访问由CACHE和内存,但不能直接访问外存;

21、存储器的技术指标主要有存储容量、存取时间、存储周期和存储器带宽;

22、对存储器的要求是容量大,速度怏,成木低,为了解决这三方面的矛盾,计算机采用多级存储和体系结构;

计算题

23、C?U执行一段程序时,CACHE完成存取的次数为5000次,主存完成存取的次数为200次;己知CACHE存取周期为40ns,

主存存取周期为160ns;分别求CACHE的命中率H、平均访问时间Ta和CACHE-主存系统的访问效率e;

lh=5000/5000+200=%;

2ta=hXtc+l-hXtm=40X%+%X160=;

3e=tc/ta=40/=%;

24、已知cache/主存的效率是85%,平均访问时间为60ns,cache比主存快4倍,求主存的存取周期和cache的命中率;

解:因为:ta=tc/e所以:tc=taXe=60X=510nscache存取周期

因为:e-1/r+1-rHtm=tcXr=510X4=204ns主存存取周期

所以:H=/=

25、设某RAM芯片,其存储容量为16Kx8位,同:1该芯片引出线的最小数目应该是多少2存储器芯片的地址范围是

多少

解:U6K=2的14次方,所以地址线为14根,字长为8位,所以数据线为8根,加上芯片片选信号CS,读信号RD,写信号

WR,电源线,地址线,器引出线最小数目应该为27跟;

2存偌器芯片的地址范围为:0000H"3FFFF;

26、有一个16Kxi6的存储器,用1KX4的DRM芯片内部结构为64X16构成,设读/写周期为,问:1采用异步刷新方

式,如单元刷新间隔不超过2ms,则刷新信号周期是多少2如采用集中刷新方式,存储器刷新一遍最少用多少读/写周

期死时间率多少

解1刷新信号间隔为2MS/64=,此即刷新信号周期

2设T为读/写周期,且列向16组同时进行刷新,则所需刷新时间为64T,已知T=,

则死亡时间率=64172000100炉%;

27、设存储器容量为32M字,字长64位,模块数m=4,分别用顺序方式和交叉方式进行组织;若存储周期T=200ns,数据总

线宽度为64位,总线传送周期l=50ns;问:顺序存储器和交叉存储器的平均存取时间、带宽各是多少

28、某磁盘组共有4个记录面,每亳米5道,每道记录信息为12288B,最小磁道直径为230亳米,共有275道,磁盘转速

为3Q00转/分;

1最低位密度是多少

2数据传输率是多少

3平均等待时间是多少

1mm

2614400B/S

310ms

29、某磁盘组有5个记录面,每个记录面的内磁道直径为22cm,外磁道直径为33cm,最大位密度为1600bit/cm,道密度

为80道/cm,转速为3600转/分;

1计算每条磁道的容量;

2计算磁盘的数据传输率;

3计算平均等待时间;

1每条磁盘的容量是110525B

26631680B/S

3

简答题

30、说出至少三种加速CPU和存储罂之间有效传输的措施;

答:主要有:1加长存储器的字长2采用双端口存储器3加入CACHE4采用多体交叉存储器

31、存储保护主要包括哪几个方面

答:存储保护•般涉及存储区域保护和访问方式保护两大方面;前者主要有页表保护、键保护、环保护等方式,后者则

中要考虑对中存信息使用的读、写、执行三种方式的保护:

32、计算机存储系统分为哪几个层次

答:计算机存储系统一般指:CPU内的寄存器、CACHE,主存、外存、后备存储器等五个层次

应用题

33、主存容量为4MB,虚存容量为1GB,则虚存地址和物理地址各为多少位如页面大小为4KB,则页表长度是多少

解1;虚拟容量1GB对应地址为30位:

主存容量4MB对应地址为22位

2:1G3/4KB=256K

34、C,U执行一段程序时,cache完成存取的次数为2420次,主存完成存取的次数为80次,已知cache存储周期为40ns,

主存存储周期为240ns,求cache/主存系统的效率和

平均访问时间;

35、某机器中,已知配有一个地址空间为0000H-3FFFH的ROM区域;现在再用一个RAM芯片8KX8形成40KX16位的RAM

区域,起始地址为6000H,假定RAM芯片有/CS和/WE信号控制端;CPU的地址总线为A15-AO,数据总线为D15-D0,控制信

号为R/W读/写,/MREQ访存,要求:1画出地址译码方案;2将ROM与RAM同CPU连接;

36、用16Kx8位的DRAV芯片组成64Kx32位存储器,画出该存储器的组成逻辑框图;

37、某机字长8位,用4K8位的RAM芯片和2K8位的ROM芯片设计一个容量为16K字的存储器,其中RAM为高8K字,ROM

为低2K字,最低地址为0;

1地址线和数据线各为多少根

2各种芯片的数量是多少

3请画出存储器结构图及与CPU的连接图;

1地址线14根,数据线8根;

22片RAM,1片ROM:

38、

下图为某16位机的主存空间构成示意图,其中RAM为8K16的随机存储器,ROM位8K16位的只读存储器;仔细分析该图,

并按要求答题;

1该存储器最大空间有多少已经构成的空间有多少

2图中构成的地址空间分布是怎样的画出地址空间分布图;

某8位机地址16位,用8K8位的ROM芯片和8K8位的ram芯片组成存储器,按字节编址,其中RAM的地址为

0000H"5FFFH,ROM的地址为6000H~9FFFH;要求:

1画出存储器空间分布图,并确定需要的RAM以及RAM芯片数量:

2画出此存储器组成结构图及与CPU的连接图;

1图咯;需要3片RAM,2片ROM;

2图咯;

第四章

单选题

1、用某个寄存器的值做操作数地址的寻址方式称为D寻址;

直接

间接

寄存器

寄存器间接

2、堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP所指示的栈顶单元,如果进栈的操作是:A-〉MSP,SP-1-)

SP,那么出栈的操作应为:B

MSP->A,SP+1->SP

SP+l->SP,MSP-)A

SP-l->SP,MSP-)A

MSP-)A,SP-1-)SP

3、变址寻址方式中,操作数的有效地址等于:C

基值寄存器内容加上形式地址位移量

堆栈指示器内容加上形式地址位移量

变址寄存器内容加上形式地址位移量

程序记数器内容加上形式地址位移量

4、从以下有关RISC的描述中,选择最合适的答案;C

采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况:

为了实现兼容,新设计的RISC是从原来CISC系统的指令系统中挑选一部分实现的;

RISC的主要目标是减少指令数,提高指令执行效率;

RISC设有乘、除法指令和浮点运算指令;

5、指令系统中采用不寻址方式的目的主要是B

实现存储程序和程序控制

缩短指令长度,扩大寻址空间,提高编程灵活性

可以直接访问外存

提供扩展操作码的可能并降低指令译码难度

6、电地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个经常需来C

堆栈寻址方式

立即寻址方式

隐含寻址方式

间接寻址方式

7、寄存器间接寻址方式中,操作数处在A

通用寄存器

堆栈

主存储器

程序计数器

8、指令的寻址方式有顺序和跳跃两种,采用跳沃寻址方式,可以实现D

堆栈寻址

程序的条件转移

程序的无条件转移

程序的条件转移或无条件转移

判断题

9、引入操作数寻址方式目的有:缩短指令长度、扩大寻址范围、提高编程灵活性等;对

10、指令系统指一台计算机中所有机器指令的集合,是表征计算机性能的重要因素;对

填空题

11、•个较完善的指令系统应包含:数据传送类指令,算术运算类指令,逻辑运算类指令,程序控制类指令,1/0类指令,

字符串类指令,系统控制类指令等;

12、根据操作数所在位置,指出其寻址方式填空:1操作数在寄存器中,为寄存器直接寻址方式;2操作数地址在寄存器,

为寄存器间接寻址方式;3操

作数在指令中,为立即寻址方式;4操作数地址主存在指令中,为直接寻址方式5操作数的地址,为某一寄存器内容与位

移量之和可以是相对、基址、变址寻址方式;

13、指令寻址方式主要有顺序寻址方式实现指令逐条顺序执行,PC+17PC和跳跃寻址方式实现程序转移;

14、从计算机指令系统的角度看当前的计算机指令系统结构分为两大类:曳杂指令集计算机

、精简指令集计算机;

15、地址码表示操作数的地址;以其数量为依据,可以将指令分为零地址指令、和一地址指令二地址指令三地址指令多

地址指令等几种;

16、二地址指令中,操作数的物理位置有三种型式,分别是寄存器-寄存器RR型、寄存器-存储器RS型和存储器-存储

器ss型;

17、堆栈是一种特殊的数据寻址方式,它采用先进后出原理;按结构不同分为寄存器堆栈和存储器堆栈;

18、形成操作数地址的方式,称为数据寻址方式;操作数可以放在专用寄存器、通用寄存器、和指令中;

19、形成指令地址的方式,称为指令寻址方式,有顺序寻址和跳跃寻址两种:

20、指令字长度分为单字长、半字长、双字长三种形式;

21、指令格式是指令用二进制代码和表示的结构形式,指令格式由操作码字段和地址码两字段组成;

22、指令系统是表征一台计算机性能的重要因素,它的格式和功能不仅直接影响到机器的硬件结构,也影响到系统软

件;

计算题

23、设某计算机数据线、地址线均是8位,有一条相对寻址的无条件转移指令存于内存的20H单元中,指令给出的位移

量D=00010101B,该指令占用2个字节,试计算:1取该指令时PC的内容:2该指令执行结束时PC的内容;

由题:

1PC=2OH

2Pc=>C+D+2=20H+2+00010101B=37H

简答跑

24、

指令格式结构如下所示,试分析指令格式及寻址方式特点;

31252

423-20190

1.操作码:顶长操作码,可表示128条指令;

操作数:双操作数,可构成RS或SS型指令,有直接、寄存器、寄存器间接寻址方式;访存范围1M,可表示16个寄存器

25、说明RISC指令系统的主要特点;

指令条数少,指令长度固定,指令格式、寻址方式种类少,只有取数/存数指令访问存储器;

26、一个比较完善的指令系统应该包括哪几类指令

数据传送指令,算术运算指令,逻辑运算指令,程序控制指令,输入/输出指令,堆栈指令,字符串指令,特权指令;

应用超

27、一种单地址指令格式如下所示,其中I为间接特征,X为寻址模式,D为形式地址;I,X,D组成该指令的操作数有效地

址E;设R为变址寄存器,R1为基值寄存罂,PC为程序计数器,请在下表中第一列位置填入适当的寻址方式名称:

第五章

a单选题

1、一般机器周期的时间是根据A来规定的;

主存中读取一个指令字的时间

主存中读取一个数据字的时间

主存中写入一个数据字的时间

主存中读取一个数据字的时间

2、存放微程序的控制存储器称为:B

高速缓冲存储器

控制存储器

虚拟存储器

主存储器

3、以下叙述中正确描述的句子是:A

同一个CPU周期中,可以并行执行的微操作叫相容性微操作

同一个CPU周期中,可以并行执行的微操作叫相交性微操作

同•个CPU周期中,可以并行执行的微操作叫相斥性微操作

同一个CPU周期中,可以并行执行的微操作叫排他性微操作

4、F算机操作的最小时间单位是:A

时钟周期

指令周期

CPU周期

微指令周期

5、下列部件中不属于控制器的是:D

IR

操作控制器

PC

PSW

6、同步控制站:C

只适用于CPU控制的方式

只适用于外围设备控制的方式

由统一时序信号控制的方式

所有指令执行时间都相同的方式

7、在CPU中跟踪指令后继地址的寄存器是:B

MAR?CIRPSW

判断题

8、指令流水线中主要存在三种相关冲突:资源相关、数据相关及控制相关;对

9、并发性指两个或两个以上事件在同一时间间隔内发生;对

10、硬布线控制器的缺点:增加了到控存中读取微指令的时间,执行速度慢;错

11、微程序控制器的优点:规整性、灵活性、可维护性强;对

12、微操作是执行部件接受微命令后所进行的操作,是计算机硬件结构中最基本的操作对

13、微命令指控制部件通过控制线向执行部件发出的各种控制命令,是构成控制信号序到的最小单位;对

14、时钟周期是CPU处理操作的最大时间单位;错

15、微程序控制器属于存储逻辑型,以微程序解释执行机器指令,采用存储逻辑技术实对

16、地址寄存器用于存放当前执行的指令码,供进行指令译码:错

17、程序计数器用于存放CPU正在执行的指令的地址;错

18、指令寄存器用于保存当前CPU所要访问的内存单元的地址;错

填空题

19、请在括号内填入适当答案;在CPU中:1保存当前正在执行的指令的寄存器是;指令寄存器IR2保存当前正要

执行的指令地址的寄存器是程序计数器PC:3算术逻辑运算结果通常放在通用寄存器和数据缓冲寄存器DR;

20、硬布线器的设计方法是:先画出指令流程图,再利用写出布尔逻辑代数综合逻辑表达式,然后用门电路和触发器等

器件实现;

21、微程序控制器由控制存储器、微指令寄存器、地址转移逻辑三大部分组成,其中控制存储器是ROM存储器,用来

存放微程序;

22、流水CPU中的主要问题是:资源相关、数据相关和控制相关;

23、并行处理技术主要有三种形式:时间并行、空间并行和时间及空间并行;

24、微程序设计技术是利用软件方法设计控制器的一门技术,具有规整性、灵活性、可维护性等一系列优点;

25、微指令格式中,微指令的编码通常采用以下三种方式:直接表示法、编码表示法和混合表示法;

26、由于数据通路之间的结构关系,微操作可分为相容性和相斥性两种:

27、在程序执行过程中,控制器控制计算机的运行总是处于取指令、分析指令和执行指令的循环当中;

28、CPU从主存取出一条指令并执行该指令的时间叫指令周期,它常用若干个机器周期来表示,而后者又包含若干个时

钟周期;

29、CPU的四个主要功能是指令控制、操作控制、时间控制和数据加工;

30、目前的CPU包括控制器、运算器和CACHE;

计算题

31、在流水线浮点加法器中,假设有取指、译码、执行和回写四个过程段,每个过程段所需要的时间分别为:

Tl=6Dns,T2=50ns,T3=90ns,T4=80ns,试计算该加法器的加速比是多少;

正确答案:该流水线时钟周期至少为T=90ns,若采用非流水方式进行,则其所需要的时间为

Tl+T2+T3+T4=60+50+90+80=280ns,因此加速比=280/900;

简答即

32、简述CPU基本功能

正确答案:解:

1指令控制:程序的顺序控制,称为指令控制;

2操作控制:管理并产生每条指令的操作控制信号,并把操作控制信号送往相应的部件,从而控制这些部件按指令的要

求进行动作;

3时间控制:对各种操作实施时间上的定时,称为时间控制;

4数据加工:对数据进行算术运算和逻辑运算处理;

33、简述什么是微指令

每个微周期的操作所需的控制命令构成一条微指令;微指令包含了若干微命令信息;

34、简述什么是微命令

微命令指控制部件通过控制线向执行部件发出的各种控制命令,姑构成控制信号序列的最小单位;

35、简述什么是指令周期

指令周期是指取出并执行一条指令的时间;它由若干个CPU周期组成;

36、简述什么是微程序控制器

微程序控制器是采用微程序方式构成的控制器,以若干有序微指令组成的微程序解释执行一条机器指令;它由控制存储

器、微指令寄存器、地址转移逻辑等构成;

37、解释机器指令和微指令的关系;

机器指令是控制计算机完成•个基本操作的命令:微指令则是控制部件中•组实现•定操作功能的微命令的组合;在微

程序控制器中,一条机器指令需要由一组微指令组成的微程序来完成,即微程序完成对机器指令的解释执行;因此,一条

机牌指令对•应多条微指令;

38、计算机内有哪两股信息在流动如何区分它们

一股是控制信息,即操作命令,其发源地是控制器,流向各个部件,形成指令流;一股是数据信息,它受控制信息的控制,

从一个部件流向另一个部件,形成数据流;一般地,取指周期从内存读出的信息流是指令流,流向控制器;而执行周期从

内存读出或向内存写入的信息流是数据流,在内存和运算器之间交互;

应用题

39、流水线中有三类数据相关冲突:写后读RAE相关:读后写WAR相关:写后写WAW相关;判断以下三组指令各存在哪

种类型的数据相关;

1IILADR1,A;b忸一口,加是存储器单元

12ADDR2,R1:R2+R1^R2

213ADDR3,R4;R3+R4-R3

14MJLR4,R5;R4XR5-R4

315LADR6,B:MB-R6,MB是存储器单元

16MJLR6,R7:R6XR7-*R6

正确答案:解:

1写后读RAW相关:

2读后写WAR相关,但不会引起相关冲突;

3写后读RAW相关、写后写WAW相关

40、今有4级流水线分别完成取值、指令译码并取数、运算、送结果四步操作,今假设完成各步操作的时间依次为

100ns,100ns,80ns,50ns;

请问।

1流水线的操作周期应设计为多少

2若相邻两条令发生数据相关,而且在硬件上不采取措施,那么第二条指令要推迟多少时间进行;

3如果在硬件设计上加以改进,至少需推迟多少时间

查看答案

正确答案:解:

1流水线的操作时钟周期t应按四步操作中最长时间来考虑,所以t=100ns:

2两条指令发生数据相关冲突情况::

ADDRI,R2,R3;R2+R3-*R1

SUBR4,R1,R5;R1-R5-*R4

两条指令在流水线中执行情况如下表所示:

ADD指令在时钟4时才将结果写入寄存器R1中,但SUB指令在时钟3时就需读寄存器RIT,显然发生数据相关,不能读

到所需数据,只能等待;如果硬件上不采取措施,第2条指令SUB至少应推迟2个操作时钟周期,即t=2X100ns=200ns:

3如果硬件上加以改进采取旁路技术,这样只镭推迟1个操作时钟周期就能得到所需数据,即t=100ns;

41、二知某机采用微程序控制方式,其控制存储器容量为:512X48位;微程序可在整个招制存储器中实现转移,可控制

微程序转移的条件共4个,微指令采用水平型格式,后继微指令地址采用断定方式;

请问:

1微指令中的三个字段分别应为多少位

2画出围绕这种微指令格式的微程序控制器逻辑框图;

正确答案:解:1假设判别测试字段中每一位作为一个判别标志,那么由于有4个转移条件,故该字段为4位:又因为

控存容量为512单元,所以下地址字段为9位;微命令字段则是:

48—4-9=35位;

2对应上述微指令格式的微程序控制器逻辑框图如下图所示;

其中微地址寄存器对应下地址字,P字段即为判别测试字段,控制字段即为微命令字段,后两部分组成微指令寄存器;地

址转移逻辑的输入是指令寄存器的0P码、各种状态条件以及判别测试字段所给的判别标志某一位为1,其输出用于控

制修改微地址寄存器的适当位数,从而实现微程序的分支转移此例微指令的后继地址采用断定方式;

42、某机有8条微指令11-18,每条微指令所包含的微命令控制信号如下表所示;

正确答案:a-j分别对应10种不同性质的微命令信号;假设一条微指令的控制字段为8位,请安排微指令的控制字段

格式;解:经分析,e,f,h和b,i,j可分别组成两个小组或两个字段,然后进行译码,可得六个微命令信号,剩下的a,c,d,g

四个微命令信号可进行直接控制,其整个控制字段组成如下:

43、假设某机器有80条指令,平均每条指令由4条微指令组成,其中有一条取指微指令是所有指令公用的;已知微指令

长度为32位,请估算控制存储器容量;

解:微指令条数为:4-1X80+1=241条取控存容量为:256X32位=1KB

44、参见下图的数据通路,画出取数指令"LDAR3,R0”的指令周期流程图,其含义是将R3为地址的主存单元的内容取至寄

存器R0中,标出各微操作控制信号序列;

解:"LDAR3,RO"指令是一条取数指令,其指令周期流程图如下图所示:

45、参见下图的数据通路;画出存数指令"STARI,R2”的指令周期流程图,其含义是

将寄存器R1的内容传送至R2为地址的主存单元中;标出各微操作信号序列;

正确答案:解:"STARLR2"指令是一条存数指令,其指令周期流程图如下图所示:

46、设运算器结构如下图所示,IR为指令寄存器,R1〜R3是三个通用寄存器,其中任何

一个都可以作为源寄存器或目标寄存器,A和B是三选一多路开关,通路的选择分别由ASO.AS1和BSO、BS1控制,S1、

S2是ALU的操作性质控制器:当S1S2R0时,ALU输出B:=01时输出A+B:=10时输出A-B:=H时输出B;另有三条机

器指令:MOV从源寄存器传送一个数到目标寄存器、ADD源寄存器内容于目标寄存器内容相加后送目标寄存器和COM

源寄存器内容取反后送目标寄存器;假设控存CM仅有16个单元,且只考虑运算器数据通路的控制,请设计微指令格式;

微指令参考格式如下:

ASIASOBS1BSOS2S1+1ALU-BUSLDIRLDR1LDR2LDR3PlP2UA3-UA3

号123456789101112131415-B

47、流水线中有写后读、读后写和写后写三种数据相关冲突,试判断下面指令存在哪种类型的数据相关;

II:ADDR1.R2,R3:R2+R3->R1

12:SUBR4,R1,R5;R1-R5->R4

在12指令进入流水线时,可能出现在II指令写入R1前就读出R1内容,发生了写后读相关;已知CPU结构如下图所示,

其中包括一个累加器AC、一个状态寄存器和其他几个寄存器;各部分之间的连线表示数据通路,箭头表示信息传递方向;

试完成以下工作:①写出图中四个寄存器A、B、C、D的名称和作用:②简述完成指令ADDY的数据通路Y为存储单元

地址,本指令功能为AC+Y-AC;

解答:

A-数据缓冲寄存器DR、

B-指令寄存器IR、

C-主存地址寄存器AR、

D-程序计数器PC;

操作的数据通路为:PC-AR-MM-DR-IR-Y-*ARMAR-MM-DRMDRfALUfADD控制信号-AC

第六章

a单选题

1、在集中式总线仲裁中“方式对电路故障最敏感;

菊花熊方式

独立请求方式

分布式

计数器定时查询方式

2、计算机使用总线结构的主要优点是便于实现积木化,同时:C

减少了信息传输量

提高了信息传输的速度

减少了信息传输线的条数

加重了CPU的工作量

3、系统总线中地址线的功能是:D

选择主存单元地址

选择进行信息传输的设备

选择外存地址

指定主存和I/O设备接口电路的地址

4、采用串行接口进行7位ASCII码传送,带有1位奇校验位,1位起始位和1位停止位,当传输率为9600波特时,字符

传送速率为:A

960

873.

1372

480

5、同步通信之所以比异步通信具有较高的传输速率,是因为:D

同步通信不需要应答信号且总线长度比较短

同步通信用一个公共的时钟信号进行同步

同步通信中,各部件存取时间比较接近

以上各项因素的综合结果

6、在集中式总线仲裁中,B方式响应时间最快;

链式咨询

独立请求

计数器定时查询

分布

7、产算机系统的输入输出接口是C之间的交接界面;

CPU与存储器

存储器与外围设备

主机与外围设备

CPU与系统总线

8、在计数器定时查询方式下,每次计数从。开始,则A

设备号小的优先级高

设备号大的优先级高

每个设备使用总线的机会相同

以上都不对

9、在集中式总线仲裁中,B方式相应最快;

链式查询

独立请求

计数器定时查询

不能确定

10、系统总线是指D

运算器、控制器、寄存器之间的连接部件

运算器、寄存器、主存之间的连接部件

运算器、寄存器、外围设备之间的连接部件

CPU、主存、外围设备之间的连接部件

判断题

11、波特是信号传输速度的单位,波特率等于每秒内线路状态的改变次数;1200波特率即指信号能在1杪钟内改变1200

次值;对

12、分时传送即指总线复用或是共享总线的部件分时使用总线;对

13、实现高速CPU与低速外设之间工作速度上的匹配和同步是计算机接口的主要功能之一;对

14、总线带宽是衡量总线性能的重要指标,它定义了总线本身所能达到的最高传输速率但实际带宽会受到限制;对

填空眶

15、在总线上,由一个主方向多个从方进行写操作称为广播:多个从方的数据在总线上完成AND或0R操作称为广集;

16、单处理器系统中的总线可以分为三类,CPU内部连接各寄存器及运算部件之间的总线称为内部总线;中、低速I/O

设备之间互相连接的总线称为I/O总线:同一台计算机系统内的高速功能部件之间相互连接的总线称为系统总线;

17、按照总线仲裁电路的位置不同,总线仲裁分为集中式仲裁和分布式仲裁;

18、在单机系统中,三总线结构的计算机的总线系统由系统总线、内存总线和I/O总线等组成;

19、目前的CPU包括控制器、运算器和CACHE;

20、在一个16位的总线系统中,若时钟频率是100MHz,总线的周期为5个时钟周期,则总线带宽是40MB/S

简答题

21、简述常见的总线仲裁方式;

1集中式仲裁方式:

①链式查询方式:

②计数器定时咨询方式:

③独立请求方式:

2分布式仲裁方式;

22、简述波特率和比特率的区别;

波特是信号传输速度的单位,波特率等于每秒内线路状态的改变次数;

标准波特率有:1200、2400、4800、9600、19200等,

1200波特率即指信号能在1秒钟内改变1200次值;

二进制系统中,信息的最小单位是比特,仅当每个信号元素代表一比特信息时,波特率才等于比特率;

23、简述接口的典型功能;

接口通常具有:控制、缓冲、状态、转换、整理、程序中断等功能;

24、简述总线特性包括哪4个方面;

物理特性:描述总线的物理连接方式电缆式、主板式、背板式:功能特性:描述总线中每一根线的功能:电气特性:

定义每一根线上信号的传递方向、传递方式单端方式或差分方式等,以及有效电平范围;时间特性:定义了总线上各

信号的时序关系;

应用题

25、设某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于五个总线时钟周期,总线时钟频率为

60MHz,求总线带宽等于多少

总线带宽=8BX60X106/5=96MB/s

26、设在异步串行传输系统中,每秒可传输20个数据帧,一个数据帧包含一个起始位,7个数据位,一个奇校验位,一个

结束位,试计算其波特率和比特率;

波特率=1+7+1+1X20=200波特,

比特率=20X7=140b/s

27.某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于一个总线

时钟周期,总线时钟频率为70MHZ,求总线带宽是多少

设总线带宽用Dr表示,总线时钟周期用T=l/f表示,一个总线周期传送的数据量用D表示,根据定义可得:

Dr=T/D=DX1/f=8BX70X106/s=560MB/

28、用异步通信方式传送字符"A"和"8",数据有7位,偶校验1位;起始位1位,停止位I位,请分别画出波形图;

解:

字符A的ASCII码为41H=1000001B;

字符8的ASCH码为38H=01U000B;

串行传送波形图为:

注:3:起始位C:校验位S:停止位

第七章单选题

1、计算机的外围设备是指:D

输入/输出设备

外存设备

通信设备

除主机外的其他设备

2、下列外存中,属于顺序存取存储器的是:C

U盘

硬盘

磁带

光盘

3、显示器的颜色数为256色,则刷新存储器每个单元的字长应该为:B

256位

8位

7位

16位

4、CRT的颜色数为256色,则刷新存储器每个单元的字长应该为:B

256位

8位

7位

16位

判断题

5、光盘的优点是存储容量较大、耐用、易保存等;对

6、磁盘的找道时间和等待时间是随机的,所以•般取随机时间;错

7、磷盘的存取时间包括找道时间、等待时间和读写时间;对

8、位密度是指磁道单位长度上能记录的二进制位数;对

9、道密度是指沿磁盘半径方向单位长度上的磁道数;对

10、常见的打印机分为:点阵针式打印机、激光打印机、喷墨打印机;对

11、灰度级指黑白显示器中所显示的像素点的亮暗差别,在彩色显示器中则表现为颜色的不同;灰度级越高,图像层次越

清楚逼真;对

12、分辨率指显示器所能表示的像素个数,像素越密,分辨率越高,图像越模糊;错填空题

13、显示设备工作时,为了不断提供刷新图像的信号,必须把帧图像信息存储在刷新存储器中:

14、按读写性质划分,光盘可以分为只读型光盘、一次型光盘和重写型光盘三种;

15、磁盘上访问信息的最小物理单位是记录块;

16、汉字在输入时采用汉字输入编码,在存储时采用汉字机内码,在显示或打印时采用汉字字模编码;

17、显示器上构成图像的最小单元或图象中的一个点称为像素,磁盘记录面上的一系列司心圆称为磁道;

计算题

18、设某硬盘有20个磁头,1024个柱面,每柱面46个扇区,每扇区可记录512字节;试计算该硬盘的容量;

磁盘容量=20X46X1024X512B=460MB

19、某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为

70MHz,求总线带宽是多少

设总线带宽用Dr表示,总线时钟周期用T=l/f发示,一个总线周期传送的数据量用D表示,根据定义可得:

Dr=T/D=DX1/f=8BX70X106/s=560MB/

20、某显示器的分辨率为800X600,灰度级为256色,试计算为达到这一显示效果需要多少字节

所需字节数为:256色即28,每像素占8位=1字节,则800X600XB=480000B

21、设显示器分辨率为1024X768,颜色深度33,帧频为72Hz,计算刷新屏幕时存储器带宽是多少

所需带宽=1024X768X3BX72/s=768KX216B=162MB/s

简答题

22、说明外围设备

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论