数电第4版 课件 11CMOS漏极开路门_第1页
数电第4版 课件 11CMOS漏极开路门_第2页
数电第4版 课件 11CMOS漏极开路门_第3页
数电第4版 课件 11CMOS漏极开路门_第4页
数电第4版 课件 11CMOS漏极开路门_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

2.4.5CMOS漏极开路门1.门电路的推拉式输出结构

什么是推拉式输出?输出级的两只管子轮流导通。2.推拉式输出门电路不能线与

什么是线与?将门电路的输出端直接连接以实现与的逻辑功能,称为线与。

当L1输出高电平,L2输出低电平时,自VDD→G1的TP→G2的TN→地形成低阻通路。造成功耗过大,输出电平错误。2.4.5CMOS漏极开路门3.CMOS漏极开路门(Open-Drain,OD门)

VOH=VDD'-iLR

2.4.5CMOS漏极开路门应用一:OD门可以线与,简化硬件电路。4.OD门的应用2.4.5CMOS漏极开路门线与的实际应用实例——光电报警系统思考:上拉电阻R的大小对电路的性能有何影响?2.4.5CMOS漏极开路门例2.4-8:OD与非门输出高电平时,输出端的漏电流IOZ=10μA,输出低电平时,VOL≤0.4V(IOL=4mA)。负载门的IIL和IIH

均为1μA。如果要求X点高电平VX≥4V,低电平VX≤0.4V,请计算上拉电阻R的选择范围。2.4.5CMOS漏极开路门I=3×IOZ+6×IIH=3×0.01+6×0.001=0.036mAVX=5V-I×R=5V-0.036×RC≥4V当X点为高电平时2.4.5CMOS漏极开路门1.15kΩ≤R≤27.8kΩ当X点为低电平时2.1.6CMOS漏极开路门OD门的应用之二:可实现电平转换VOH<3.3V,VIH(min)=70%VDD=3.5V,VOH(min)<VIH(min),不能正常工作。2.4.5

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论