【MOOC】数字电路与逻辑设计-华中科技大学 中国大学慕课MOOC答案_第1页
【MOOC】数字电路与逻辑设计-华中科技大学 中国大学慕课MOOC答案_第2页
【MOOC】数字电路与逻辑设计-华中科技大学 中国大学慕课MOOC答案_第3页
【MOOC】数字电路与逻辑设计-华中科技大学 中国大学慕课MOOC答案_第4页
【MOOC】数字电路与逻辑设计-华中科技大学 中国大学慕课MOOC答案_第5页
已阅读5页,还剩32页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

【MOOC】数字电路与逻辑设计-华中科技大学中国大学慕课MOOC答案数制及其转换1、【填空题】本题答案:【38】2、【填空题】本题答案:【100011.1143.6】3、【填空题】本题答案:【27.117.2】带符号二进制数的代码表示1、【多选题】数字系统采用()可以将减法运算转换为加法运算。本题答案:【反码#补码】2、【填空题】带符号二进制数-110011的反码是____,补码是_____。(答案请用2个空格分开)本题答案:【10011001001101】3、【填空题】带符号二进制小数-0.10101的反码是____,补码是_____。(答案请用2个空格分开)本题答案:【1.010101.01011】几种常用的编码1、【判断题】两个余3码表示的十进制数字相加时,对“和”必须修正。修正的方法是:如果有进位,则结果减3;如果无进位,则结果加6。本题答案:【错误】2、【判断题】在2421BCD中,0111对应的十进制数是7。本题答案:【错误】3、【填空题】本题答案:【01000010111111】第一章单元测验1、【单选题】进行加、减运算时,需要对运算结果最低位进行调整的编码为()本题答案:【反码】2、【单选题】带符号二进制数–00101的补码为()本题答案:【111011】3、【单选题】余3码10010101.10101000对应的二进制数为()本题答案:【111110.11】4、【单选题】将十进制数75.25转换成十六进制数为()本题答案:【4B.4】5、【单选题】将二进制数10111.01转换为等值的十进制数是()。本题答案:【23.25】6、【单选题】将十进制数17.625转换为等值的十六进制数是()本题答案:【11.A】7、【单选题】将余3码01000101.1001转换成2421码是()。本题答案:【00010010.1100】8、【单选题】二进制数1100110用格雷码表示是()。本题答案:【1010101】9、【判断题】格雷码中任意两个相邻数的代码只有一位二进制数不同。本题答案:【正确】10、【判断题】一个二进制正整数B=能够被整除的条件是=0。本题答案:【错误】2.1逻辑代数的基本概念1、【单选题】假定某个电路如图示,指示灯F和开关A、B、C的逻辑关系表达式为()。本题答案:【】2、【判断题】如果AB和AC的逻辑值相同,那么B和C的逻辑值一定相同。本题答案:【错误】3、【判断题】2个逻辑函数的函数表达式不同,真值表相同,则这两个逻辑函数不相同。本题答案:【错误】2.2逻辑代数的基本定理和规则1、【单选题】本题答案:【】2、【判断题】本题答案:【正确】3、【判断题】异或逻辑与同或逻辑的关系既互为相反,又互为对偶。本题答案:【正确】2.3逻辑表达式的形式与变换1、【单选题】本题答案:【2,6,7】2、【判断题】任何有限的逻辑关系,不论多复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,而逻辑函数表达式的基本形式是唯一的。本题答案:【错误】3、【判断题】一个逻辑变量有0和1两种可能的取值,因此,一个n变量的逻辑函数有2n个最小项。本题答案:【错误】4、【判断题】本题答案:【错误】2.4逻辑函数代数化简法1、【单选题】本题答案:【AB+BC】2、【单选题】本题答案:【】3、【单选题】本题答案:【】4、【填空题】本题答案:【B】逻辑函数卡诺图化简法1、【单选题】逻辑函数F(A,B,C,D)=∑m(2,7,8,12,13,14,15)的卡诺图,下面画法正确的是()。本题答案:【】2、【判断题】利用卡诺图化简法化简逻辑函数时,得到的最简与或表达式是唯一的。本题答案:【错误】第二章单元测验1、【单选题】本题答案:【】2、【单选题】逻辑函数F(A,B,C)=(A+B)(B+C)(A+C)的最简与或表达式是()。本题答案:【AB+AC+BC】3、【单选题】将逻辑函数表示成“最小项之和”的简写形式是()。本题答案:【】4、【单选题】用卡诺图化简法求逻辑函数的最简与或表达式和最简或与表达式分别为()。本题答案:【;】5、【单选题】根据反演规则和对偶规则可写出逻辑函数的反函数=(),对偶函数=()。本题答案:【;】6、【判断题】如果A+B和A+C的逻辑值相同,且AB和AC的逻辑值相同,那么B和C的逻辑值一定相同()本题答案:【正确】7、【判断题】由n个变量构成的两个不同最小项mi和mj,满足mi+mj=1。()本题答案:【错误】8、【判断题】用逻辑代数公理、定理和规则可以证明。本题答案:【正确】9、【判断题】用代数法化简逻辑函数,其最简“与-或”表达式为。本题答案:【错误】10、【填空题】在利用卡诺图进行逻辑函数化简的时候,包含16个小方格的卡诺圈可以消去()个变量。本题答案:【4】3.1数字集成电路的分类1、【判断题】根据所采用的半导体器件不同,集成电路可以分为双极型集成电路和MOS集成电路两大类。本题答案:【正确】2、【判断题】相对而言,MOS型集成电路的特点是速度快、负载能力强、但功耗较大、结构较复杂。本题答案:【错误】3、【判断题】MOS型集成电路可以分为PMOS,NMOS和CMOS等类型。本题答案:【正确】3.2半导体器件的开关特性1、【单选题】影响二极管开关速度的主要因素是()本题答案:【反向恢复时间】2、【判断题】半导体三极管因为其有饱和、截止、放大三种工作状态,所以其不可以作为开关元件使用。本题答案:【错误】3、【判断题】当三极管的基极电压小于0时,发射结和集电结均处于正偏状态,三极管工作在饱和状态。本题答案:【错误】3.3简单逻辑门电路1、【填空题】逻辑设计的最小单位是()。本题答案:【逻辑门】3.4TTL型集成门电路1、【单选题】反映TTL与非门输入高电平时抗干扰能力的外部特性参数是()。本题答案:【开门电平】2、【单选题】输出端与输出端可以直接连接,实现“线与”的门电路有()。本题答案:【集电极开路与非门】3、【判断题】三态输出门有3种输出状态,输出高电平、输出低电平和工作状态。本题答案:【错误】3.5MOS型集成门电路1、【单选题】下图所示CMOS电路实现的逻辑是()本题答案:【】2、【判断题】N沟道增强型MOS管有截止和饱和导通两种工作状态。本题答案:【错误】3.6正逻辑和负逻辑1、【判断题】正逻辑的与非门等效于负逻辑的或非门。本题答案:【正确】2、【判断题】如果将一个正逻辑门的所有输入都反相,则该正逻辑门转换为负逻辑门。本题答案:【错误】4.1逻辑电路的分类1、【判断题】逻辑电路按照是否具有记忆功能分为同步时序逻辑电路和组合逻辑电路。本题答案:【错误】2、【判断题】从电路结构看,由逻辑门电路组成,不包含任何记忆元件的就是组合逻辑电路。本题答案:【错误】4.2组合逻辑电路分析1、【单选题】下图所示组合逻辑电路,其功能是()本题答案:【二进制码转格雷码】2、【单选题】下图所示组合逻辑电路,输入ABCD为8421码,则电路的输出WXYZ是()本题答案:【8421码对9的补码】组合逻辑电路设计1、【单选题】利用卡诺图化简函数F(A,B,C,D)=∑m(7,11,12,13,14,15)+∑d(0,2,3,8,10),求出的最简表达式是()本题答案:【】2、【单选题】设计一个判断输入8421码表示的十进制数是否大于5的组合逻辑电路,至少需要()个逻辑门。本题答案:【2】3、【判断题】设计一个奇偶检测器,当输入的4位代码中1的个数为偶数时,输出为1,否则输出为0,该电路(无反变量输入)只需要3个异或门。本题答案:【错误】组合逻辑电路中的险象1、【单选题】下列不属于组合逻辑电路中消除险象方法的是()本题答案:【增加触发器】2、【判断题】组合逻辑电路中的险象是一种非瞬态现象,能够永久的破坏正常的逻辑关系。本题答案:【错误】3、【判断题】本题答案:【正确】第四章单元测验1、【单选题】对应逻辑电路可能产生险象的表达式是()本题答案:【】2、【单选题】下图所示组合逻辑电路,其功能是()。本题答案:【8421码转余3码】3、【单选题】关于下面图示电路的功能,描述正确的是()。本题答案:【当输入变量ABC中3个变量的取值相同,输出为1。】4、【单选题】对于下图所示电路,如果改用异或门实现该电路功能,至少需要()个2输入的异或门。本题答案:【2】5、【单选题】设计一个组合逻辑电路,该电路输入为一位十进制数的2421码ABCD,当输入的数为素数时,输出F为1,否则F为0,则输出函数F的卡诺图是()。本题答案:【】6、【单选题】请问如下图所示组合逻辑电路,下述描述错误的是()。本题答案:【该电路会发生“0”型险象。】7、【判断题】组合逻辑电路在任何时刻产生的稳定输出值仅仅取决于该时刻各输入值的组合,而与过去的输入值无关。本题答案:【正确】8、【判断题】下图所示电路是一个组合逻辑电路。本题答案:【错误】9、【判断题】组合逻辑电路的输出与输入的关系可用真值表和逻辑函数描述。本题答案:【正确】10、【填空题】实现2个3位二进制数相乘的组合电路,应有()个输出函数本题答案:【6】触发器1、【单选题】触发器的()是触发器从现态转移到某种状态时,对输入条件的要求。本题答案:【激励表】2、【判断题】钟控JK触发器的次态方程为。本题答案:【错误】3、【判断题】维持阻塞D触发器是一种存在“一次翻转”的边沿触发器。本题答案:【错误】第三章单元测验(2)1、【单选题】在下列触发器中,输入没有约束条件的是()。本题答案:【维持阻塞D触发器】2、【单选题】已知电路如下图a所示,两个触发器的初始状态均为0,如果输入端时钟CP的波形如下图b所示,则输出端Q1的波形为图b中的()图a图b本题答案:【(1)】3、【单选题】钟控RS触发器的次态方程为()。本题答案:【】4、【判断题】如下图(a)所示为三态门组成的总线换向开关电路,其中,A、B为信号输入端,分别送两个频率不同的信号;EN为换向控制端,输入信号和控制电平波形如图(b)所示,则Y1、Y2的波形如图(b)所示。(b)本题答案:【错误】5、【判断题】在下图(a)所示的D触发器电路中,设触发器初态为0,若输入端D的波形如图(b)所示,则输出端Q的波形如图(b)所示。(b)本题答案:【正确】时序逻辑电路基础1、【多选题】在同步时序逻辑电路中,常常用()来描述电路的逻辑功能。本题答案:【状态图#时间图】2、【判断题】时序逻辑电路结构上由组合电路和存储电路两部分组成,通过反馈回路将两部分连成一个整体。本题答案:【正确】3、【判断题】在同步时序逻辑电路中,对时钟脉冲的宽度和频率没有要求。本题答案:【错误】4、【判断题】以触发器状态作为电路输出的同步时序逻辑电路属于Mealy型电路。本题答案:【错误】同步时序逻辑电路分析1、【单选题】分析下图所示逻辑电路。假定电路初始状态为“00”,该电路的逻辑功能为()。本题答案:【可重叠111序列检测器】2、【判断题】在同步时序逻辑电路中,将所有使用的由下降沿触发的钟控触发器改为同种类的上升沿触发的钟控触发器,对电路的功能没有影响。本题答案:【正确】3、【填空题】已知某电路的状态图如下图所示,如果初始状态为00,输入序列为011011011101(从左侧依次输入),则输出序列为()。本题答案:【000010010001】同步时序逻辑电路设计过程1、【多选题】如下图所示的原始状态表,其中的等效对有()。本题答案:【A和F#C和D】2、【判断题】根据相邻编码法原则一定能得到最佳状态编码。本题答案:【错误】3、【判断题】在同步时序逻辑电路中,设最简状态表中的状态数为n,二进制代码的位数为m,则。本题答案:【错误】同步时序逻辑电路设计实例1、【单选题】设计一个Moore型同步可重叠的“1101”序列检测器,至少需要()个触发器本题答案:【3】2、【判断题】在所设计的电路中触发器所能表示的状态数大于有效状态数时,只需要检查无效状态时,是否会出现错误输出,以免电路产生挂起现象。本题答案:【错误】3、【判断题】同步逻辑电路设计中,状态化简的目的是使电路达到最简。本题答案:【正确】第五章单元测试1、【单选题】同步时序电路设计中,状态编码采用相邻编码法的目的是()。本题答案:【减少电路中的逻辑门】2、【单选题】构造一个模12同步计数器,至少需要()个触发器。本题答案:【4】3、【单选题】已知描述某同步时序电路的状态图如下图所示,假定输入序列为x=11010010,初始状态为A,初始输出为0。如果包括初始状态,电路的状态响应序列是(),对应的输出响应序列是()。本题答案:【AAABCBBCB;000001001】4、【单选题】如下图所示时序电路,该电路是一个()型电路,其功能是()。本题答案:【Mealy;模4可逆计数器】5、【单选题】对于下表所示原始状态表,化简后的最简状态表有()个状态,实现电路至少需要()个触发器。本题答案:【3;2】6、【单选题】判断两个状态等效,要求这两个状态在一位输入的各种取值组合下必须满足()。本题答案:【输出相同。】7、【单选题】一个Moore型同步可重叠的“1011”序列检测器的状态图是()。本题答案:【】8、【单选题】用T触发器作为同步时序电路的存储元件,实现下所示二进制状态表的功能时,下列描述正确的是()。本题答案:【电路的激励函数】9、【多选题】下面关于同步时序逻辑电路描述正确的有()。本题答案:【具有对过去输入进行记忆的功能。#电路的时钟频率要求保证前一个脉冲引起的电路响应完全结束后,后一个脉冲才能到来。】10、【多选题】下面关于mealy型和moore型同步时序逻辑电路描述正确的有()。本题答案:【mealy型电路比moore型电路简单,因为moore型电路一般比mealy型电路多一个状态。#mealy型电路比moore型电路灵敏,因为mealy型电路的输入一旦改变,输出就可能改变,而moore型电路的输出需要时钟脉冲使触发器状态改变后才能够改变。#moore型电路比mealy型电路稳定,因为moore型电路的输出至少保持一个时钟周期,而mealy型电路在一个时钟周期内可能多次改变。】11、【多选题】描述时序逻辑电路的常用方法有()。本题答案:【状态表和状态图#时间图#激励函数和输出函数表达式】12、【多选题】分析下图所示逻辑电路。假定电路初始状态为“000”,下列描述正确的有()。本题答案:【这是一个Moore型的同步时序逻辑电路。#电路存在无效状态,具有自启动功能。】13、【判断题】在同步时序逻辑电路中,电路状态是由任意触发器组成的存储电路来保存的。本题答案:【错误】14、【判断题】相同功能的Moore型时序电路比Mealy型时序电路多一个状态,因此Moore型比Mealy型的时序电路多一个触发器。本题答案:【错误】15、【判断题】在设计同步时序逻辑电路时,实现相同功能,使用D触发器的电路一定比使用JK触发器的电路简单。本题答案:【错误】异步时序逻辑电路的特点与分类1、【单选题】脉冲异步时序电路的输入信号应该是()。本题答案:【脉冲信号】2、【判断题】异步电平时序逻辑电路的存储电路一般是由触发器组成的。本题答案:【错误】3、【判断题】脉冲异步时序逻辑电路的输出信号一定是脉冲信号。本题答案:【错误】脉冲异步时序逻辑电路1、【单选题】下图所示电路的功能是()。本题答案:【模4计数器】2、【多选题】对于一个输入为XYZ的脉冲异步时序逻辑电路,下面的输入脉冲组合中,()是允许的。本题答案:【001#100】3、【判断题】在脉冲异步时序逻辑电路中,将所有使用的由下降沿触发的钟控触发器改为同种类的上升沿触发的钟控触发器,对电路的功能没有影响。本题答案:【错误】电平异步时序逻辑电路1、【多选题】电平异步时序逻辑电路工作的基本条件有()。本题答案:【不允许两个或两个以上的输入信号同时变化#输入信号变化引起的电路响应必须完全结束,输入信号才能够再次变化】2、【判断题】某2输入1输出电平异步时序逻辑电路的有效输入序列可以是00-01-10-11-00-10-11-01-00。本题答案:【错误】3、【判断题】在组合逻辑电路中,临界竞争会导致错误的输出,但不会改变电路的功能;而在电平异步时序逻辑电路中,临界竞争会导致电路状态转换的不可预测,从而改变电路的预定功能。本题答案:【正确】常用中规模组合逻辑电路1、【单选题】二进制并行加法器使用先行进位的主要目的是()。本题答案:【提高运算速度】2、【单选题】在正常工作时,3-8线译码器74138的使能端的值为()。本题答案:【100】3、【多选题】使用8路选择器实现4变量逻辑函数F(A,B,C,D),使用ABC作为控制变量,数据输入端D0-D7可能的值有()。本题答案:【D#1】常用中规模时序逻辑电路1、【单选题】实现模的加法计数需要()片74193。本题答案:【2】2、【单选题】下面图示的电路可以实现()功能。本题答案:【5421码模十计数器】3、【多选题】为了实现计数功能,集成寄存器74194的控制端S0S1可以是()。本题答案:【01#10】常用中规模信号产生电路1、【单选题】用5G555构成的施密特触发器具有()个稳态本题答案:【2】2、【判断题】集成定时器5G555的CO端(引脚5)在不外接控制电压时,通过一个小电容接地,目的是防止旁路的低频干扰。本题答案:【错误】3、【判断题】施密特触发器可以将三角波或任意形状的模拟信号波形转换成正弦波。本题答案:【错误】常用的中规模信号变换电路1、【单选题】一个n位的D/A换器的分辨率为()。本题答案:【】2、【单选题】通常,使用参数()来衡量D/A转换器的转换速度。本题答案:【建立时间】3、【判断题】模数转换过程中,经过采样和保持后,信号值就转换成了数字量。本题答案:【错误】第七章单元测试1、【单选题】二进制并行加法器使用先行进位的主要目的是()本题答案:【提高运算速度】2、【单选题】在正常工作时,3-8线译码器74138的使能端的值为()本题答案:【100】3、【单选题】实现模的加法计数需要()片74193。本题答案:【2】4、【单选题】下面图示的电路可以实现()功能。本题答案:【5421码模十计数器】5、【单选题】关于优先编码器74148,下面说法正确的是()本题答案:【按键的下标越大,其优先级越高】6、【多选题】关于四位二进制并行加法器74283,下面说法正确的是()本题答案:【它有9个输入端,5个输出端#它可以实现代码转换#它可以实现加法运算#它可以实现减法运算】7、【多选题】关于计数器74290,下面说法正确的是本题答案:【它可以实现模小于10的任意计数器#它可以实现8421码模10计数器#其内部包含四个触发器】8、【多选题】使用8路选择器实现4变量逻辑函数F(A,B,C,D),使用ABC作为控制变量,数据输入端D0-D7可能的值有()。本题答案:【D#1】9、【多选题】为了实现计数功能,集成寄存器74194的控制端S0S1可以是()。本题答案:【01#10】PLD概述1、【单选题】下图所示的PLD连接表示的输出函数表达式F等于()。本题答案:【】2、【判断题】PLD的一般结构由输入电路、与阵列和输出电路组成。本题答案:【错误】3、【判断题】根据集成度,通常将PLD分为低密度可编程逻辑器件、中密度可编程逻辑器件和高密度可编程逻辑器件。本题答案:【错误】低密度可编程逻辑器件1、【单选题】用PROM设计一个2位二进制平方器,实现该平方器需要的容量至少为()。本题答案:【】2、【判断题】可编程阵列逻辑PAL是由一个不可编程的与阵列和一个可编程的或阵列组成。本题答案:【错误】3、【判断题】利用PAL器件可以灵活实现各种组合逻辑功能,但不能实现时序逻辑电路功能。本题答案:【错误】高密度可编程逻辑器件1、【多选题】现场可编程门阵列FPGA的基本结构由()组成本题答案:【可编程配置块#可编程输入/输出#可编程互联资源】2、【多选题】现场可编程门阵列FPGA的设计流程中,下列属于规划设计阶段的工作有()。本题答案:【确定系统功能和模块划分#选择合适的设计方案】3、【判断题】现场可编程门阵列FPGA的设计流程中,综合后仿真又称时序仿真,加入了走线延时信息,使得仿真与FPGA本身运行状态一致。本题答案:【错误】2021年秋季测试客观题1、【单选题】已知二进制数10011000,用8421码表示为(),用格雷码表示为()。本题答案:【000101010010,11010100】2、【单选题】根据反演规则和对偶规则可写出逻辑函数的反函数为(),对偶函数为()。本题答案:【,】3、【单选题】已知电路如下图(a)所示,两个触发器的初始状态均为0,如果输入端时钟CP的波形如下图(b)所示,,则输出端Q2的波形为图(b)中的()。本题答案:【(2)】4、【单选题】分析下图所示触发器电路,其特征方程为(),电路输入端AB()约束。本题答案:【,无】5、【单选题】下图所示组合逻辑电路,其功能是()。本题答案:【2位二进制加法器】6、【单选题】已知逻辑函数,如果用与非门实现该函数逻辑功能,且有反变量提供,那么电路至少需要()个与非门,至少需要()种芯片。本题答案:【3,1】7、【单选题】已知描述某同步时序电路的状态图如下图所示,假定输入序列为x=01011011,初始状态为A,则电路的状态序列为(),输出响应序列为()。本题答案:【ABCDBCDB,00001001】8、【单选题】如下图所示时序电路,该电路是一个()型电路,其功能是()。本题答案:【Moore,不可自启模6计数器】9、【单选题】假定描述一个同步时序电路的最简状态表中有5个状态,则该电路中有()个触发器,电路中存在()个多余状态。本题答案:【3,3】10、【单选题】用3线-8线译码器74138(逻辑符号如下图所示)和与非门实现函数的功能时,74138的输出端()连接与非门。本题答案:【】11、【单选题】已知电路图如下图所示,当多路选择器的选择输入端AB=10的时候,计数器74193工作在(),计数器的模为()。本题答案:【累加计数状态,模14】12、【单选题】使用PROM设计两个2位二进制数的乘法器,需要的容量至少为()。本题答案:【】13、【多选题】下面关于逻辑函数的描述,正确的有()。本题答案:【逻辑函数的标准与或和标准或与表达式是唯一的。#同一逻辑函数的最小项和最大项的数目是一致的。】14、【多选题】已知逻辑函数F(A,B,C,D)=∑m(2,3,4,5,6,7)+∑d(12,13),使用卡诺图化简法,则该函数F的最简与或表达式有(),最简或与表达式有()。本题答案:【,#,】15、【多选题】下列关于触发器的描述,正确的有()。本题答

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论