传感器与传感电路技术课件 6.2 计数器认知_第1页
传感器与传感电路技术课件 6.2 计数器认知_第2页
传感器与传感电路技术课件 6.2 计数器认知_第3页
传感器与传感电路技术课件 6.2 计数器认知_第4页
传感器与传感电路技术课件 6.2 计数器认知_第5页
已阅读5页,还剩20页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

项目6霍尔传感器应用电路设计或制作聚集问题激活原知论证新知应用练习融会贯通霍尔传感电路聚集问题激活原知论证新知应用练习融会贯通霍尔传感电路聚集问题激活原知论证新知应用练习融会贯通霍尔传感电路霍尔传感器功能:

在控制电流的作用下,输出霍尔电势随外加磁场变化而变化。集成开关型霍尔传感器

将霍尔元件的输出霍尔电势,经过处理后转换成高电平或低电平的数字信号输出。聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.1计数器功能及类型功能:时序逻辑器件。可对输入的时钟脉冲个数进行计数。类型:递增计数器:计数值随输入时钟脉冲个数递增。递减计数器:计数值随输入时钟脉冲个数递减。二进制计数器:以二进制计数,逢二进一。计数值与位数有关,n位二进制计数器的计数值从0~2n-1,共2n个状态,称为计数器的“模”。十进制计数器:以十进制计数,逢十进一。聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.2典型集成计数器计数器一般由触发器构成,但实际应用的计数器多为中规模集成计数器。74LS161和74LS90是两款较典型的集成计数器芯片。聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.2典型集成计数器74LS161引脚结构及功能DIP16封装的4位二进制模16集成计数器芯片。16脚、8脚为电源和接地引脚。1脚为低电平有效的清0控制引脚。

9脚为低电平有效的预置数控制引脚。10脚和7脚为高电平有效的计数控制引脚。11脚~14脚为从高到低的输出引脚。6脚~3脚为预置数从高到低的输入引脚。15脚为进位输出引脚。聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知

ETEPCPD3D2D1D0Q3Q2Q1Q00××××××××000010××↑DCBADCBA110××××××保

持11×0×××××保

持1111↑××××计

数聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知

ETEPCPD3D2D1D0Q3Q2Q1Q00××××××××000010××↑DCBADCBA110××××××保

持11×0×××××保

持1111↑××××计

数聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.2典型集成计数器74LS90引脚结构及功能集成的二-五-十进制计数器,内部集成了一个二进制计数器、一个五进制计数器,通过适当连接可用作十进制计数器。DIP14封装。5脚接电源。10脚接地。14脚为二进制计数器的时钟输入端。1脚为五进制计数器的时钟输入端。聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.2典型集成计数器74LS90引脚结构及功能11脚、8脚、9脚、12脚为从高到低的计数器输出端Q3

Q2

Q1Q0。Q0为二进制计数器输出端。Q3

Q2

Q1为五进制计数器输出端。2脚和3脚为高电平有效的清0引脚。6脚和7脚为高电平有效的置9引脚。4脚和13脚为空引脚。聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.2典型集成计数器74LS90逻辑功能74LS90既可以作为二进制计数器使用,也可以作为五进制计数器使用,一般用于8421BCD码的十进制计数器使用。74LS90作为8421BCD码的十进制计数器时,计数脉冲需从14脚输入,1脚与12脚短接。R0AR0BS9AS9BCPQ3Q2Q1Q0××11×100111×0×0000110××00000×0×↓计

数0××0↓计

数×00×↓计

数×0×0↓计

数聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.2典型集成计数器74LS90逻辑功能清0功能当置9端S9A和S9B不全为1,置0端R0A=R0B=1时,Q3Q2Q1Q0输出为0000(“0”的8421BCD码),即清“0”。置9功能当置9端S9A=S9B=1时,计数器输出端Q3Q2Q1Q0输出为1001(“9”的8421BCD码),即置“9”。R0AR0BS9AS9BCPQ3Q2Q1Q0××11×100111×0×0000110××00000×0×↓计

数0××0↓计

数×00×↓计

数×0×0↓计

数聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.2典型集成计数器74LS90逻辑功能计数功能

当R0A和R0B任意一端为低电平,且S9A和S9B任意一端为低电平时,计数器在时钟脉冲CP下降沿作用下计数,Q3Q2Q1Q0的值在0000~1001十个状态之间循环。R0AR0BS9AS9BCPQ3Q2Q1Q0××11×100111×0×0000110××00000×0×↓计

数0××0↓计

数×00×↓计

数×0×0↓计

数聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.2典型集成计数器十进制数的8421BCD码一种常用的十进制数的二进制编码表示。每一位十进制数都用四位权值从高到低分别是8-4-2-1二进制数表示。四位二进制数的加权即为其表示的十进制数。十进制数8421BCD码十进制数8421BCD码000001000010000100011100010001200101200010010300111300010011401001400010100501011500010101601101600010110701111700010111810001800011000910011900011001聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.3其他进制计数器供需分析实际生产与生活中,对计数器的需求各种各样。如:电子钟表的计数需实现60s、60m、24h的计数。交通灯的计时器,需按车流量针对性定时等等。计数器芯片的供应无法满足永无止境的需求。解决方案用典型的集成计数器芯片通过适当连接获得的其他任意进制计数器。聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.3其他进制计数器基本方法

用计数器的清0功能或预置数功能,在计数器的计数值达到所需计数器最大计数值时,通过适当的反馈方法,强制清0或置入最小值,使计数值从0或最小值重新开始计数。用74161构成其他进制计数器反馈复位(清0)法反馈置位(置数)法用7490构成其他进制计数器反馈复位(清0)法聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.3其他进制计数器实现案例用74161反馈复位法构成计数值为0000~1011的十二进制计数器。连接方法2脚接入计数脉冲。7脚、10脚、9脚接高电平,使计数器工作于计数状态。用与非门将Q3、Q2与非运算后,接入异步清0引脚1。预置数输入端均接地,可任意。聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知

聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.3其他进制计数器实现案例用74161反馈置位法构成计数值为0000~1011的十二进制计数器连接方法2脚接入计数脉冲。7脚、10脚、1脚接高电平,使计数器工作于计数状态。用与非门将Q3、Q1、Q0与非运算后,接入同步预置数控制端引脚9。预置数输入端均接地。聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知

聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知6.2.3其他进制计数器实现案例用74LS90构成计数值为00~59的六十进制计数器连接方法2片74LS90。各芯片的1脚与12脚短接,构成8421BCD码的十进制计数器。各芯片的置9端均接地,使其无效。时钟脉冲信号从低位芯片的14脚接入,高位芯片的14脚接低位芯片的11脚(Q3)。用低位芯片逢十进一的进位信号作为时钟信号。用与门将高位芯片的Q2Q1反馈至各芯片的置0端。聚集问题激活原知论证新知应用练习融会贯通6.2计数器认知

1.计数器是用于对

计数的

逻辑器件。2.74LS90是一款

进制的集成计数器芯片。有

步清0,计数和置

功能。其清0信号

电平有效。将其接成8421BCD码的十进制计数器,其时钟信号需从

脚接入,1脚需与

脚短接。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论