《电子电路设计与制作》 任务六 组合逻辑电路的设计与制作单元测试题_第1页
《电子电路设计与制作》 任务六 组合逻辑电路的设计与制作单元测试题_第2页
《电子电路设计与制作》 任务六 组合逻辑电路的设计与制作单元测试题_第3页
《电子电路设计与制作》 任务六 组合逻辑电路的设计与制作单元测试题_第4页
《电子电路设计与制作》 任务六 组合逻辑电路的设计与制作单元测试题_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第六章1.数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫(组合逻辑电路(简称组合电路)),另一类叫做(时序逻辑电路(简称时序电路))。2.组合逻辑电路在逻辑功能上的特点是(任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关).3.常见的组合逻辑电路有(裁判电路)、(编码器)、(译码器)、(数据选择器)、(数据分配器)等。4.组合逻辑电路是由(与门、或门、与非门、或非门)等几种逻辑电路组合而成的5.组合逻辑电路的基本特点是:(输出状态仅取决于该时刻的输入信号,与输入信号作用前的电路状态无关)6.在数字电路理论中,组合逻辑电路是一种(逻辑电路),它的任一时刻的稳态输出,仅仅与该时刻的输入变量的取值有关,而与该时刻以前的输入变量取值无关7.常用组合逻辑电路包括:(算术运算电路、编码器、译码器、数据选择器、数据分配器、数值比较器)等8.算术运算电路包含:(半加器与全加器)、(加法器)。9.半加器与全加器两个数A、B相加,只求本位之和,暂不管低位送来的进位数,称之为(“半加”),完成半加功能的逻辑电路叫(半加器).10.两数相加,不仅考虑本位之和,而且也考虑低位来的进位数,称为(“全加”),实现这一功能的逻辑电路叫(全加器)。11.加法器实现多位二进制数相加的电路称为(加法器)。根据进位方式不同,有串行进位加法器和超前进位加法器两种12.编码器用代码表示特定信号的过程叫(编码);13.实现编码功能的逻辑电路叫(编码器)。14.编码器的输入是(被编码的信号),输出是与输入信号对应的一组二进制代码。15.编码器包括(普通编码器)和(优先编码器)。16.译码器把二进制代码按照愿意转换相应输出信号的过程叫(译码)。17.完成译码功能的逻辑电路叫(译码器)。18.译码器的n个输入,m个输出应满足2n≥m。译码器有(二进制译码器、二—十进制译码器、数字显示译码器)等类型19.数据选择器根据给定的输入地址代码,从一组输入信号中选出指定的一个送至(输出端的组合逻辑电路)。20.有时也把它叫做(多路选择器或多路调制器)。21.数据分配器能够将1个输入数据,根据需要传送到m个输出端的任何一个输出端的电路,叫做(数据分配器),又称为(多路分配器),其逻辑功能正好与数据选择器相反22.数值比较器在数字电路中,经常需要对两个位数相同的二进制数进行比较,以判断它们的相对大小或者是否相等,用来实现这一功能的逻辑电路就成为数值比较器。23.74LS138共有(54/74S138)和(54/74LS138)两种线路结构型式.24.74LS48芯片是(一种常用的七段数码管译码器驱动器)。25.74LS48是(输出高电平有效的译码器).26.(led数码管)由多个发光二极管封装在一起组成“8”字型的器件,引线已在内部连接完成,只需引出它们的各个笔划,公共电极。27.数码管实际上是由七个发光管组成8字形构成的,加上小数点就是8个,这些段分别由字a,b,c,d,e,f,g,dp来表示。数码管内部发光二极管的阳极连接到一起连接到电源正极的称为(共阳数码管).28.发光二极管的阴极连接到一起连接到电源负极的称为(共阴数码管)。29.在数字电路理论中,组合逻辑电路是一种(逻辑电路)30.组合电路它的任一时刻的稳态输出,仅仅与该时刻的输入变量的取值有关,而与(该时刻以前的输入变量取值)无关。31.组合电路这种电路跟时序逻辑电路相反,时序逻辑电路的输出结果是(依照目前的输入和先前的输入)有关系.32.从电路结构分析,组合电路由(各种逻辑门)组成,网络中无记忆元件,也无反馈线。33.组合逻辑电路的逻辑函数如下:(Li=f(A1,A2,A3……An)(i=1,2,3…m)).34.组合逻辑电路的逻辑函数A1~An为(输入变量),Li为(输出变量)。35.74LS138为(3线-8线)译码器。36..引脚功能:(A0~A2:地址输入端),(STA(E1):选通端),(/STB(/E2)、/STC(/E3):选通端(低电平有效)),(/Y0~/Y7:输出端(低电平有效)),(VCC:电源),(GND:接地).37.A0~A2对应(Y0——Y7);A0,A1,A2以(二进制)形式输入,然后转换成(十进制),对应相应Y的序号输出低电平,其他均为高电平.38.当一个选通端为高电平,另两个选通端和为低电平时,可将(地址端的二进制编码在Y0至Y7对应的输出端以低电平译)。39.利用E1、E2和E3可级联扩展成(24线)译码器;40.若外接一个反相器还可级联扩展成(32线)译码器。41.若将选通端中的一个作为数据输入端时,74LS138还可作(数据分配器)。42.可用在8086的译码电路中,扩展(内存)。43.74LS48除了有实现7段显示译码器基本功能的输入和输出端外,7448还引入了灯测试输入端和动态灭零输入端,以及既有(输入)功能又有(输出)功能的(消隐输入/动态灭零输出端)。44.74LS84工作原理:7段译码功能在灯测试输入端和动态灭零输入端都接无效电平时,输入DCBA经(7448译码),输出高电平有效的7段字符显示器的驱动信号,显示相应字符。45.消隐功能主要用于(多显示器的动态显示)。46.灯测试功能用于(7段显示器测试,判别是否有损坏的字段)。47.动态灭零功能主要用于(多个7段显示器同时显示时熄灭高位的零)。48.常用LED数码管显示的数字和字符是(0、1、2、3、4、5、6、7、8、9、A、B、C、D、E、F)。第六章1.常用组合逻辑电路包括(ABCD)A.数据选择器B.编码器C.译码器D.算术运算电路2.算术运算电路有(ABCD)A.加法器B.数值比较器C.译码器D.半加器与全加器3.引脚功能地址输入端是(A)A.A0~A2B.A2~A4C.A4~A6D.A6~A84.引脚功能选通端是(C)A.STDB.STEC.STAD.STX5.引脚功能输出端(低电平有效)端是(D)A./Y0~/Y5B./Y0~/Y3C./Y0~/Y6D./Y0~/Y76.引脚功能电源符合是(C)A.VCAB.VCBC.VCCD.VCD144.引脚功能接地符合是(D)A.GNAB.GNBC.GNCD.GND7.引脚功能A0~A2对应(D)A./Y0~/Y5B./Y0~/Y3C./Y0~/Y6D./Y0~/Y78.对应相应的什么序号输出低电平(A)A.YB.UC.ID.O9.74LS138有下列那种线路结构型式(C)A.53/74S137B.53/74S138C.54/74S138D.54/74S13710.什么芯片是一种常用的七段数码管译码器驱动器(D)A.74LS45B.74LS46C.74LS47D.74LS4811.什么是输出高电平有效的译码器(D)A.74LS45B.74LS46C.74LS47D.74LS4812.74LS48有实现几段显示译码器基本功能(C)A.5段B.6段C.7段D.8段13.引脚功能工作原理有(ABCD)消隐功能B.灯测试功能C.动态灭零功能D.7段译码功能14.LED数码管实际上是由几个发光管组成8字形构成的(C)五个B.六个C.七个D.八个15.555定时器是一种(ABCD)多功能电路灵活B.结构简单C.方便D.用途广泛16.秒、分计数模块均采用(A)构成A.74ALS160B.74ALS161C.74ALS162D.74ALS16317.由两片74ALS160扩展为(A)进制的计数器A.60B.61C.62D.6318.当低位计数器计数满(D)时,其进位端RCO输出高电平A.6B.7C.8D.919.时计数模块采用两片74ALS160构成的(D)进制计数器进行计数A.21B.22C.23D.2420.分秒计数模块一样用反馈清零法将高位的输出端(A)A.1QB.2QC.3QD.4Q21.分秒计数模块一样用反馈清零法将低位输出端(C)A.1QB.2QC.3QD.4Q22.整点报时由555单稳态触发器以及(D)构成A.552多谐振荡器B.A.553多谐振荡器C.A.554多谐振荡器D.A.555多谐振荡器23.整点报时功能是在整点时用频率为(C)的脉冲波A.10HZB.100HZC.1000HZD.10000HZ24.1000HZ的脉冲波驱动扬声器发声(B)秒钟A.1B.2C.3D.425.IC1的(B)脚输入为高电平A.1B.2C.3D.426.IC1的(C)脚输出低电平A.1B.2C.3D.427.IC2的(D)脚为低电平,A.1B.2C.3D.428.IC2处于清零状态,其(C)脚始终输出低电平A.1B.2C.3D.429.IC1的(B)脚输入为低电平,此时IC1具有延时功能A.1B.2C.3D.430.IC1的(C)脚将会输出时间为Tw的高电平A.1B.2C.3D.431.EN为低电平时,选通(A)路信号A.AB.BC.CD.D32.EN为高电平时,选通(B)路信号A.AB.BC.CD.D33.组合逻辑电路是由(A)、(B)、(C)、或非门等几种逻辑电路组合而成的,A.与门B.或门C.与非门D.门34.组合逻辑电路的基本特点是:输出状态仅取决于该时刻的输入信号,与输入信号作用前的电路状态(A)。A.无关B.有关C.相同D.相反35.两个数A、B相加,只求本位之和,暂不管低位送来的进位数,称之为“半加”,完成半加功能的逻辑电路叫(A)。A.半加器B.全加器C.加器D.编码器36.两个数A、B相加,只求本位之和,暂不管低位送来的进位数,称之为“(A)”,完成半加功能的逻辑电路叫半加器。A.半加B.全加C.加D.编码器37.两个数A、B相加,只求本位之(B),暂不管低位送来的进位数,称之为“半加”,完成半加功能的逻辑电路叫半加器。A.商B.和C.差D.积38.两个数A、B相加,只求本位之和,暂不管低位送来的(C),称之为“半加”,完成半加功能的逻辑电路叫半加器。A.加数B.退位数C.进位数D.余数39.两数相加,不仅考虑本位之和,而且也考虑低位来的进位数,称为“(B)”,实现这一功能的逻辑电路叫全加器。A.半加B.全加C.加D.编码器40.两数相加,不仅考虑本位之和,而且也考虑低位来的进位数,称为“全加”,实现这一功能的逻辑电路叫(B)。A.半加器B.全加器C.加器D.编码器41.实现多位二进制数相加的电路称为(C)。根据进位方式不同,有串行进位加法器和超前进位加法器两种。A.半加器B.全加器C.加法器D.编码器42.实现多位二进制数相加的电路称为加法器。根据进位方式(D),有串行进位加法器和超前进位加法器两种。A.选择B.相反C.相同D.不同43.实现多位(D)进制数相加的电路称为加法器。根据进位方式不同,有串行进位加法器和超前进位加法器两种。A.七B.十C.十六D.二44.用代码表示特定信号的过程叫(B);A.译码B.编码C.半加D.全加45.实现编码功能的逻辑电路叫(A)。A.编码器B.编码器C.半加器D.全加器46.编码器的输入是被(A)的信号,输出是与输入信号对应的一组二进制代码。A.编码B.译码C.半加D.全加46.编码器的输入是被编码的信号,输出是与(D)信号对应的一组二进制代码。A.编码B.译码C.半加D.输入47.编码器的输入是被编码的信号,输出是与输入信号对应的一组(D)进制代码。A.七B.十C.十六D.二48.把二进制代码按照愿意转换相应(B)的过程叫译码。完成译码功能的逻辑电路叫译码器。A.输入信号B.输出信号C.编码信号D.译码信号49.能够将1个输入数据,根据需要传送到m个输出端的任何一个输出端的电路,叫做数据分配器,又称为多路分配器,其逻辑功能正好与数据选择器(A)。A.相反B.相同C.不同50.能够将1个输入数据,根据需要传送到m个输出端的任何一个输出端的电路,叫做(A),其逻辑功能正好与数据选择器相反。A.数据分配器B.输出器C.数据选择器D.数值比较器51.能够将1个输入数据,根据需要传送到m个输出端的任何一个输出端的电路,叫做数据分配器,又称为(B),其逻辑功能正好与数据选择器相反。A.半加器B.多路分配器C.数据选择器D.数值比较器52.在数字电路中,经常需要对两个位数相同的二进制数进行比较,以判断它们的相对大小或者是否相等,用来实现这一功能的逻辑电路就成为(D)。A.半加器B.多路分配器C.数据选择器D.数值比较器53.在数字电路中,经常需要对两个位数(B)的二进制数进行比较,以判断它们的相对大小或者是否相等,用来实现这一功能的逻辑电路就成为数值比较器。A.相反B.相同C.不同54.在数字电路中,经常需要对两个位数相同的(D)进制数进行比较,以判断它们的相对大小或者是否相等,用来实现这一功能的逻辑电路就成为数值比较器。A.二十一B.十C.十六D.二55.数码管内部发光二极管的阳极连接到一起连接到电源正极的称为(A)A.共阳数码管B共阴数码管C.数码管56.发光二极管的阴极连接到一起连接到电源负极的称为(B)。A.共阳数码管B共阴数码管C.数码管57.发光二极管的(A)连接到一起连接到电源(C)的称为共阴数码管。A.阴极B.阳极C.负极D.正极58.数码管内部发光二极管的(B)连接到一起连接到电源(D)的称为共阳数码管A.阴极B.阳极C.负极D.正极任务六1.数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫组合逻辑电路(简称组合电路),另一类叫做时序逻辑电路(简称时序电路)。(对)2.数字电路根据逻辑功能的相同特点,可以分成两大类,一类叫组合逻辑电路(简称组合电路),另一类叫做时序逻辑电路(简称时序电路)。(错)3.数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫组合电路,另一类叫做时序逻辑电路。(对)4.数字电路根据逻辑功能的不同特点,可以分成三大类,一类叫组合逻辑电路,二类叫做时序逻辑电路,第三类叫简称时序电路。(错)5.组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。(对)6.时序逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。(错)7.组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态有关。(错)8.时序逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电流原来的状态有关。(错)9.常见的组合逻辑电路有裁判电路、编码器、译码器、数据选择器、数据分配器(对)10.常见的组合逻辑电路有裁判电路、编译器、译码器、数据选择器、数据分配器(错)11.不常见的组合逻辑电路有裁判电路、编译器、译码器、数据选择器、数据分配器(错)12.算术运算电路半加器与全加器两个数A、B相加,只求本位之和,暂不管低位送来的进位数,称之为“半加”,完成半加功能的逻辑电路叫半加器。两数相加,不仅考虑本位之和,而且也考虑低位来的进位数,称为“全加”,实现这一功能的逻辑电路叫全加器。(对)13.算术运算电路半加器与全加器两个数A、B相减,只求本位之差,暂不管低位送来的进位数,称之为“半加”,完成半加功能的逻辑电路叫半加器。两数相加,不仅考虑本位之和,而且也考虑低位来的进位数,称为“全加”,实现这一功能的逻辑电路叫全加器。(错)14.算术运算电路半加器与全加器两个数A、B相乘,只求本位之积,暂不管低位送来的进位数,称之为“半加”,完成半加功能的逻辑电路叫半加器。两数相加,不仅考虑本位之和,而且也考虑低位来的进位数,称为“全加”,实现这一功能的逻辑电路叫全加器。(错)15.算术运算电路加法器实现多位二进制数相加的电路称为加法器。根据进位方式不同,有串行进位加法器和超前进位加法器两种。(对)16.算术运算电路加法器实现多位十进制数相加的电路称为加法器。根据进位方式不同,有串行进位加法器和超前进位加法器两种。(错)17.算术运算电路加法器实现多位二进制数相加的电路称为办加法器。根据进位方式不同,有串行进位加法器和超前进位加法器两种。(错)18.算术运算电路加法器实现多位十六进制数相加的电路称为加法器。根据进位方式不同,有串行进位加法器和超前进位加法器两种。(错)19.算术运算电路加法器实现多位二进制数相加的电路称为加法器。根据进位方式不同,有串行进位加法器没有超前进位加法器。(错)20.算术运算电路编码器用代码表示特定信号的过程叫编码;实现编码功能的逻辑电路叫编码器。编码器的输入是被编码的信号,输出是与输入信号对应的一组二进制代码。编码器包括普通编码器和优先编码器。(对)21.算术运算电路编码器用代码表示信号的过程叫编码;实现编码功能的逻辑电路叫编译器。编码器的输入是被编码的信号,输出是与输入信号对应的一组十进制代码。编码器包括普通编码器和优先编码器。(错)22.算术运算电路编码器用代码表示特定信号的过程叫编码;实现编码功能的逻辑电路叫编码器。编码器的输入是被编码的信号,输出是与输入信号对应的一组二进制代码。编码器包括普通编码器。(错)23.算术运算电路编码器用代码表示特定信号的过程叫编码;实现编译功能的逻辑电路叫编译器。编译器的输入是被编译的信号,输出是与输入信号对应的一组二进制代码。编码器包括普通编码器和优先编码器。(错)24.算术运算电路译码器把二进制代码按照愿意转换相应输出信号的过程叫译码。完成译码功能的逻辑电路叫译码器。译码器的n个输入,m个输出应满足2n≥m。译码器有二进制译码器、二—十进制译码器、数字显示译码器等类型。(对)25.算术运算电路译码器把十进制代码按照愿意转换相应输出信号的过程叫译码。完成译码功能的逻辑电路叫译码器。译码器的n个输入,m个输出应满足2n≥m。译码器有二进制译码器、二—十进制译码器、数字显示译码器等类型。(错)26.算术运算电路译码器把二进制代码按照愿意转换相应输出信号的过程叫译码。完成译码功能的逻辑电路叫译码器。译码器的n个输出,m个输入应满足2n≥m。译码器有二进制译码器、二—十进制译码器、数字显示译码器等类型。(错)27.算术运算电路译码器把二进制代码按照愿意转换相应输出信号的过程叫译码。完成译码功能的逻辑电路叫译码器。译码器的n个输入,m个输出应满足2n<m。译码器有二进制译码器、二—十进制译码器、数字显示译码器等类型。(错)28.算术运算电路数据选择器根据给定的输入地址代码,从一组输入信号中选出指定的一个送至输出端的组合逻辑电路。有时也把它叫做多路选择器或多路调制器。(对)29.算术运算电路数据选择器根据给定的输出地址代码,从一组输入信号中选出指定的一个送至输出端的组合逻辑电路。有时也把它叫做多路选择器或多路调制器。(错)30.算术运算电路数据选择器根据给定的输入地址代码,从一组输出信号中选出指定的一个送至输出端的组合逻辑电路。有时也把它叫做多路选择器或多路调制器。(错)31.算术运算电路数据选择器根据给定的输入地址代码,从一组输入信号中选出指定的一个送至输出端的逻辑电路。有时也把它叫做多路编码器。(错)32.算术运算电路数据分配器能够将1个输数据,根据需要传送到m个输出端的任何一个输出端的电路,叫做数据分配器,又称为多路分配器,其逻辑功能正好与数据选择器相反。(对)33.算术运算电路数据分配器能够将多个输数据,根据需要传送到m个输出端的任何一个输出端的电路,叫做数据分配器,又称为多路分配器,其逻辑功能正好与数据选择器相反。(错)34.算术运算电路数据分配器能够将1个输数据,根据需要传送到2个输出端的任何一个输出端的电路,叫做数据分配器,又称为多路分配器,其逻辑功能正好与数据选择器相反。(错)35.算术运算电路数据分配器能够将m个输数据,根据需要传送到1个输出端的任何一个输出端的电路,叫做数据分配器,又称为多路分配器,其逻辑功能正好与数据选择器相反。(错)36.算术运算电路数值比较器在数字电路中,经常需要对两个位数相同的二进制数进行比较,以判断它们的相对大小或者是否相等,用来实现这一功能的逻辑电路就成为数值比较器。(对)37.算术运算电路数值比较器在数字电路中,经常需要对两个位数相同的十进制数进行比较,以判断它们的相对大小或者是否相等,用来实现这一功能的逻辑电路就成为数值比较器。(错)38.算术运算电路数值比较器在数字电路中,经常需要对两个位数相同的二进制数进行比较,以判断它们的相对大小或者是否不相等,用来实现这一功能的逻辑电路就成为数值比较器。(错)39.数码管内部发光二极管的阳极连接到一起连接到电源正极的称为共阳数码管,发光二极管的阴极连接到一起连接到电源负极的称为共阴数码管。(对)40.数码管内部发光二极管的阳极连接到一起连接到电源正极的称为共阳数码管,发光三极管的阴极连接到一起连接到电源负极的称为共阴数码管。(错)41.数码管内部发光二极管的阴极连接到一起连接到电源正极的称为共阳数码管,发光二极管的阴极连接到一起连接到电源负极的称为共阴数码管。(错)42.数码管内部发光二极管的阳极连接到一起连接到电源正极的称为共阴数码管,发光二极管的阴极连接到一起连接到电源负极的称为共阳数码管。(错)43.常见的组合逻辑电路基本特点是:输出状态仅取决于该时刻的输入信号,与输入信号作用前的电路状态无关(对)44.常见的组合逻辑电路基本特点是:输入状态仅取决于该时刻的输出信号,与输出信号作用前的电路状态无关(错)45.常见的组合逻辑电路基本特点是:输出状态不取决于该时刻的输入信号,与输入信号作用前的电路状态无关(错)46.常见的组合逻辑电路基本特点是:输出状态仅取决于该时刻的输入信号,与输入信号作用前的电路状态有关(错)47.不常见的组合逻辑电路基本特点是:输出状态仅不决于该时刻的输入信号,与输入信号作用前的电路状态有关(错)48.组合逻辑电路是由与门、或门、与非门、或非门等几种逻辑电路组合而成的(对)49.组合逻辑电路是由或门、与非门、或非门这三种种逻辑电路组合而成的(错)50.组合逻辑电路的逻辑函数如下:Li=f(A1,A2,A3……An)(i=1,2,3…m)其中,A1~An为输入变量,Li为输出变量。(对)51.组合逻辑电路的逻辑函数如下:Li<>f(A1,A2,A3……An)(i=1,2,3…m)其中,A1~An为输入变量,Li为输出变量。(错)52.组合电路的特点:在\o"数字电路"数字电路理论中,组合逻辑电路是一种\o"逻辑电路"逻辑电路,它的任一时刻的稳态输出,与该时刻的输入变量的取值无关,而与该时刻以前的输入变量取值有关。(错)53.组合电路的特点:在\o"数字电路"数字电路理论中,组合逻辑电路是一种\o"逻辑电路"逻辑电路,它的任一时刻的稳态输出,仅仅与该时刻的输入变量的取值无关,而与该时刻以前的输入变量取值有关。(对)54.组合电路的特点:在\o"数字电路"数字电路理论中,组合逻辑电路是一种\o"逻辑电路"组合电路,它的任一时刻的稳态输出,仅仅与该时刻的输入变量的取值无关,而与该时刻以前的输入变量取值有关(错)55.全加器:两个数A、B相加,只求本位之和,暂不管低位送来的进位数,称之为“全加”。完成半加功能的逻辑电路叫半加器。两数相加,不仅考虑本位之和,而且也考虑低位来的进位数,称为“全加”,实现这一功能的逻辑电路叫全加器。56.半加器:两数相加,不仅考虑本位之和,而且也考虑低位来的进位数,称为“半加”,实现这一功能的逻辑电路叫半加器。57.半加器:两个数A、B相加,只求本位之和,暂不管低位送来的进位数,称之为“半加”。58.全加器:两数相加,不仅考虑本位之和,而且也考虑低位来的进位数,称为“全加”,实现这一功能的逻辑电路叫全加器。59.算术运算电路中:半加器与全加器、加法器、编码器、译码器、数据选择器、数据分配器、数值比较器。(对)60.算术运算电路中:半加器与全加器、运算器、编码器、译码器、数据选择器、数据分配器、数值比较器。(错)61.算术运算电路中:半加器与全加器、乘法器、编码器、译码器、数据选择器、数据分配器、数值比较器。(错)62.算术运算电路中:乘法器、编码器、译码器、数据选择器、数据分配器、数值比较器。(错)63.数值比较器:能够将1个输入数据,根据需要传送到m个输出端的任何一个输出端的电路,叫做数值比较器。(错)64.数据分配器:能够将1个输入数据,根据需要传送到m个输出端的任何一个输出端的电路,叫做数据分配器,又称为多路分配器,其逻辑功能正好与数据选择器相反。(对)任务六1.数字电路根据逻辑功能的不同特点,可以分成两大类有哪两大类:答:一类叫组合逻辑电路(简称组合电路),另一类叫做时序逻辑电路(简称时序电路)2.组合逻辑电路是什么意思:答:组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关3.常见的组合逻辑电路有哪些:答:裁判电路、编码器、译码器、数据选择器、数据分配器等4.组合逻辑电路的基本特点是:答:输出状态仅取决于该时刻的输入信号,与输入信号作用前的电路状态无关。5.组合电路的特点:答:在\o"数字电路"数字电路理论中,组合逻辑电路是一种\o"逻辑电路"逻辑电路,它的任一时刻的稳态输出,仅仅与该时刻的输入变量的取值有关,而与该时刻以前的输入变量取值无关。这种电路跟\o"时序逻辑电路"时序逻辑电路相反,时序逻辑电路的输出结果是依照目前的输入和先前的输入有关系。从电路结构分析,组合电路由各种逻辑门组成,网络中无记忆元件,也无反馈线。6.组合逻辑电路的逻辑函数:答:Li=f(A1,A2,A3……An)(i=1,2,3…m)其中,A1~An为输入变量,Li为输出变量。7.组合逻辑电路设计步骤:答:(1)根据实际问题的逻辑关建立真值表。(2)由真值表写出逻辑函数表达式。(3)化简逻辑函数式。(4)根据逻辑函数式画出由门电路组成的逻辑电路图。8.常用组合逻辑电路有哪些:答:常用组合逻辑电路包括:算术运算电路、编码器、译码器、数据选择器、数据分配器、数值比较器等。9.算术运算电路包括:答:a、半加器与全加器两个数A、B相加,只求本位之和,暂不管低位送来的进位数,称之为“半加”,完成半加功能的逻辑电路叫半加器。两数相加,不仅考虑本位之和,而且也考虑低位来的进位数,称为“全加”,实现这一功能的逻辑电路叫全加器。b、加法器实现多位二进制数相加的电路称为加法器。根据进位方式不同,有串行进位加法器和超前进位加法器两种。10.常用组合逻辑电路中的编码器:答:用代码表示特定信号的过程叫编码;实现编码功能的逻辑电路叫编码器。编码器的输入是被编码的信号,输出是与输入信号对应的一组二进制代码。编码器包括普通编码器和优先编码器。11.常用组合逻辑电路中的译码器:答:把二进制代码按照愿意转换相应输出信号的过程叫译码。完成译码功能的逻辑电路叫译码器。译码器的n个输入,m个输出应满足2n≥m。译码器有二进制译码器、二—十进制译码器、数字显示译码器等类型。12.常用组合逻辑电路中的数据选择器:答:数据选择器(dataselector)根据给定的输入地址代码,从一组输入信号中选出指定的一个送至输出端的组合逻辑电路。有时也把它叫做多路选择器或多路调制器(multiplexer)。13.常用组合逻辑电路中的数据分配器:答:能够将1个输入数据,根据需要传送到m个输出端的任何一个输出端的电路,叫

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论