EDA全加器实验报告_第1页
EDA全加器实验报告_第2页
EDA全加器实验报告_第3页
EDA全加器实验报告_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

PAGEPAGE3实验一:1位全加器设计实验目的:用原理图输入法完成半加器和全加器的设计,熟悉和练习Max+PlusⅡ的应用。实验原理:1位全加器可以用两个半加器及一个或门连接而成,因此需要首先完成半加器的设计。用最简单的原理图输入法来完成半加器及全加器的设计。实验内容:一:(1)、建立一个文件夹,设此文件夹为本项设计工程的工作库。文件夹起名为Quanjiaqi。(2)、进入原理图输入系统,在File/New下建立新的原理图设计文件。(3)、在原理图输入窗口中右击选择输入元件项EnterSymbol,在所弹出窗口中查找所需元件INPUT、OUTPUT、AND2、XNOR、NOT并放入当前窗口。完成半加器电路图(如下图)并起名为Banjiqi.gdf保存在Quanjiaqi工作库内。(4)、选择File/Project/SetProjecttoCurrentFile项,将当前设计项目设置成工程文件。然后在MAX+PLUSⅡ下拉菜单中选择Compiler项对原理图工程文件进行编译。(5)、进入波形文件输入系统,在File/New下建立新的波形设计文件,文件名默认为Banjiaqi.scf。(6)、选择Node/NodefromSNF项,在弹出的窗口首选List键,将节点信号添加到右栏。(7)、设置波形参量,设置File/Endtime项为34us,设半加器输入信号a、b为高低电平,保存文件,用默认文件名及扩展名。(8)、运行时序仿真器:选择MAX+plusⅡ/Simulateor项,并观察分析输出信号co、so。波形图如下(9)、选择File/open下Banjiaqi.gdf文件,并将其设置成当前工程文件,然后选择File/CreateDefaultSymbol项将当前文件设置成包装好的单一元件,留以备用。二、(1)、重复“一”中的步骤从第(2)开始,将调入元件改成INPU、TOUTPUT、OR2以及第一步中包装入库的Banjiaqi元件,输入原理图,起名为Quanjiaqi.gdf保存在Quanjiaqi工作库中,并对其进行编译。(2)、设置Quangjiaqi原理图文件的波形文件,并对其进行时序仿真。步骤重复“一”,从第(5)步开始。文件默认为Quanjiaqi.scf输入信号端为ain、bin、cin,输出信号端为sum、cout,对其进行观察分析。

三、(1)、选择Assign/Device选择EPF10K10LC84-4型号芯片,然后选择Assign/Pin\Location\Chip选项,在弹出的窗口中NodeName栏中输入全加器端口名ain、bin、cin并选择芯片引脚号。从PinType选项中选择Input型,Sum、cout选择Output型。(2)、在引脚锁定完成后,选择MAX+plusⅡ/Compiler选项对文件从新进行编译一次。(3)、选择MAX+plusⅡ/Programmer选项,在弹出的窗口,然后选择Option/HardwereSetup硬件选项,并在其下拉菜单中选

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论