数字电子技术(山东联盟-山东建筑大学)智慧树知到课后章节答案2023年下山东建筑大学_第1页
数字电子技术(山东联盟-山东建筑大学)智慧树知到课后章节答案2023年下山东建筑大学_第2页
数字电子技术(山东联盟-山东建筑大学)智慧树知到课后章节答案2023年下山东建筑大学_第3页
数字电子技术(山东联盟-山东建筑大学)智慧树知到课后章节答案2023年下山东建筑大学_第4页
数字电子技术(山东联盟-山东建筑大学)智慧树知到课后章节答案2023年下山东建筑大学_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术(山东联盟-山东建筑大学)智慧树知到课后章节答案2023年下山东建筑大学山东建筑大学

绪论单元测试

电子技术包括数字电子技术和模拟电子技术。

A:错B:对

答案:对

声音是离散量。

A:错B:对

答案:错

汽车数是离散量。

A:错B:对

答案:对

第一章测试

数字集成电路的集成度是指每一芯片所包含的门的个数。

A:对B:错

答案:对

数字信号是在时间上离散但数值上连续的信号。

A:错B:对

答案:错

二值逻辑是用0、1来表示事物的大小关系。

A:错B:对

答案:错

逻辑变量的取值,1比0大。

A:对B:错

答案:错

格雷码具有任何相邻码只有一位码元不同的特性。

A:对B:错

答案:对

十进制数24转换为二进制数,结果为。

A:10100B:10010C:1100D:11000

答案:11000

8421BCD码00010111表示的十进制数是。

A:17B:27C:23D:13

答案:17

事件的全部条件都满足事件才发生,表示的是

逻辑。

A:或B:与非C:与D:非

答案:与

逻辑函数的真值表、逻辑函数表达式、逻辑图、波形图及卡诺图之间可以相互转换。

A:对B:错

答案:对

逻辑函数的输入全部为0时,输出为1,表示的是

逻辑。

A:与B:与非C:或D:或非

答案:与非

第二章测试

真值表和卡诺图都具有唯一性。

A:对B:错

答案:对

已知

下列结果中正确的是

A:Y=BB:Y=AC:Y=A+B

答案:Y=A+B

一个3输入表决电路,只有3个输入都为0,输出才为1,则该电路的逻辑关系是。

A:或非B:与C:或D:与非

答案:或非

函数F(A,B,C)=AB+BC+AC的最小项表达式为

A:F(A,B,C)=∑m(2,4,6,7)B:F(A,B,C)=∑m(3,5,6,7)C:F(A,B,C)=∑m(0,2,4)D:F(A,B,C)=∑m(0,2,3,4)

答案:F(A,B,C)=∑m(3,5,6,7)

若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

A:错B:对

答案:错

逻辑函数的卡诺图如图所示,其最简表达式为

A:B:C:D:

答案:;

下列逻辑表示式正确的是

A:B:C:D:

答案:

第三章测试

以下电路中常用于总线应用的有:

A:CMOS与非门B:OC门C:三态门D:OD门

答案:三态门

在CMOS逻辑门中,为实现“线与”,应选用:

A:OC门B:OD门C:与非门D:异或门

答案:OD门

标准CMOS电路74HC系列的电源电压值是:

A:4.75V~5.25VB:3V~18VC:2V~6VD:2V~5.5V

答案:2V~6V

CMOS数字集成电路与TTL数字集成电路相比突出的优点是:

A:高抗干扰能力B:高速度C:电源范围宽D:微功耗

答案:高抗干扰能力;电源范围宽;微功耗

对于TTL与非门闲置输入端的处理,可以:

A:与有用输入端并联B:接地C:接电源D:通过电阻3kΩ接电源

答案:与有用输入端并联;接电源;通过电阻3kΩ接电源

三态门输出高阻状态时,正确的说法是:

A:测量电阻指针不动B:电压不高不低C:相当于悬空D:用电压表测量指针不动

答案:测量电阻指针不动;相当于悬空;用电压表测量指针不动

CMOS电路OD门(漏极开路门)的输出端可以直接相连,实现线与。

A:对B:错

答案:对

集成与非门的扇出系数反映了该与非门带同类负载的能力

A:对B:错

答案:对

对CMOS与非门电路,其多余输入端正确的处理方法是

A:通过大电阻接地B:通过小电阻接地C:悬空D:通过电阻接电源

答案:通过电阻接电源

在不影响逻辑功能的情况下,CMOS或非门的多余端可:

A:接高电平B:悬空C:接低电平D:不确定

答案:接低电平

第四章测试

下列不属于组合逻辑电路的是。

A:计数器B:全加器C:译码器D:编码器

答案:计数器

数据分配器的作用相当于

A:多输入单刀多掷开关B:多输出单刀多掷开关C:双刀双掷开关

答案:多输出单刀多掷开关

16位输入的二进制编码器,其输出二进制代码位数有位。

A:4B:128C:3D:256

答案:4

一个具有n个地址端的数据选择器的功能是。

A:(2n-1)选1B:2n选1C:2n选1D:n选1

答案:2n选1;2n选1

组合逻辑电路任意时刻的稳态输出,与输入信号作用前电路原来状态有关。

A:对B:错

答案:错

译码器、数据选择器都可以用来实现逻辑函数。

A:对B:错

答案:对

在两个1位二进制数相加时,考虑低位进位的相加,称为半加器。

A:对B:错

答案:错

用一位数值比较器设计多位数值比较器的原则:当高位(A1、B1)不相等时,两数的比较结果由位比较的结果决定

A:高位B:低位C:最低位D:最高位

答案:高位

第五章测试

锁存器和触发器都是双稳态电路。

A:错B:对

答案:对

锁存器是一种对脉冲敏感的存储单元电路。

A:对B:错

答案:错

上升沿D触发器在输入D=1时,输入时钟脉冲CP上升沿后,触发器只能翻到1状态。

A:错B:对

答案:对

时序电路的输出状态仅与此刻输入变量有关。

A:错B:对

答案:错

N个触发器可以构成能寄存位二进制数码的寄存器。

A:2NB:NC:N-1D:N+1

答案:N

对于T触发器,若现态Qn=0,欲使次态Qn+1=1,应使输入T=。

A:QB:0C:1

答案:Q

或非门构成的基本RS锁存器的输入S=1、R=0,当输入S变为0时,触发器的输出将会。

A:不确定B:保持C:置0D:置1

答案:保持

满足特性方程

的触发器称为

A:T触发器B:JK触发器C:T/触发器D:D触发器

答案:T/触发器

为实现将JK触发器转换为D触发器,应使

A:

B:C:J=K=D

答案:

欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端

A:J=K=0B:J=K=1C:J=K=Q

答案:J=K=Q

第六章测试

下列逻辑电路中,不属于时序逻辑电路的是()

A:寄存器B:计数器C:移位寄存器D:译码器

答案:译码器

用5只触发器组成计数器,其最大计数模为()

A:5B:32C:25D:10

答案:32

使用74161异步清零功能实现13进制计数器,应在()状态清零。

A:1101B:1100C:1110D:1011

答案:1101

用触发器设计一个20进制的计数器,至少需要()个触发器。

A:6B:5C:3D:4

答案:5

3个触发器可以构成能寄存()位二进制数码的寄存器。

A:9B:8C:6D:3

答案:3

一个4位的二进制加计数器,由0000状态开始,经过10个时钟脉冲后,此计数器的状态为()

A:1100B:1010C:1011D:1001

答案:1010

使用74161同步置数功能实现12进制计数器,计数器从0000状态开始计数,应在()状态完成置数。

A:1110B:1101C:1100D:1011

答案:1011

米利型时序逻辑电路的输出是()

A:只与输入有关B:与输入和电路当前状态均无关C:与输入和电路当前状态均有关D:只与电路当前状态有关

答案:与输入和电路当前状态均有关

如图所示时序逻辑电路,实现的逻辑功能为()

A:3位同步二进制减计数器B:3位同步二进制加计数器C:3位异步二进制减计数器D:3位异步二进制加计数器

答案:3位异步二进制加计数器

同步时序电路的是指由相同类型的触发器组成的时序逻辑电路。

A:对B:错

答案:错

第七章测试

RAM的扩展可分为字长、字数扩展两种。

A:对B:错

答案:对

一个容量为1K×8的存储器有

个存储元。

A:8KB:8000C:8D:800

答案:8K

可编程ROM分为PROM、EPROM和EEPROM。

A:错B:对

答案:对

RAM分为固定RAM和可编程RAM。

A:对B:错

答案:错

ROM和RAM掉电数据不丢失。

A:错B:对

答案:错

已知某静态RAM芯片的存储容量为32K×8位,它有条地址线。

A:15B:32C:16D:10

答案:15

随机存取存储器具有功能。

A:读写B:只读C:只写D:不可读写

答案:读写

第八章测试

555定时器构成的多谐振荡器、单稳态触发器和施密特触发器均含有RC电路。

A:对B:错

答案:错

施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态。

A:错B:对

答案:对

能实现脉冲幅度鉴别功能的电路是。

A:施密特触发器B:多谐振荡器C:二进制计数器D:单稳态触发器

答案:施密特触发器

单稳态触发器的暂稳态维持时间tw与有关。

A:电源电压B:触发脉冲宽度C:门电路阈值电压D:外接电阻R、C

答案:门电路阈值电压;外接电阻R、C

下列电路中无需外加触发信号就能自动产生方波信号的电路是。

A:单稳态触发器B:施密特触发器C:RS触发器D:多谐振荡器

答案:多谐振荡器

多谐振荡电路与单稳态触发电路的区别之一是。

A:前者没有稳态,后者只有1个稳态B:前者没有稳态,后者有2个稳态C:两者均只有1个稳态,但后者的稳态需要一定的外界信号维持D:前者有2个稳态,后者只有1个稳态

答案:前者没有稳态,后者只有1个稳态

用555定时器组成施密特触发器,电源电压10V,控制电压输入端悬空,则回差电压为。

A:3.33VB:5VC:10VD:6.66V

答案:3.33V

用555定时器外加电阻、电容组成的单稳态触发器其脉冲宽度Tw=。

A:1.43RCB:1.1RCC:RCD:0.7RC

答案:1.1RC

石英晶体组成的多谐振荡器的振荡频率稳定且频率范围宽。

A:错B:对

答案:对

555定时器是一种数字集成电路,只能用于处理数字信号。

A:错B:对

答案:错

第九章测试

D/A转换器的功能是把数字信号转换成模拟信号

A:错B:对

答案:对

若4位倒T形电阻网络D/A转换器,输入数字量0010时对应的输出电压为0.2V,则输入数字量为1010时,输出电压应为()。

A:2VB:1VC:0.5VD:0.1V

答案:1V

有一个6位D/A转换器,设满量程输出为6.3V,输入数字量为110111,则输出模拟电压为()。

A:6VB:5.8VC:6.3VD:5.5V

答案:5.5V

在进行A/D转换时,必须将取样电压表示为某一最小单位的整数倍,这个转化过程称为()。

A:编码B:取样C:保持D:量化

答案:量化

若4位倒T形电阻网络D/A转换器,输入数字量0001时对应的输出电压为0.1V,则输出电压为1.2V时,输入数字量应为()。

A:1100B:1001C:1010D:1011

答案:1100

为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高频率fimax的关系是()。

A:fs≤2fimaxB:fs≥2fimaxC:fs≥fimaxD:fs≤fimax

答案:fs≥2fimax

如果要将一个最大幅值为5.1V的模拟信号

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论