版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
基于VHDL的串行发送电路设计1引言随着电子技术的发展,现场可编程门阵列FPGA和复杂可编程逻辑器件CPLD的出现,使得电子系统的设计者利用与器件相应的电子CAD软件,在实验室里就可以设计自己的专用集成电路ASIC器件。这种可编程ASIC不仅使设计的产品达到小型化、集成化和高可靠性,而且器件具有用户可编程特性,大大缩短了设计周期,减少了设计费用,降低了设计风险。目前数字系统的设计可以直接面向用户需求,根据系统的行为和功能要求,自上至下地逐层完成相应的描述﹑综合﹑优化﹑仿真与验证,直到生成器件,实现电子设计自动化。其中电子设计自动化(EDA)的关键技术之一就是可以用硬件描述语言(HDL)来描述硬件电路。VHDL是用来描述从抽象到具体级别硬件的工业标准语言,它是由美国国防部在80年代开发的HDL,现在已成为IEEE承认的标准硬件描述语言。VHDL支持硬件的设计、验证、综合和测试,以及硬件设计数据的交换、维护、修改和硬件的实现,具有描述能力强、生命周期长、支持大规模设计的分解和已有设计的再利用等优点。利用VHDL这些优点和先进的EDA工具,根据具体的实际要求,我们可以自己来设计串口异步通信电路。2串口异步通信的帧格式和波特率2.1串行异步通信的帧格式在串行异步通信中,数据位是以字符为传送单位,数据位的前、后要有起始位、停止位,另外可以在停止位的前面加上一个比特位(bit)的校验位。其帧格式如图1所示。起始位是一个逻辑0,总是加在每一帧的开始,为的是提醒数据接收设备接收数据,在接收数据位过程中又被分离出去。数据位根据串行通信协议,允许传输的字符长度可以为5、6、7或8位。通常数据位为7位或8位,如果要传输非ASCII数据(假如使用扩展字符设置的文本或者二进制数据),数据位格式就需要采用8位。数据位被传输时从一个字符的最低位数据开始,最高位数据在最后。例如字母C在ASCII表中是十进制67,二进制的01000011,那么传输的将是11000010。校验位是为了验证传输的数据是否被正确接收,常见的校验方法是奇、偶校验。另外校验位也可以为0校验或者1校验,即不管数据位中1的个数是多少,校验位始终为0或者1,如果在传输的过程中校验位发生了变化,这就提示出现了某类错误。不过,在传输数据的时候,也可以不用校验位。停止位,为逻辑1,总在每一帧的末尾,可以是1位、1.5位或者2位。最常用的是1位,超过1位的停止位通常出现在这样的场合:在处理下一个即将发送来的字符之前接收设备要求附加时间。2.2串行异步通信的波特率串行口每秒发送或接收数据的位数为波特率。若发送或接收一位数据需要时间为t,则波特率为1/t,相应的发送或接收时钟为1/tHz。发送和接收设备的波特率应该设置成一致,如果两者的波特率不一致,将会出现校验错或者帧错。3串行发送电路的设计为简化电路设计的复杂性,采用的帧格式为:1位开始位+8位数据位+1位停止位,没有校验位,波特率为9600。3.1波特率发生器的设计要产生9600波特率,要有一个不低于9600Hz的时钟才可以。为产生高精度的时钟,我选了6MHz(6M能整除9600)的晶振来提供外部时钟。当然,你也可以选其它频率的时钟来产生9600Hz的时钟。对于6MHz时钟,需要设计一个625进制的分频器来产生9600波特率的时钟信号。用VHDL设计分频器较简单,在这里就不再给出源程序了。3.2发送电路的设计根据采用的帧格式,需要发送的数据为10位(1位开始位、8位数据位、1位停止位),在发送完这10位后,就应该停止发送,并使发送端电平处于逻辑1,然后等候下次的发送。下面是实现上述功能的VHDL源程序:libraryieee;useieee.std_logic_1164.all;entityComisport(clk,en:instd_logic;Send_data:instd_logic_vector(9downto0);serial:outstd_logic);endcom;architecturecom_arcofcomisbeginprocess(clk)variablecount:integerrange0to9:=0;beginifen=‘0‘thencount:=0;serial=‘1‘;elsifrising_edge(clk)thenifcount=9thenserial=Send_data(9);elseserial=Send_data(count);count:=count+1;endif;endif;endprocess;endcom_arc;其中,Send_data(0to9)表示需要发送的数据帧,发送时,开始位Send_data(0)必须为逻辑0,停止位Send_data(9)必须为逻辑1,否者与硬件电路连接的设备接收到的数据会出现错误。在发送每一帧之前,首先给输入端en一个低电平脉冲,让电路复位(count置0),然后开始发送。变量count在进程中用来记录发送的数据数目,当数据帧发送完后,发送端就一直发送停止位(逻辑1)。3.3时序仿真选EDA工具,对VHDL源程序编译。用的是Altera公司的MAX+plusII9.3Baseline,这个工具支持VHDL的编译、仿真。图2是编译后的仿真结果,其中,Clk为频率9600Hz的时钟,Send_data0为开始位,Send_data[8..0]为数据位,Send_data9为停止位。结果显示,输出完全是按数据帧格式发送的。4串行接收电路的设计接收电路比发送电路要复杂,接收电路要时实检测起始位的到来,一旦检测到起始位到,就要将这一帧数据接收下来。为提高接收的准确性,减少误码率,每一位数据都用3倍频的波特率对数据进行采样(如图3所示),然后对3次采样结果进行判决:如果3次采样中至少有2次为高电平,则接收这一位数据被判决为高电平,否者,为低电平。4.1波特率发生器和采样时钟的设计为完成3次采样,除了频率为9600Hz的接收时钟外,还要有一个3倍频的采样时钟。下面是实现上述功能的VHDL源程序:libraryieee;useieee.std_logic_1164.all;entitycount625isport(clk,en:instd_logic;Clock1,Clock3:outstd_logic);endcount625;architecturecount625_arcofcount625isbeginprocess(clk,en)variablecount:integerrange0to625:=0;beginifen=‘0‘thenNUll;elsif(rising_edge(clk))thencount:=count+1;ifcount=625thenClock1=‘1‘;count:=0;elseClock1=‘0‘;endif;if(count=100orcount=300orcount=500)thenClock3=‘1‘;elseClock3=‘0‘;endif;endif;endprocess;endcount625_arc;其中clk为6MHz的时钟;en控制波形的产生;Clock1为9600Hz的接收时钟;Clock3为3倍频的采样时钟。4.2接收电路的设计串行接收电路首先要能判断接收数据的到来,即每一帧的开始,然后对数据进行3次采样,最后判决输出。为简化设计,帧格式仍然采用1位开始位+8位数据位+1位停止位。下面是设计的接收电路VHDL程序:libraryieee;useieee.std_logic_1164.all;entitycom_receive10isport(com,clr,clk1,clk3:instd_logic;Q:outstd_logic_vector(0to9);Valid:outstd_logic);endcom_receive10;architecturecom_receive10_arcofcom_receive10isSignalEnable:std_logic:=‘1‘;SignalHold:std_logic:=‘0‘;SignalN:std_logic_vector(0to2):=“000”;beginValid=EnableandHold;process(clk1,clr)variableNum:integerrange0to9:=0;beginifclr=‘0‘thenEnable=‘1‘Num:=0;Q=“0000000000”;elsif(rising_edge(clk1))thenQ(Num)=(N(0)andN(1))or(N(1)andN(2))or(N(0)andN(2));ifNum=9thenEnable=‘0‘;Num:=0;elseNum:=Num+1;endif;endif;endprocess;process(clk3,clr)variablem:integerrange0to2:=0;beginifclr=‘0‘thenm:=0;elsif(rising_edge(clk3))thenN(m)=com;ifm=2thenm:=0;elsem:=m+1;endif;endif;endprocess;process(clr,com)beginifclr=‘0‘thenHold=‘0‘;elsiffalling_edge(com)thenHold=‘1‘;endif;endprocess;endcom_receive10_arc;其中,N(m)=com用来对波形采样;Q(Num)=(N(0)andN(1))or(N(1)andN(2))or(N(0)andN(2))是对其中1位数据的3次采样结果判决;Num用来记录接收的数据位数;falling_edge(com)是用来时实检测每一帧的起始位(即下降沿)的到来;Valid=EnableandHold用来输出到波特率发生器电路单元控制时钟的产生,最后将一帧的10位数据输出。用MAX+plusII9.3Baseline将上面两个VHDL文件制成库器件,然后在电路图上调出来,最后做成的串行接收电路图如图4所示。4.3时序仿真时序仿真如图5所示,Receive为接收到的序列波形,最后结果:接收到的数据位为6D,起始位为0,停止位为1。5结束语VHDL语言设计的出现从根本上改变
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 幼儿园主题工作计划
- 建筑工程公司文员岗位职责(3篇)
- 福建省百校联考2024-2025学年高三年级上册10月测评英语试卷(含答案)
- 消防安全常记心间的广播稿(34篇)
- 新教材高考地理二轮复习综合题专项训练二原因分析类含答案
- 测量初步与简单机械运动(原卷版)-2023年中考物理二轮复习专练
- 山东省德州禹城市2024-2025学年五年级上学期期中考试科学试题
- 河北省保定市阜平县2024-2025学年八年级上学期期中生物学试题(含答案)
- 2024-2025学年福建省漳州市十校联盟高二上学期期中质量检测联考数学试卷(含答案)
- 物质的共存检验鉴别和除杂(专项训练)-2022年中考化学二轮复习
- 三年级小学作文教学讲座
- 航天科工第二研究院数字化工艺设计软件技术方案
- 单县烟草专卖局QC课题:多维度降低行政处罚文书出错率课件
- 六年级上册数学课件-计算题总复习 (共30张PPT)
- 华为产品计划模板
- 儒林外史1-56回概括
- 中国传统村落档案
- 小星星幼儿园班级教玩具统计表
- 水泥土搅拌桩监理实施细则
- 幼儿园优质课件-中班《稻子和麦子》
- 幼儿成长档案电子通用版
评论
0/150
提交评论