由与非门组成的基本RS触发器_第1页
由与非门组成的基本RS触发器_第2页
由与非门组成的基本RS触发器_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

由与非门组成的基本RS触发器1.电路结构

电路组成:两个与非门输入和输出交叉耦合(反馈延时)。如下图所示。

图1基本RS触发器规律电路和符号

(1)信号输入端:RD置0端(复位端);SD置1端(置位端)。非号表示低电平有效,在规律符号中用小圆圈表示。

(2)输出端:Q和Q,在触发器处于稳定状态时,它们的输出状态相反。

2.规律功能

(1)当RD=0,SD=1时,触发器置0。输入端称为置0端,也称复位端,低电平有效。

(2)当RD=1,SD=0,触发器置1。输入端称为置1端,也称置位端,低电平有效。

(3)当RD=1,SD=1时,触发器保持原状态比不变。假如触发器原处于Q=0,Q=1的0状态,电路保持0状态不变;假如触发器原处于Q=1,Q=0的1状态,电路保持1状态不变。

(4)当RD=0,SD=0时,触发器状态不定,:输出Q=Q=1这既不是1状态,也不是0状态。这会造成规律电路混乱。

在RD和SD同时由0变为1时,由于G1和G2电气性能(延迟时间)上的差异,其输出状态无法预知,可能是0状态,也可能是1状态。

实际上,这种状况是不允许的。因此,基本的RS触发器有约束条件:

RD+RS=1

3.特性表

现态:是指触发器输入信号(RD,SD端)变化前的状态,用Qn表示

次态:是指触发器输入信号变化后的状态,用Qn+1表示

特性表:触发器次态Qn+1与输入信号和电路原有状态(现态)之间关系的真值表。

表1与非门组成的基本RS触发器的特性表

RD,SD

Qn

Qn+1

说明

000

0

1

×

×

触发器状态不定

101

0

1

0

0

触发器置0

010

0

1

1

1

触发器置1

11

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论