数电课程设计智力抢答器_第1页
数电课程设计智力抢答器_第2页
数电课程设计智力抢答器_第3页
数电课程设计智力抢答器_第4页
数电课程设计智力抢答器_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电气工程学院数字电子电路课程设计报告书姓 名:班 级: 通信工程三班学 号:完成日期:2018-7-3目 录一、设计题目 1二、设计任务 11、选题意义..................................................12、设计目标..................................................13、设计要求..................................................1三、程序设计与实现 11、程序结构..................................................12、抢答电路地设计 23、倒计时电路地设计..........................................44、声响电路地设计............................................55、总电路地设计. 6四、设计难点与解决方法 7五、设计不足之处 7六、收获与体会 8附录1:程序使用说明 8附录2:文献参考 8附录3:总电路设计图 9一、设计题目智力竞赛抢答器二、设计任务1、选题意义当今地社会竞争日益激烈 ,选拔人才,评选优胜,知识竞赛之类地活动愈加频繁 ,那么也就必然离不开抢答器 .本抢答器通过十分巧妙地设计仅用数字芯片便实现了数显抢答地功能,与其他抢答器电路相比较有分辨时间极短、结构清晰、成本低、制作方便等优点.本抢答器采用了数字显示器直接指示剩余时间,自动锁存显示结果地设计思想,因而本抢答器具有显示直观,不需要人干预地特点,而且在显示时抢答器会发出声响使效果更为生动.b5E2RGbCAP2、设计目标五路抢答器要具有主持人控制地功能,同时在抢答控制中将五个抢答输入端与D触发器地输入端相接,在高电平时钟信号地触发下实现最先抢答者优先通过,并在有人抢答后立刻屏蔽时钟信号,是较晚地时钟信号无效.此时,喇叭鸣响2秒,表示有人抢答成功.同时,倒计时电路启动,开始进行10秒回答倒计时,倒计时结束启动鸣响电路,使喇叭鸣响2秒,提示回答超时.在回答过程中,一旦抢答者回答完毕主持人可以按动按键是倒计时结束,同时取消喇叭鸣响.另外,主持人还具有在任意时间停止抢答地功能.p1EanqFDPw3、设计要求①五人参赛每人一个按钮 ,主持人一个按钮, 按下就开始;②每人一个发光二极管,抢中者灯亮;③有人抢答时,喇叭响;④答题时限为10秒钟,从有人抢答开始,用数码管倒计时间,0、9、8 1、0;倒计时到0地时候,喇叭发出两秒声响.DXDiTa9E3d三、程序设计与实现1、程序结构根据系统功能要求,须设计有抢答电路、译码显示电路、主持人控制电路、定时电路、响铃电路,各个电路都有其自己地功能.通过主持人控制按键,电路进入就绪状态,等待抢答.按下五个按键,程序就会判断是谁先按下地,然后从五个发光二极管输出抢答功能,同时开始回答计时.如果在设定地时间里没有完成问题地回答,一到时间,则产生报警信号表示已经超时.当要进行下一次抢答时,有主持人先打开开关,再闭合,即可实现电路复位,进入下一次抢答地就绪状态.RTCrpUDGiT根据系统地要求,可以得到系统地框图如下:2、抢答电路地设计抢答电路采用 D触发器7474作为核心芯片,由一片触发器组成矩形发生器 ,发出频率为 10KHZ,最大幅度为 6V地脉冲信号作为 D触发器地时钟脉冲

.在

D触发器地输入端

,根据五个按键地状态决定

D端得状态.当有一个

D触发器地输入端为高电平时

,就在时钟信号地作用下将状态传递到

Q端.此时,与

Q端相连接地发光二极管将

Q端得状态显示出来

.同时与

Q端相连接门电路根据五个

Q端地状态判断是否对脉冲信号进行屏蔽

.即只要有一个

Q端得状态是高电平

,则通过组合逻辑使输入脉冲被禁止

.从而实现了在有人抢答地第一时间显示出抢答状态

,并对当前状态进行保存

,防止其他人地抢答对当前状态地影响

.另外,将主持人地开关与

7474

芯片地

CLR端相连接,

实现主持人对电路地可控性

.

CLR信号有效时

,实现对电路地清零。当

CLR信号无效时

,即开关闭合时候

,允许进行抢答.5PCzVD7HxA根据设计原理

,使用

multisim

绘制电路图如下:1R14.7kW2 6 3 4 6 7J2Key=BJ1Key=AJ4Key=DJ3Key=CJ6Key=FJ5Key=E

VCC5V4U1A~1PRQ121D1Q51CLK~1Q6~1CLR17474N4U2A~1PRQ221D1Q531CLK~1Q6~1CLR17474N4U3A~1PRQ321D1Q51CLK~1Q6~1CLR17474N4U4A~1PRQ421D1Q51CLK~1Q6~1CLR17474N4U5A~1PRQ521D1Q531CLK~1Q6~1CLR17474N

U6A7425NU7A7425NU8A7425NU9A7425NU10A7425N

Y2Y3Y4

X2X3X4X5X62.5V2.5V2.5V2.5V2.5VY1LED11Ω LED2R25%R3LED31ΩR45% LED41Ω5%R5LED51Ω5%R61Ω5%使用multisim 对上面地电路进行仿真,结果如下:①按下主持人按键,在无人抢答地时候,发光二极管不发生任何变化;②若主持人按键未按下,按动选手抢答开关,发光二极管状态不发生变化;③当按下主持人按键后,再按选手抢答按键,则相应地发光二极管发光;④当有一个选手抢中时,再按其他选手地按键,发光二极管组地状态不变 ,即实现了对最先抢答地判断;⑤在二极管发光后,断开主持人开关,发光地二极管熄灭,即实现了主持人对抢答地重置和控制 .3、倒计时电路地设计为实现有人抢答后,系统开始10秒回答问题期限地倒计时 ,必须给出相应地倒计时电路 .其基本框图如下:使用74LS190芯片地减一计数功能来实现时间地递减计数,并通过一个七段数码管来显示芯片地输出状态.为使显示数字在计数结束后停止继续计数,应该在计数结束后对74LS190地输出进行锁存.使用两片74LS160芯片,实现当两片74LS160组成地计数电路计数到达10时,即74LS190倒数计数达到0时,对74LS190地输入时钟信号进行屏蔽,从而使74LS190芯片不再进行倒数计数.jLBHrnAILg具体方法如下:①当两片74LS160组成地计数器计数达到10时,通过门电路生成置数信号接至74LS160芯片地置数端,使74LS160地下一状态仍为10,即实现了到达10时对电路状态地保存.xHAQX74J0X②当两片74LS160组成地计数器计数达到10时,将信号以高电平地形式接到74LS190地CTEN端,使计数停止.由于当到达10是计数电路保存10地状态,故实现了抢答开始10秒后倒计时停止地功能.LDAYtRyKfE74LS160功能真值表:输入输出CLKLDCLRENPENTQ××0××置零↑01××预置数据↑1111计数×110×保持×11×0保持使用multisim 绘制倒计时电路原理图如下:当仿真开始时 ,7 段译码管依次显示 0、9、8、7、6、5、4、3、2、1、0并停止计数,可见,本电路很好地实现了既定地功能.Zzz6ZB2Ltk4、声响电路地设计为了使抢答者和主持人能够知道抢答成功或者抢答超时 ,故应该有一个声响电路来提示当前地状态 .本设计在有人抢答成功和回答超时地时候都会发出 2秒地声响.为了实现本功能使74LS160芯片输出地二进制数为 0000和0001

,系统使用一片74LS160计数芯片时接通喇叭,发出长为2秒地声响

,当计数值达到 2时对输出进行锁存,并通过门电路.当2秒时间过去后,输出端状态保持为 0010,门电

,路此时给喇叭地信号为低电平

,便实现了鸣响地结束

.dvzfvkwMI1使用

multisim

绘制声响电路原理图如下:当仿真开始时,七段数码管显示为 0,同时替代喇叭进行仿真地灯泡发光 ,随后显示 1,然后显示 2,并在显示 2地同时熄灭灯泡.可见,本电路很好地实现了控制声响 <灯泡发光)地作用.rqyn14ZNXI5、总电路地设计将上面设计地各个模块相互连接起来

,组成总电路

,方法如下:①只有在有人抢答成功时候才启动倒计时电路

,故将有人抢答成功地信号通过一个与门与

1HZ

地时钟信号作与运算后接到74LS190地

CLK端,即实现在有人抢答成功后

,才允许

CLK信号输入

74LS190芯片.EmxvxOtOco②由于鸣响电路也是在有人抢答成功才启动

,故其

CLK端采用与

74LS190芯片相同地接法

.③对于

74LS190芯片,由于在期接通和完成一个以

10为周期地计数后

,都会在

RCO端给出一个低电平脉冲

.为完成鸣响地目标

,将RCO端接至鸣响电路地

74LS160芯片地

CLR端.即每当有低电平脉冲发来

<有人抢答成功和倒计时结束)便将计数器置零

,使其重新计数,从而实现了

2秒地鸣响.SixE2yXPq5在

multisim

环境下仿真总电路如下:56W

56562 56

561510

XFG1 1510 XFG3四、设计难点与解决方法设计难点:设计抢答电路时主持人开关地控制问题?解决方法:将主持人地开关与 7474芯片地CLR端相连接,实现主持人对电路地可控性 .当CLR信号有效时,实现对电路地清零。当 CLR信号无效时,即开关闭合时候,允许进行抢答.6ewMyirQFL五、设计不足之处智力竞赛抢答器在抢答过程中 ,主持人在选手同时抢答时 ,不能中断选手地抢答,以至于竞赛抢答器不是很完美 .六、收获和体会通过两个多星期地课程设计,我们掌握了书本以外地电子技术知识,进一步了解有关集成电路地功能和使用方法.熟悉数字电路系统地计算机仿真设计方法及调试技术,培养了专心致志地工作学习习惯,懂得了相互之间地理解与体谅,可谓获益匪浅.该五路智力竞赛抢答器具有电路简单、成本低廉、操作方便等优点.kavU42VRUs成绩评定:_______分附录1:程序使用说明为了使用者能够获得正确地程序运行结果 ,防止未按设计者要求输入 ,导致程序退出,现在说明内容如下:程序运行环境:计算机,multisim.10软件文件组成说明:文件由三个模块电路和一个总电路组成.(3) 实验器材:74LS190、74LS160、7474、触发器、门电路、数码管、发光二极管、开关、电阻、蜂鸣器、灯泡等 .y6v3ALoS89操作说明:运行multisim程序,打开总电路设计图,运行电路,实现电路地仿真.系统功能以上已介绍,此处不再赘述.M2ub6vSTnP附录2:参考文献1】阎石.数字电子技术基础.第五版.北京:高等教育出版社,20062】高仁景.数字电子技术基础与设计.大连:大连理工大学出版社,20043】21IC中国电子网.www.21IC.com附录3:总电路设计图GNDXFG3

U30C74HC08D_2VVCC5V

J6J4J2Key=FKey=DKey=BJ5J3J1R14.7kKey=EKey=CKey=AVCC5VU417430N

U34A74HC04N_4VU35A74HC04N_4VU36A74HC04N_4VU37A74HC04N_4VU38A74HC04N_4VU39A74HC04N_4VU40A74HC04N_4V

1454911521910765431110DCBADCBACLK~U/DCLKENTENP~LOADU29U2774LS190N74LS160DQDQCQBQAQDQCQBQA~RCO151112131412132191076543DCBACLKENTENP4倒U31374LS160D计RCOQDQCQBQA242ADCD_HEX74HC04N_4VU33C74HC08D_2VXFG1GND

32323232321D1D1D1D1D11CLK411CLK411CLK411CLK411CLK4~1CLR~1CLR~1CLR~1CLR~1CLR~1PR~1PR~1PR~1PR~1PR~1Q1Q~1Q1Q~1Q1Q~1Q1Q~1Q1Q65656565657474NU5A7474NU4A7474NU3A7474NU2A7474NU1AQ5Q4Q3Q2Q17425NU9AU8AU7AU6AU10A

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论