产品硬件开发评审流程_第1页
产品硬件开发评审流程_第2页
产品硬件开发评审流程_第3页
产品硬件开发评审流程_第4页
产品硬件开发评审流程_第5页
已阅读5页,还剩31页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

产品硬件开发评审流程(总31页)-本页仅作为预览文档封面,使用时请删除本页-#信号线的重要信号线不要走插座脚间穿过。()走线审查2、相邻层的走线方向应()尽可能互相垂直,使串扰减至最小。()3、动态信号线不能穿过()滤波电路或位于其下方。4、高频信号与其回路构()成的环路尽可能的小,多()个环路不能相互重叠。5、平行走线的高频数字信号的间隔要拉开距离,()减少串扰。()1、计算截止频率,作为低通滤波器而言截止频率()一般需大于等于信号最高()EMC的滤频率分量,不然就会带来波审查信号分量丢失引起的信号失真。信号最高频率分量可按1/nTr来估算,截止频率口」按fo=1/2nLLC来计算。f\2、滤波电路的选择与电()f\路的源阻抗和负载阻抗有()关。1、每个数字电路的电源()脚都应加去耦电容。()EMC的去2、估算去耦点容的大耦审查小,一般去耦电容也不宜()过大,取值在470pf到()1000pf之间。1、I/O线是否有去耦电()容,包括输入和输出。()I/O线的2、去耦电容的容量需要去耦与信号匹配。()3、去耦电容的位置要紧()靠接口处。()()电源滤波1、滤波器要放置在最靠()器的位置近电源输入的位置,输入()弓1线最短。

2、滤波器的输入输出引线不可并行走线。3、滤波器的接地非常重要,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论