基于FPGA的MSK调制器设计与实现_第1页
基于FPGA的MSK调制器设计与实现_第2页
基于FPGA的MSK调制器设计与实现_第3页
基于FPGA的MSK调制器设计与实现_第4页
基于FPGA的MSK调制器设计与实现_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

基于FPGA的MSK调制器设计与实现谢丽君1谭立志2(1.长沙职业技术学院湖南长沙410003;2.株洲职业技术学院湖南株洲412023)摘要:介绍了MSK信号的优点,并分析了其实现原理,提出一种MSK高性能数字调制器的FPGA实现方案;采用自顶向下的设计思想,将系统提成串/并变换器、差分编码器、数控振荡器、移相器、乘法电路和加法电路等六大模块,重点论述了串/并变换、差分编码、数控振荡器的实现,用原理图输入、VHDL语言设计相结合的多种设计方法,分别实现了各模块的具体设计,并给出了其在QuartusII环境下的仿真结果。结果表白,基于FPGA的MSK调制器,设计简朴,便于修改和调试,性能稳定。关键词:MSK,FPGA,差分编码器,数控振荡器中图分类号:TP29文献标志码:A文章编号:DesignandRealizationofMSKModulationBasedonFPGATechniqueXIELijun1TANLizhi2(1.ChangshaProfessionalTechnologycollege,Changsha,410003,china;2.ZhuzhouProfessionalTechnologycollege,zhuzhou,412023,china;)Abstract:ThisarticleintroducedtheadvantageofMSK,andanalyzedtheimplementationprinciple.theproposedahigh-preformanceMSKdigitalmodulator’simplementationmethodbasedonFPGA;Thesystemisdiviedintoserial/parallelconversion、differentialencoding、NCO、phaseshifter、multiplicationcircuitandadderusingTop-to-Downdesign;AndachievedthespecificdesignofeachmodulebyschematicandVHDL;ThesimulationandexperimentofFPGAdesignweregivenwithQuartusII.Resultshows,theMSKmodulatorbasedonFPGA,simpleindesign,convenienttomodifyordebug,anditoperatesstable.Keywords:MSK,FPGA,DifferentialEncoding.NCO0引言在QPSK调制技术中,假定每个符号的包络都是矩形,已调信号的包络是恒定的,此时无论基带信号还是已调信号其频谱都是无限的。但是实际的信道总是有一定的带宽的,因此在发送QPSK信号时通常要通过带通滤波器进行限带。限带后的信号已经不能再保持包络恒定,相邻符号间发生相移时,限带后包络会明显变小,甚至出现包络为0的现象。这种现象在非线性信道中是不希望出现的,虽然通过非线性放大器可以减弱包络起伏,但是这样却使信号的频谱扩展,其旁瓣会干扰邻近频道的信号,导致限带时的带通滤波器失去作用。正是为了解决这个问题,我们引入了在非线性限带信道中使用的恒包络调制方法———最小移频键控(MSK)调制技术。[1]1实现原理[2]MSK就是一种能产生恒定包络、连续相位信号的调制方式。它是二进制连续相位移频键控(CPFSK)的一种特殊情况,即调制指数(移频系数)h=0.5,相位在码元转换时刻是连续的。MSK信号可表达为:(1)其中:(2)式中,为附加相位函数,假设初始相位为;为载波角频率;为码元间隔;为频偏;为第k个码元中的相位常数;为第k个码元数据;取值为±1。这表白,MSK信号的相位是分段线性变化的,同时在码元转换时刻相位仍是连续的,所以有:(3)或者:(4)由式(1)和(4)可得:(5)由式(5)和MSK相位网格图可看出,为截矩,其值为π的整数倍,运用三角等式并注意到,有(6)根据以上分析,可以得出MSK调制器的框图如图1所示。图1MSK调制器方框图Fig.1TheMSKprinciple2重要模块的FPGA实现2.1串/并转换的实现顺序输入的二进制信息通过串/并变换器,变换成速率减半的双比特序列,可采用两个D触发器来实现,其原理如图2所示。其中DFFinst和DFFinst3构成一个两位移位寄存器,将串行输入信号变成并行输出信号;DFFinst4和NOTinst8构成二分频器,实现速率减半;DFFinst1和DFFinst2为锁存器,使信号同步输出。图5为串/并变换器S_P的仿真结果,其中AB为变换后的双比特码元。由图可以看出,当输入DataAB为01010101时,在延时约80ns后,输出DataA为0000,DataB为1111。[3]图2串/并转换原理图Fig.2Theseries-parallelconversionprinciple图3串/并转换仿真波形图Fig.3Thesimulationdiagramofseries-parallelconversion2.2差分编码器的实现[4]差分编码器的功能就是实现绝对码变换为相对码,在相码中,1、0分别用相邻码元电平是否发生跳变来表达。若用相邻电平发生跳变来表达码元1,则称为传号差分码,记做NRZ码。绝对码-相对码之间的关系为:(7)。采用VHDL设计的主体代码如下[5]:process(clk,datain_a,datain_b)beginifclk'eventandclk='1'thenifstart='0'thenq<=0;a<='0';b<='0';elsifq<=0thenq<=1;a<=axordatain_a;dataout_a<=axordatain_a;b<=bxordatain_b;dataout_b<=bxordatain_b;elsifq=3thenq<=0;elseq<=q+1;endif;endif;endprocess;endbehav;经编译后生成元件,其波形仿真图如图4所示,由图可以得到:当start为低电平时,两路输出信号都为0;当start信号为高电平时,对输入信号(datain_a)有:datain_a=,此时dataout_a=,对输入信号(datain_b)有:datain_b=,此时Dataout_b=,由此可以得出,元件QDSP_PL实现了由绝对码到相对码的变换。图4绝对码到相对码变换仿真图Fig.4Thesimulationdiagramofabsolutecodechangetorelative2.3NCO的实现2.3.1NCO的实现原理数控振荡器在数字中频中相对来说是比较复杂的,也是决定数字中频性能的重要因素之一,NCO的目的是产生一个抱负的正弦波或余弦波,如式(1):(n=0,1,2……)(8)式中,为本地振荡频率;为输入信号的采样频率。正弦波样本可以用实时计算的方法产生,但这只合用于信号采样频率很低的情况。在超高速的信号采样频率的情况下,NCO实时计算的方法是不也许实现的,此时,NCO产生正弦波样本的最有效、最简便的方法就是查表法,即事先根据不同正弦波相位计算好相应的正弦值,并按相位角度作为地址存储相应的正弦值数据,工作时,在每输入一个信号采样样本时,NCO就增长一个的相位增量,然后,按照相位累加角度作为地址,取出该地址上的数值并输出到数字混频器,与信号样本相乘,其原理框图如图5所示[6]。通过改变频率控制字,可以改变相位累加器的累加值,从而改变寻址的步进,实现不同的频率输出。图5NCO原理框图Fig5.NCOprinciplediagram2.3.2相位累加器的FPGA实现[6]相位累加器由N位加法器与N位寄存器级联构成。每来一个时钟fc,加法器将频率控制字K与寄存器输出的累加相位数据相加,再把相加后的结果送至寄存器的数据输入端。相位累加器输出的数据就是合成信号的相位,当相位累加器累加到最大值时会产生一次溢出,完毕一个周期的动作。溢出频率就是NCO输出的信号频率。可用VHDL语言实现相位累加器的设计,其重要代码如下:architectureartofsum88issignaltemp:std_logic_vector(7downto0);beginprocess(clk,en,reset)isbeginifreset='1'thentemp<="00000000";elseifclk'eventandclk='1'thenifen='1'thentemp<=temp+k;endif;endif;endif;out1<=temp;endprocess;endart;8位相位累加器的仿真波形如图6所示。由波形图可以看出,当k=08时,在每一个有效脉冲的作用下,输出的数值比前一个输出的数值大8;当k=09时,输出的数值比前一个输出的数值大9;结果证明,该程序实现了相位的累加。图68位相位累加器的仿真波形如图Fig·6Thediagramshowingthestimulatedwaveof8bitPhase-Accumulator2.3.3正弦ROM表的FPGA实现用相位累加器输出的数据作为波形存储器的取样地址,完毕相位序列(相位码)向幅度序列(幅度码)的转换。这里用ROM构造一个查找表。N位的寻址ROM相称于把一个周期的正弦波形信号离散成具有2N个幅值的序列,若波形ROM有D位数据位,则2N个幅值以D位二进制数值固化在FPGA的ROM中,按照给定地址的不同可以输出相应相位的正弦信号的幅度编码。本文ROM表采用64个采样点。其波形仿真如图室7所示,从图中可以看出,地址位从00H变化到20H时,输出信号值从FFH变到00H,正好为正弦波的四分之一个周期,结果证明:通过查询该ROM表,可以生成不同频率的正弦波。图7正弦波形的仿真图Fig·7Thediagramshowingaquarterofthestimulatedsinwave把上述各部分所生的symbol在QuartusII7.2提供的BlockDiagram/SchematicFile中用GraphicEditor编辑连接起来,就形成了图1的虚线所示的部分,编译后进行整体模块仿真,通过器件编程,可将整体模块程序烧写到合适的FPGA芯片中,再配以相应的D/A器件及其它外围电路,调试后即完毕设计。3结束语用FPGA来实现MSK信号调制器,电路简朴,设计灵活,便于修改和调试,可靠性高。特别是对数控振荡器的设计,正弦函数的ROM表格,直接采用VHDL的CASE语句实现,避免了调用ROM块,减少了系统的设计规模,减少了系统对逻辑资料的需求;此外,Altera公司的QuartusII7.2应用软件具有较强大的开放性和综合性,它可以运用其它各种EDA资源以及先进的设计方法,使其功能更加完善和强大。它可以实现从简朴的接口电路设计到复杂的状态机,甚至“Sys-temonChip”。它的可编程特性带来了电路设计的灵活性,缩短了产品的“TimeToMarket”。参考文献[1]吉利萍MSK调制技术研究[J]计算机工程应用技术2023.18(4919-4920)JILi-pingResearchofMSKModulationTechnology[J]Computerapplicationtechnology2023.18(4919-4920)[2]王兴亮达新宇林家薇王瑜数字通信原理与技术[M]西安西安电子科技大学出版社2023.7(180-181)WangXingliangDaXinyuLinJiaweiWangYuPrincipleandtechnologyofdigitalcommunication[M]Xi’anXi'anElectronicandScienceUniversitypress2023.7(180-181)[3]周维龙,姚晓玲。基于FPGA的QPSK调制器的设计与实现[J]湖南冶金职业技术学院学报2023.4(99-101)ZhouWeilong,YaoXiaoling.DesignandRealizationofQPSKModulationBasedonFPGA[J]JournalofHuanMetallurgicalProfessionalTechnologyCollege2023.4(99-101)[4]刘国华,李二喜.基于FPGA的QDPSK调制器的设计与实现[J]电子设计工程2023.19(22

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论