版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
第8章模拟量的输入输出本章内容模拟量输入输出通道的组成D/A转换器原理、连接及编程A/D转换器原理、连接及编程
模拟量I/O接口的作用:实际工业生产环境——连续变更的模拟量例如:电压、电流、压力、温度、位移、流量计算机内部——离散的数字量二进制数、十进制数工业生产过程的闭环限制
概述模拟量D/A传感器执行元件A/D数字量数字量模拟量模拟量输入(数据采集)模拟量输出(过程限制)计算机8.1模拟量I/O通道的组成模拟接口电路的任务模拟电路的任务0010110110101100工业生产过程传感器放大滤波多路转换&采样保持A/D转换放大驱动D/A转换输出接口微型计算机执行机构输入接口物理量变换信号处理信号变换I/O接口输入通道输出通道模拟量输入通道传感器(Transducer)非电量→电压、电流
变送器(Transformer)转换成标准的电信号信号处理(SignalProcessing)放大、整形、滤波
多路转换开关(Multiplexer)多选一采样保持电路(SampleHolder,S/H)保证变换时信号恒定不变A/D变换器(A/DConverter)模拟量转换为数字量
模拟量输出通道D/A变换器(D/AConverter)数字量转换为模拟量低通滤波平滑输出波形放大驱动供应足够的驱动电压,电流8.2数/模(D/A)变换器
8.2.1D/A变换器的基本原理及技术指标D/A变换器的基本工作原理组成:模拟开关、电阻网络、运算放大器两种电阻网络:权电阻网络、R-2R梯形电阻网络基本结构如图:VrefRf
模拟开关电阻网络VO数字量∑D/A变换原理运放的放大倍数足够大时,输出电压VO与输入电压Vin的关系为:式中:Rf为反馈电阻R
为输入电阻VinRf
VO∑R
若输入端有n个支路,则输出电压VO与输入电压Vi的关系为:VinRf
VO∑R1式中:Ri为第i支路的输入电阻Rn…令每个支路的输入电阻为2iRf,并令Vin为一基准电压Vref,则有假如每个支路由一个开关Si限制,Si=1表示Si合上,Si=0表示Si断开,则上式变换为若Si=1,该项对VO有贡献若Si=0,该项对VO无贡献2R4R8R16R32R64R128R256RVrefRf
VOS1S2S3S4S5S6S7S8与上式相对应的电路如下(图中n=8):图中的电阻网络就称为权电阻网络假如用8位二进制代码来限制图中的S1~S8(Di=1时Si闭合;Di=0时Si断开),那么依据二进制代码的不同,输出电压VO也不同,这就构成了8位的D/A转换器。可以看出,当代码在0~FFH之间变更时,VO相应地在0~-(255/256)Vref之间变更。为限制电阻网络各支路电阻值的精度,实际的D/A转换器接受R-2R梯形电阻网络(见下页),它只用两种阻值的电阻(R和2R)。R-2R梯形电阻网络D/A转换器的主要技术指标辨别率(Resolution)输入的二进制数每±1个最低有效位(LSB)使输出变更的程度。一般用输入数字量的位数来表示:如8位、10位例:一个满量程为5V的10位DAC,±1LSB的变更将使输出变更5/(210-1)=5/1023=0.04888V=48.88mV转换精度(误差)实际输出值与理论值之间的最大偏差。一般用最小量化阶⊿来度量,如±1/2LSB也可用满量程的百分比来度量,如0.05%FSR(LSB-LeastSignificantBit,FSR-FullScaleRange)
转换时间从起先转换到与满量程值相差±1/2LSB所对应的模拟量所须要的时间tV1/2LSBtCVFULL8.2.2典型D/A转换器DAC0832特性:8位电流输出型D/A转换器T型电阻网络差动输出引线图见教材p351DAC0832内部结构引脚功能D7~D0:输入数据线ILE:输入锁存允许CS#:片选信号WR1#:写输入锁存器上述三个信号用于把数据写入到输入锁存器WR2#:写DAC寄存器XFER#:允许输入锁存器的数据传送到DAC寄存器
上述二个信号用于启动转换VREF:参考电压,-10V~+10V,一般为+5V或+10VIOUT1、IOUT2:D/A转换差动电流输出,接运放的输入Rfb:内部反馈电阻引脚,接运放输出AGND、DGND:模拟地和数字地工作时序D/A转换可分为两个阶段:CS#=0、WR1#=0、ILE=1,使输入数据锁存到输入寄存器;WR2#=0、XFER#=0,数据传送到DAC寄存器,并起先转换。写输入寄存器写DAC寄存器工作方式单缓冲方式使输入锁存器或DAC寄存器二者之一处于直通。CPU只需一次写入即起先转换。限制比较简洁。见教材p352图。双缓冲方式(标准方式)转换要有两个步骤:将数据写入输入寄存器CS#=0、WR1#=0、ILE=1将输入寄存器的内容写入DAC寄存器WR2#=0、XFER#=0优点:数据接收与D/A转换可异步进行;可实现多个DAC同步转换输出——分时写入、同步转换直通方式使内部的两个寄存器都处于直通状态。模拟输出始终跟随输入变更。不能干脆与数据总线连接,需外加并行接口(如74LS373、8255等)。双缓冲方式——同步转换举例A10-A0译码器0832-10832-2port1port2port3双缓冲方式的程序段示例本例中三个端口地址的用途:
port1选择0832-1的输入寄存器
port2选择0832-2的输入寄存器port3选择0832-1和0832-2的DAC寄存器MOVAL,data;要转换的数据送ALMOVDX,port1;0832-1的输入寄存器地址送DXOUTDX,AL;数据送0832-1的输入寄存器MOVDX,port2;0832-2输入寄存器地址送DXOUTDX,AL;数据送0832-2的输入寄存器MOVDX,port3;DAC寄存器端口地址送DXOUTDX,AL;数据送DAC寄存器,并启动同步转换HLTD/A转换器的应用函数发生器——只要往D/A转换器写入按规律变更的数据,即可在输出端获得正弦波、三角波、锯齿波、方波、阶梯波、梯形波等函数波形。直流电机的转速限制。例子参见p354~p356。8.3模/数(A/D)转换器用途将连续变更的模拟信号转换为数字信号,以便于计算机进行处理。常用于数据采集系统。类型计数型A/D变换器双积分型A/D变换器逐位反馈型A/D变换器 8.3.1工作原理及技术指标逐次靠近型A/D转换器结构:由D/A转换器、比较器和逐次靠近寄存器SAR组成。见P238页图。工作原理类似天平称重量时的尝试法,逐步用砝码的累积重量去靠近被称物体。例如:用8个砝码20g,21g,…,27g,可以称出1~255g之间的物体。现有一物体,用砝码称出其重量(假定重量为176g)。1)ADC从高到低逐次给SAR的每一位“置1”(即加上不同权重的砝码),SAR相当于放法码的称盘;2)每次SAR中的数据经D/A转换为电压VC
;3)VC与输入电压Vi比较,若VC≤Vi,保持当前位的‘1’,否则当前位‘置0’;4)从高到低逐次比较下去,直到SAR的每一位都尝试完;5)SAR内的数据就是与Vi相对应的2进制数。主要技术指标精度量化间隔(辨别率)=Vmax/电平数(即满量程值)例:某8位ADC的满量程电压为5V,则其辨别率为5V/255=19.6mV量化误差:用数字(离散)量表示连续量时,由于数字量字长有限而无法精确地表示连续量所造成的误差。(字长越长,精度越高)确定量化误差=量化间隔/2=(满量程电压/(2n-1))/2 相对量化误差=1/2*1/量化电平数目*100%例:满量程电压=10V,A/D变换器位数=10位,则确定量化误差≈10/211=4.88mV相对量化误差≈1/211*100%=0.049%主要技术指标(续)转换时间转换一次须要的时间。精度越高(字长越长),转换速度越慢。输入动态范围允许转换的电压的范围。如0~5V、0~10V等。典型的A/D转换器简介ADC08098通道(8路)输入8位字长逐位靠近型转换时间100μs内置三态输出缓冲器外部引脚见教材p359引脚功能D7~D0:输出数据线(三态)IN0~IN7:8通道(路)模拟输入ADDA、ADDB、ADDC:通道地址(通道选择)ALE:通道地址锁存START:启动转换EOC:转换结束,可用于查询或作为中断申请OE:输出允许(打开输出三态门)CLK:时钟输入(10KHz~1.2MHz)VREF(+)、VREF(-):基准参考电压ADC0809内部结构STARTEOCCLKOED7D0VREF(+)VREF(-)ADDCADDBADDAALEIN0IN7比较器8路模拟开关逐位靠近寄存器SAR树状开关电阻网络三态输出锁存器时序与限制地址锁存及译码D/A8个模拟输入通道8选1工作时序①②③④⑤ADC0809的工作过程依据时序图,ADC0809的工作过程如下:①把通道地址送到ADDA~ADDC上,选择模拟输入;②在通道地址信号有效期间,ALE上的上升沿该地址锁存到内部地址锁存器;③START引脚上的下降沿启动A/D变换;④变换起先后,EOC引脚呈现低电平,EOC重新变为高电平常表示转换结束;⑤OE信号打开输出锁存器的三态门送出结果。ADC0809与系统的连接模拟输入端INi单路输入模拟信号可固定连接到任何一个输入端地址线依据输入线编号固定连接(高电平或低电平)多路输入模拟信号按依次分别连接到输入端要转换哪一路输入,就将其编号送到地址线上(动态选择)单路输入时ADDCADDBADDAIN4ADC0809输入多路输入时ADDCADDBADDAIN0IN1IN2IN3IN4ADC0809输入0输入1输入2输入3输入4CPU指定通道号+5V地址线ADDA-ADDC多路输入时,地址线不能接死,而是要通过一个接口芯片与数据总线连接。接口芯片可以选用:锁存器74LS273,74LS373等(要占用一个I/O地址)可编程并行接口8255(要占用四个I/O地址)CPU用一条OUT指令把通道地址通过接口芯片送给0809ADDCADDBADDAIN0IN1IN2IN3IN4ADC0809输入DB74LS273Q2Q1Q0CP来自I/O译码D0-D7ADDCADDBADDAIN0IN1IN2IN3IN4ADC0809DB8255PB2PB1PB0CS#来自I/O译码D0-D7A1A0A1A0
数据输出线D0~D7内部已接有三态门,故可干脆连到DB上也可另外通过一个输入接口与DB相连上述两种方法均需占用一个I/O地址D0-D7ADC0809DBOE来自I/O译码D0-D7ADC0809DBOE来自I/O译码干脆连DB通过输入接口连DB74LS244+5VDIDOE1#E2#地址锁存ALE和启动转换START两种连接方法:独立连接:用两个信号分别进行限制——需占用两个I/O端口或两个I/O线(用8255时);统一连接:用一个脉冲信号的上升沿进行地址锁存,下降沿实现启动转换——只需占用一个I/O端口或一个I/O线(用8255时),参见教材p362图。ADC0809ALESTART独立连接来自I/O译码1来自I/O译码2ADC0809ALESTART统一连接来自I/O译码
转换结束EOC软件延时等待(比如延时1ms)——不用EOC信号CPU效率最低软
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 上海市县(2024年-2025年小学五年级语文)人教版摸底考试(下学期)试卷及答案
- 五年级数学(小数四则混合运算)计算题专项练习及答案
- 初中作文课教学实录
- 热水锅炉技术规格书
- 江西省上饶市华东师范大学上饶实验中学2024-2025学年高二上学期11月月考测试语文试题(含答案)
- 性认识课件教学课件
- 在线贺卡传送行业营销策略方案
- 折叠式车顶产业深度调研及未来发展现状趋势
- 塑料制饭盒产业运行及前景预测报告
- 冷冻运输容器行业经营分析报告
- 生产计划管理实务-多种少量生产方式(2)
- 心电图的基础知识课件.ppt
- 科普知识讲座(火箭)PPT精选课件
- 高三一模动员主题班会-课件(PPT演示)
- 钛加工工艺方法综述
- 车辙的形成原因及预防措施
- 2022年同济大学单独考试研究生报考资格审查表
- 施工单位试验室验收方案
- 从PK-PD看抗菌药物的合理应用
- 癃闭中医护理方案解答
- MCGS与1500连接配置说明
评论
0/150
提交评论