加法器及译码显示电路_第1页
加法器及译码显示电路_第2页
加法器及译码显示电路_第3页
加法器及译码显示电路_第4页
加法器及译码显示电路_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

加法器及译码显示电路一、实验目的1.掌握二进制加法运算。2.掌握全加器的逻辑功能。3.熟悉集成加法器及其使用方法。4.掌握七段译码器和数码管的使用。

1.基本设计任务与要求⑴设计一个一位二进制全加器

要求用74LS00和74LS86实现。

⑵设计一个余3码至8421码的转换电路

要求用74LS83实现余3码至8421码的转换,将余3码转换成8421码的真值表如表1所示。

二、设计任务与要求ABCDWXYZ00110100010101100111100010011010101111000000000100100011010001010110011110001001表1余3码转换成8421码的真值表⑶用74LS47和共阳极LED数码管组成译码显示电路

在74LS83实现余3码至8421码的转换的基础上,再进一步完成译码显示功能。表1中W,X,Y,Z作为译码器的输入,将译码器的输出接至数码管,显示十进制数码。二、设计任务与要求

2.扩展设计任务与要求(仅需要仿真完成)设计一个4位BCD码加法器

注意:在计满10时即进位。画出逻辑图,列出元件清单。二、设计任务与要求三、实验原理

1.全加器全加器是一种由被加数、加数和来自低位的进位三者相加的运算器。

全加器的逻辑表达式为:AiBi

CiSiCi+10000010100111001011101110010100110010111表2全加器的功能表三、实验原理四、实验仪器、设备与器件1.电子技术综合实验箱;2.集成电路:74LS83,74LS86,74LS00,74LS47。3.共阳极LED数码管。五、实验内容及步骤1.按基本设计任务与要求设计出的电路,若需要仿真,则用Multisim7进行软件仿真。2.在实验仪上安装电路,检查实验电路接线无误之后接通电源。3.测试全加器的功能。记录实验结果。

4.测试转换器的功能。实验时通过开关输入余3码,通过观察发光二极管的状态,记录转换结果填入表中。

5.在实验内容4的基础上,再进一步完成译码显示功能。6.按扩展设计任务与要求设计的电路,用Multisim7进行软件仿真。五、实验内容及步骤六、实验报告要求1.实验目的;2.设计过程;3.实验仪器与器材;4.实验内容与步骤;5.画出逻辑图;6.对实验结果进行分析;7.思考题;8.实验体会。74LS83A4A3A2A1B4B3B2B1CoΣ4Σ3Σ2Σ174LS47A3A2A1A0fg

abcdefg

abcde5VBI/RBOLIRBI5V注意:所用芯片必须接电源和地,数码管不用接;74LS83芯片5脚为电源,12脚是地13脚是低位来的进位,必须接低电平。74LS47芯片16脚为电源,8脚是地。381104716112615921671514

13121110945313七、思考题1.用74LS83能否实现8421码转换为余3码的转换?2.画出用74LS48和共阴极LED数码管实现一个译码显示电路。

器件引脚图74LS0074LS8674LS8374LS47实验用芯片所在的位置S3S2S1S000011110000100000000111010111110C=S3S2+S3S1A3A2A1A0CIB3B2B1B0S3S2S1S0CO74283(2)A3A2A1A0CIB3B2B1B0S

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论